DS91D176 / DS91C176多点LVDS ( M- LVDS )收发器
2007年2月
DS91D176/DS91C176
多点LVDS ( M- LVDS )收发器
概述
在DS91C176及DS91D176是高速M- LVDS昼夜温差
专为多点应用与髓鞘收发器
多个驱动器或接收器。多点LVDS( M-LVDS )是一种
新总线接口标准( TIA / EIA- 899 )基于LVDS但
包括几项增强功能,以提高多per-
性能。 M-LVDS器件具有卓越的驱动能力
并且可以支持多达32个负载。伴随着增加的驱动,
M-LVDS设备都要求有一个可控制的边沿速率
最大限度地减少反射和EMI。 1 nSec的最低边缘
速度是宽容的短线长度可达2英寸长。 M-
LVDS器件还具有一个非常大的共模范围
额外的噪声容限在重负荷和嘈杂的背景
飞机环境。
在DS91C176 / DS91D176是半双工收发器
接受LVTTL / LVCMOS信号,将驱动器输入和反对
他们用vert差分M-LVDS信号电平。接收器
输入接受的低电压差分信号( LVDS , B- LVDS ,
M- LVDS , LV- PECL ),并将其转换为3V的LVCMOS显
良。该DS91D176有一个M- LVDS I型接收器输入
无偏移。该DS91C176接收器内含M- LVDS型
2故障保护电路,其内部偏移电压只有100mV ,可提供
低输出短期和开放式的输入条件。
特点
■
■
■
■
■
■
■
■
■
■
符合TIA / EIA- 899 M- LVDS标准
能够驱动32 LVDS负载
可控制的容限为存根
为提高噪声抑制能力宽共模
DS91D176有1型接收器输入
DS91C176有2型接收器,具有故障安全
高达200 Mbps的操作
工业温度范围
3.3V单电源供电
8引脚SOIC封装
在时钟分配AdvancedTCA典型应用
20024630
2007美国国家半导体公司
200246
www.national.com
DS91D176/DS91C176
连接和逻辑图
20024601
顶视图
订单号DS91D176TMA , DS91C176TMA
见NS包装数M08A
订购信息
订单号
DS91D176TMA
DS91C176TMA
接收器输入
类型1
TYPE 2
功能
数据( 0V阈值接收器)
控( 100 mV偏移量自动防故障接收器)
套餐类型
SOIC/M08A
SOIC/M08A
M- LVDS接收器类型
在EIA / TIA - 899 M- LVDS标准规定了两种不同的
类型的接收器输入级。 1型接收机有一个反面
为中心在输入的中点常规阈
振幅,V
ID
/ 2 。 2型接收器有一个内置的偏移量为
100mV的大于V
ID
/ 2 。类型2接收机偏移充当
故障保护电路中开路或短路的输入会
总是导致在输出级被驱动到低逻辑
状态。
20024640
图1, M- LVDS接收器输入阈值
www.national.com
2
DS91D176/DS91C176
绝对最大额定值
(注1 )
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
电源电压,V
CC
-0.3V至+ 4V
控制输入电压
-0.3V到(V
CC
+ 0.3V)
驱动器输入电压
-0.3V到(V
CC
+ 0.3V)
驱动器输出电压
-1.8V至+ 4.1V
接收器输入电压
-1.8V至+ 4.1V
接收器输出电压
-0.3V到(V
CC
+ 0.3V)
最大封装功耗为+ 25°C
SOIC封装
833毫瓦
减额SOIC封装
6.67毫瓦/ ° C以上+ 25°C
热阻
θ
JA
150°C/W
θ
JC
最高结温
存储温度范围
焊接温度
(焊接, 4秒)
63°C/W
150°C
-65 ° C至+ 150°C
260°C
ESD额定值:
( HBM 1.5kΩ上,100pF电容)
( EIAJ 0Ω , 200pF的)
( CDM 0Ω , 0pF )
≥
8千伏
≥
250 V
≥
1000 V
推荐工作
条件
电源电压,V
CC
电压在任何汽车客运站
最小典型最大单位
3.0 3.3 3.6
V
1.4
+3.8
V
2.4
V
CC
0.8
+25
+85
V
V
V
°C
(独立
或共模)
差分输入电压V
ID
LVTTL输入高电压V
IH
2.0
LVTTL输入电压低V
IL
0
经营自由的空气
温度T
A
40
电气特性
在推荐,除非另有规定工作电源和温度范围内。 (注2 ,3,4 ,8)
符号
M- LVDS驱动器
|V
AB
|
ΔV
AB
V
OS ( SS )
差分输出电压幅值
变化的差分输出电压幅度
逻辑各国之间
稳态共模输出电压
R
L
= 50,
C
L
= 5pF的
图2
和
图4
R
L
= 50,
C
L
= 5pF的
图2
和
科幻gure 3
(V
操作系统(PP)的
@ 500KHz的时钟)
图5
R
L
= 50,
C
L
= 5pF的,C
D
=在0.5pF
图7
和
图8
(注9 )
V
IH
= 2.0V
V
IL
= 0.8V
I
IN
= -18mA
图6
看到功能表
看到功能表
I
OH
= -8mA
I
OL
= 8毫安
V
O
= 0V或3.6V
10
-48
类型1
TYPE 2
V
IT-
V
OH
V
OL
I
OZ
I
OSR
负向差分输入电压阈值
高电平输出电压( LVTTL的输出)
低电平输出电压( LVTTL输出)
三态输出电流
类型1
TYPE 2
50
50
2.4
0
0
0.2V
S
S
参数
条件
民
480
50
0.3
0
典型值
最大
650
单位
mV
mV
V
mV
mV
0
1.8
+50
2.1
+50
|ΔV
OS ( SS )
|变化稳态共模输出
逻辑状态之间的电压
V
操作系统(PP)的
V
A( OC )
V
B( OC )
V
P (H)的
V
P( L)的
I
IH
I
IL
V
IKL
I
OS
V
IT +
峰对峰的共模输出电压
最大稳态开路输出电压
最大稳态开路输出电压
电压过冲,低到高电平输出
电压过冲,高到低电平输出
高电平输入电流( LVTTL输入)
低电平输入电流( LVTTL输入)
输入钳位电压( LVTTL输入)
差动输出短路电流
正向差分输入电压阈值
135
2.4
2.4
1.2V
SS
V
V
V
V
-15
-15
-1.5
-43
20
94
20
94
2.7
0.28
15
15
43
50
150
μA
μA
V
mA
mV
mV
mV
mV
V
M- LVDS接收器
0.4
10
-90
V
μA
mA
短路接收器的输出电流( LVTTL的输出)V
O
= 0V
3
www.national.com
DS91D176/DS91C176
开关特性
在推荐,除非另有规定工作电源和温度范围内。 (注3,8 )
符号
DRIVER AC规格
t
PLH
t
PHL
t
SKD1
(t
SK (p)的
)
t
SKD3
t
TLH
(t
r
)
t
THL
(t
f
)
t
PZH
t
PZL
t
PLZ
t
PHZ
t
JIT
f
最大
t
PLH
t
PHL
t
SKD1
(t
SK (p)的
)
t
SKD3
t
TLH
(t
r
)
t
THL
(t
f
)
t
PZH
t
PZL
t
PLZ
t
PHZ
f
最大
差分传输延迟低到高
差分传输延迟高至低
脉冲偏斜|吨
PLHD
t
PHLD
| (注5,9 )
部分到部分偏移(注6,9 )
上升时间(注9 )
下降时间(注9 )
启用时间( Z到高电平有效)
启用时间( Z到低电平有效)
禁止时间(低电平到Z )
禁止时间(高电平有效到Z )
随机抖动, RJ (注9 )
最大数据速率
传输延迟低到高
传输延迟高至低
脉冲偏斜|吨
PLHD
t
PHLD
| (注5,9 )
部分到部分偏移(注6,9 )
上升时间(注9 )
下降时间(注9 )
启用时间( Z到高电平有效)
启用时间( Z到低电平有效)
禁止时间(低电平到Z )
禁止时间(高电平有效到Z )
最大数据速率
200
R
L
= 500,
C
L
= 15 pF的
图14
和
图15
0.5
0.5
1.2
1.2
C
L
= 15 pF的
图11,图12
和
图13
100 MHz时钟模式(注7 )
200
2.0
2.0
4.7
5.3
0.6
7.5
7.5
1.7
1.3
2.5
2.5
10
10
10
10
2.5
R
L
= 50,
C
L
= 5 pF的,
C
D
= 0.5 pF的
图9
和
图10
1.0
1.0
1.8
1.8
R
L
= 50Ω,
C
L
= 5 pF的,
C
D
= 0.5 pF的
图7
和
图8
1.3
1.3
3.4
3.1
300
5.0
5.0
420
1.3
3.0
3.0
8
8
8
8
5.5
ns
ns
ps
ns
ns
ns
ns
ns
ns
ns
psRMS
Mbps的
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
Mbps的
参数
条件
民
典型值
最大
单位
接收器的AC规格
注1 :
“绝对最大额定值”是指那些超出该设备的安全性不能得到保证。它们不意味着暗示该设备应
在这些限制条件下运行。的“电气特性”表提供器件的实际工作情况。
注2 :
所有电流为器件引脚为正;所有电流超出器件引脚为负。所有电压参考器件接地,除非另有
指定的。
注3 :
所有标准被定为V
CC
= 3.3V和T
A
= 25°C.
注4 :
代数约定,其中,所述至少阳性(最负)限制被指定为最小,用于在数据资料。
注5 :
t
SKD1
, |t
PLHD
t
PHLD
| ,是在正边沿和负向边沿之间的差分传播延迟时间的大小差异
相同的信道。
注6 :
t
SKD3
第一部分到第二部分倾斜,被定义为在最小和最大规定差分传播延迟之间的差异。此规范
适用于设备以相同的V
CC
并且在彼此的工作温度范围内的5° 。
注7 :
刺激和夹具抖动已减去。
注8 :
C
L
包括夹具电容和C
D
包括探头电容。
注9 :
未经生产测试。通过对在表征时的样本基础上进行统计分析得到保证。
5
www.national.com