DS90LV028AH高温3V LVDS双路差动线路接收器
2005年9月
DS90LV028AH
高温3V LVDS双路差动线路
接收器
概述
该DS90LV028AH是双CMOS差分线路接收器
专为需要超低功耗应用耗散
化,低噪声和高数据速率。该设备被设计为
超过400 Mbps的( 200 MHz)的使用支持的数据速率
低压差分信号( LVDS )技术。
该DS90LV028AH接受的低电压( 350 mV的典型值)
差分输入信号,并将其转换为3V CMOS
输出电平。该DS90LV028AH具有流通设计
为便于PCB布局。
该DS90LV028AH及配套LVDS线路驱动器
DS90LV027AH提供了一个新的替代大功率
PECL / ECL器件高速点对点接口
应用程序。
特点
n
n
n
n
n
n
n
n
n
n
n
n
-40 ° C至+ 125 ° C工作温度范围
& GT ;
400 Mbps的( 200 MHz)的切换率
50 ps的差分偏移(典型值)
0.1 ns的通道至通道偏移(典型值)
2.5 ns的最大传播延迟
3.3V电源设计
流通引脚排列
断电对LVDS的输入阻抗高
低功耗设计( 18mW功率
@
3.3V静态)
LVDS输入接受LVDS / CML / LVPECL信号
符合ANSI / TIA / EIA- 644标准
采用SOIC封装
接线图
SOIC
真值表
输入
[R
IN
+] [R
IN
]
V
ID
≥
0.1V
V
ID
≤
0.1V
产量
R
OUT
H
L
20162901
订单号DS90LV028AHM
见NS包装数M08A
工作原理图
20162902
2005美国国家半导体公司
DS201629
www.national.com
DS90LV028AH
绝对最大额定值
(注1 )
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
电源电压(V
CC
)
输入电压(注册商标
IN
+, R
IN
)
输出电压(R
OUT
)
男包
减免男包
存储温度范围
焊接温度范围焊接
( 4秒)。
+260C
-0.3V至+ 4V
-0.3V至+ 3.9V
-0.3V到V
CC
+ 0.3V
1025毫瓦
8.2毫瓦/ C以上+ 25℃
-65 ° C至+ 150°C
最高结温
ESD额定值(注4 )
( HBM 1.5 kΩ的, 100 pF的)
( EIAJ 0Ω , 200 pF的)
+150C
≥
7千伏
≥
500 V
最大封装功耗
@
+25C
推荐工作
条件
民
电源电压(V
CC
)
接收器的输入电压
经营自由的空气
温度(T
A
)
40
25
+125
C
+3.0
GND
典型值
+3.3
最大
+3.6
3.0
单位
V
V
电气特性
在电源电压和工作温度范围,除非另有规定。 (注2,3)
符号
V
TH
V
TL
I
IN
参数
差分输入高阈值
差分输入阈值低
输入电流
V
IN
= +2.8V
V
IN
= 0V
V
IN
= +3.6V
V
OH
输出高电压
V
CC
= 0V
R
OUT
I
OH
= -0.4毫安,V
ID
= 200毫伏
I
OH
= -0.4毫安,输入端接
I
OH
= -0.4毫安,输入短路
V
OL
I
OS
V
CL
I
CC
输出低电压
输出短路电流
输入钳位电压
无负载电源电流
I
OL
= 2毫安, V
ID
= -200 mV的
V
OUT
= 0V (注5)
I
CL
= -18毫安
输入OPEN
V
CC
15
1.5
V
CC
= 3.6V或0V
条件
V
CM
= + 1.2V , 0V , 3V (注12 )
针
R
IN
+,
R
IN
100
10
10
-20
2.7
2.7
2.7
3.1
3.1
3.1
0.3
50
0.8
5.4
9
0.5
100
民
典型值
最大
+100
单位
mV
mV
A
A
A
V
V
V
V
mA
V
mA
±
1
±
1
+10
+10
+20
开关特性
V
CC
= +3.3V
±
10%, T
A
= -40°C至+ 125°C (注6,7)
符号
t
PHLD
t
PLHD
t
SKD1
t
SKD2
t
SKD3
t
SKD4
t
TLH
t
THL
f
最大
参数
差分传输延迟高至低
差分传输延迟低到高
差分脉冲偏斜|吨
PHLD
t
PLHD
| (注8 )
差分通道至通道偏移,相同的设备(注9 )
微分部分之间的偏移(注10 )
微分部分之间的偏移(注11 )
上升时间
下降时间
最大工作频率(注13 )
200
条件
C
L
= 15 pF的
V
ID
- 200毫伏
(图
1
和
图2)
民
1.0
1.0
0
0
0
0
325
225
250
典型值
1.6
1.7
50
0.1
最大
2.5
2.5
650
0.5
1.0
1.5
800
800
单位
ns
ns
ps
ns
ns
ns
ps
ps
兆赫
注1 :
“绝对最大额定值”是那些价值超过该设备的安全性不能得到保证。它们不意味着暗示该设备
应该在这些限制条件下运行。的“电气特性”表中指定的设备运行状况。
注2 :
电流进入器件引脚被定义为正。当期开出的器件引脚定义为负。所有电压以地为参考,除非另有
指定(如V
ID
).
注3 :
所有标准被定为: V
CC
= + 3.3V和T
A
= +25C.
注4 :
ESD额定值: HBM ( 1.5 kΩ的, 100 pF的)
≥
7千伏
EIAJ ( 0Ω , 200 pF的)
≥
500V
注5 :
输出短路电流(I
OS
)被指定为大小只,减号仅指示方向。只有一个输出应在同一时间内短路,不要
超过最大结温规范。
注6 :
C
L
包括探头和夹具电容。
注7 :
F = 1MHz时, Z:除非另有说明,所有的测试波形发生器
O
= 50, t
r
和T
f
(0%至100%)
≤
3纳秒的R
IN
.
注8 :
t
SKD1
在正向边缘,并且在同一信道的负向边缘之间的差的传播延迟时间的大小的差别。
www.national.com
2
DS90LV028AH
注9 :
t
SKD2
是在同一设备上的任何活动的差分通道至通道偏移。本规范适用于具有内的多个接收器设备
集成电路。
注10 :
t
SKD3
,部分部件歪斜,是设备之间的任何事件的差分通道至通道偏移。本规范适用于设备在同一V
CC
并且在彼此的工作温度范围内的5° 。
注11 :
t
SKD4
,部分部件歪斜,是设备之间的任何事件的差分通道至通道偏移。本规范适用于在设备
推荐的工作温度和电压范围,并在整个过程中的分布。吨
SKD4
被定义为|最大值 - 最小值|差分传输延迟。
注12 :
V
CC
总是比此前更高
IN
+和R
IN
- 电压。
IN
+和R
IN
- 允许有电压范围-0.05V至+ 3.05V 。 V
ID
不允许更大
比当100毫伏V
CM
= 0V或3V 。
注13 :
f
最大
发电机输入条件:吨
r
= t
f
& LT ;
1毫微秒(0%至100%), 50%的占空比,微分( 1.05V至1.35的峰到峰)。输出的标准: 60 %/ 40 %的占空比,
V
OL
(最大0.4V) ,V
OH
(最小2.7V ) ,负载= 15 pF的(流浪加探针) 。
参数测量信息
20162903
图1.接收器传输延迟和转换时间测试电路
20162904
图2.接收器传输延迟和过渡时间波形
典型用途
平衡系统
20162905
图3.点至点的应用
应用信息
对于LVDS驱动器一般应用指南和提示
和接收器可以在以下应用中找到
注意事项: LVDS用户手册(亮# 550062-003 ) , AN- 808 ,
AN- 977 , AN- 971 , AN- 916 , AN- 805 , AN- 903 。
LVDS驱动器和接收器的目的是主要用于
在一个简单的点至点的结构示
in
网络连接gure 3 。
这种配置提供了一个干净的信号
环境驱动的快速边沿速率。在重
ceiver是通过一个平衡的介质连接到驱动器
3
它可以是一个标准的双绞线电缆,一对平行的
电缆,或者干脆PCB走线。典型的特征
媒体的阻抗是100Ω的范围内。一端接
100Ω的电阻化应选择向媒体匹配,
并尽可能靠近接收器的输入引脚成为可能。
的端接电阻器的驱动器输出转换(电流
模式)转换成由该接收器检测到的电压。其他
配置是可能的,如一个多接收机组态
配给,而是一个中流连接器(多个)的影响,电缆
www.national.com
DS90LV028AH
应用信息
(续)
存根( s)和其他的阻抗不连续性,以及
地上移,噪声容限的限制,并全面终止
负载必须加以考虑。
该DS90LV028AH差分线路接收机能够
检测信号低至100毫伏,过
±
1V共
模范围围绕+ 1.2V 。这是关系到
驱动偏置电压,该电压通常为+ 1.2V 。从动
信号是围绕这个电压和可能转向
±
1V
围绕这个中心点。该
±
1V移位可结果
驾驶员的接地端之间的地电位差
参考和接收机的地参考,在共
耦合噪声,或者是两者的组合的模式的影响。
两个接收器输入引脚上的交流参数进行了优化
在0V至推荐的工作输入电压范围
+ 2.4V (每个测量引脚接地) 。该设备将
操作接收器的输入电压高达V
CC
,但超过
V
CC
将打开的ESD保护电路将钳制
总线电压。
电源去耦建议
旁路电容必须采用电源引脚。使用高
高频陶瓷(表面贴装推荐) 0.1μF
和0.01μF的电源引脚电容并联
具有最小电容值最接近的器件供应
引脚。在印刷电路附加散电容
董事会将提高脱钩。多个过孔应使用
到去耦电容连接到电源层。一
10μF ( 35V )或更大固体钽电容应
连接在电源接入点的印刷电路上
在电源和地之间的电路板。
PC板的注意事项
使用至少4 PCB板的层(从上到下) : LVDS
的信号,接地,电源, TTL信号。
隔离LVDS信号TTL信号,否则TTL
信号会耦合到LVDS线。最好是把TTL
这是由一个分离的不同层上和LVDS信号
电源/接地平面(多个) 。
保持驱动器和接收器尽可能靠近(LVDS口侧)
连接器成为可能。
差分线
这符合differen-使用受控阻抗的痕迹
您传输介质的TiAl阻抗(即电缆)和
端接电阻器。运行该差分对迹线作为
并拢尽可能一旦离开了IC
(存根应
& LT ;
长10mm ) 。这将有助于消除
反射并保证噪声被耦合作为共模。
事实上,我们已经看到,差信号,这是1毫米
除了辐射小得多的噪音比痕迹3毫米除了自
磁场抵消与接近好得多
痕迹。此外,噪声诱发对差分线是
更可能出现的共模是重新
由接收机遭离弃。
匹配的走线之间的电气长度,以减少偏差。
一对中的信号之间的偏斜指的是相differ-
信号之间EnCE的这破坏了磁场
差分信号和EMI的取消福利将重新
SULT ! (需要注意的是传播的速度,V = C / E
r
其中C
(光速) = 0.2997毫米/ ps或在/ ps的0.0118 ) 。别
完全依赖自动布线功能差的痕迹。
仔细查看尺寸相匹配的差分阻抗
并提供隔离的差分线。最小化
上线的通孔和其他不连续的数量。
避免90圈(这些原因阻抗不连续) 。
用电弧或45斜面。
在一对走线,两条走线之间的距离
应该被最小化,以保持共模抑制的
的接收器。在印刷电路板,该距离
应保持恒定,以避免在微分不连续
阻抗。轻微违法行为的连接点允许 -
能。
终止
使用终端电阻最匹配的differen-
TiAl基阻抗或传输线。该电阻应
是90Ω和130Ω之间。请记住,目前的
模式输出需要终端电阻来产生
差分电压。无需重新LVDS将无法正常工作
体管终止。典型地,连接的一个电阻
穿过一对在接收端就足够了。
表面贴装1 % - 2 %的电阻是最好的。 PCB存根,
元件引线,以及从所述终端向所述距离
接收机输入端应该被最小化。之间的距离
的端接电阻器和接收器应
& LT ;
10mm
(12毫米最大) 。
故障安全输入偏置
外部上拉和下拉电阻,可用于
提供足够的偏置,使下一个输入故障安全
开路的条件。此配置绑积极
LVDS输入引脚VDD通上拉电阻和
负LVDS输入引脚连接到GND通过下拉
电阻器。上拉和下拉电阻应该在
5kΩ的到15kΩ的范围内尽量减少负载和波形显示
失真的驱动程序。共模偏置点理想地
应该被设置为大约1.2V (小于1.75V )是
与内部电路相兼容。请参阅应用
化笔记AN- 1194 “, LVDS接口的故障保护偏置”的
更多的信息。
PROBING LVDS传输线
始终使用高阻抗(
& GT ;
100kΩ的) ,低电容
(
& LT ;
2 pF)的示波器探头具有较宽的带宽( 1千兆赫)
范围。探测不当会给欺骗的结果。
电缆和连接器,一般性意见
当选择线缆和连接器LVDS这一点很
坦要记住:
使用受控阻抗媒体。电缆和连接
你用器应该有一个匹配的差分阻抗
约100Ω 。他们不应该引入重大阻抗
不连续。
平衡电缆(如双绞线)通常比好
非平衡电缆(带状电缆,简单的同轴)噪声
减少和信号质量。平衡电缆往往成发
吃得少的EMI ,由于现场抵消效应,也往往
拾取电磁辐射的共模(未昼夜温差
髓鞘模式),其是由接收机拒绝的噪声。
对于电缆的距离
& LT ;
0.5M,大多数电缆可以使
有效地开展工作。对于距离0.5M
≤
d
≤
10M , CAT 3
扭曲( 3类)双绞线电缆效果很好,很容易买到
且相对便宜。
www.national.com
4