DS89C430/DS89C440/DS89C450
超高速闪存微控制器
www.maxim-ic.com
概述
在DS89C430 , DS89C440和DS89C450提供
在8051兼容现有最高性能
微控制器。它们的特点是全新设计
该执行指令的多达12个处理器核心
比原来的8051快在同一时间
结晶速度。典型的应用将经历一个
速度提升高达10倍。在百万
条指令每秒( MIPS )每兆赫时,
微控制器实现了从33 MIPS的性能
最大33MHz的时钟速率。
该
超高速闪存微控制器用户指南
应
在与此数据表一起使用。
在它下载
www.maxim-ic.com/microcontrollers 。
§
特点
高速8051架构
一个时钟每机器周期
DC至33MHz工作频率
在30ns的单周期指令
可选变长MOVX来访问
快速/慢速外设
双数据指针自动
递增/递减和切换选择
支持四种页面存储器访问模式
片上存储器
有16kB / 32KB / 64KB闪存存储器
在应用中编程
在系统可编程通过串口
1kB的SRAM用于MOVX
80C52兼容
8051引脚和指令集兼容
四路双向, 8位I / O端口
3个16位定时计数器
256字节暂存RAM
电源管理模式
可编程时钟分频器
自动硬件和软件退出
ROMSIZE功能
选择从内部程序存储器大小
0至64kB的
允许访问整个外部存储器映射
通过软件动态调节
外设特性
两个全双工串口
可编程看门狗定时器
13个中断源( 6个外部)
中断优先级五个等级
掉电复位
预警电源故障中断
电磁干扰(EMI)的减少
§
订购信息
部分
DS89C430-MNL
DS89C430-MNL+
DS89C430-QNL
DS89C430-QNL+
DS89C430-ENL
DS89C430-ENL+
DS89C440-MNL
DS89C440-MNL+
DS89C440-QNL
DS89C440-QNL+
DS89C440-ENL
DS89C440-ENL
DS89C450-MNL
DS89C450-MNL+
DS89C450-QNL
DS89C450-QNL+
DS89C450-ENL
DS89C450-ENL+
FL灰
内存大小
16kB
16kB
16kB
16kB
16kB
16kB
32kB
32kB
32kB
32kB
32kB
32kB
64kB
64kB
64kB
64kB
64kB
64kB
PIN- PACKAGE
40 PDIP
40 PDIP
44 PLCC
44 PLCC
44 TQFP
44 TQFP
40 PDIP
40 PDIP
44 PLCC
44 PLCC
44 TQFP
44 TQFP
40 PDIP
40 PDIP
44 PLCC
44 PLCC
44 TQFP
44 TQFP
§
§
§
§
+
表示无铅/符合RoHS标准的器件。
完整的选型指南在数据资料的最后。
引脚配置在数据资料的最后。
应用
数据记录
白色家电
电机控制
磁条
阅读器/扫描器
电话
暖通空调
自动售货机
赌博
设备
建筑节能
控制和
管理
可编程
逻辑控制器
不间断
电源
大厦保安
和门禁
控制
汽车文本
设备
消费者
电子
工业控制
与自动化
注意:
该器件的一些修订可能偏离称为勘误表公布的规格。任何器件的多个版本
可能同时获得通过不同的销售渠道。欲了解器件勘误表的信息,请点击这里:
www.maxim-ic.com/errata 。
1 48
REV : 060805
DS89C430 / DS89C440 / DS89C450超高速闪存微控制器
绝对最大额定值
任何引脚相电压范围接地................................................................................. -0.3V到(V
CC
+ 0.5V)
在V电压范围
CC
相对于Ground…………………………………………………………………………………..-0.3V至+ 6.0V
环境温度范围(下bias)…………………………………………………………………………………-40°C至+ 85°C
储存温度Range……………………………………………………………………………………………….-55°C至+ 125°C
焊接Temperature…………………………………………………………………………………………See IPC / JEDEC J- STD- 020
超出“绝对最大额定值”,强调可能会造成永久性损坏设备。这些压力额定值只,
并且该设备在这些或超出了规范的业务部门所标明的任何其他条件的功能操作
不是暗示。暴露在绝对最大额定值条件下工作会影响器件的可靠性。
DC电气特性
(V
CC
= 4.5V至5.5V ,T
O
= -40 ° C至+ 85°C 。 ) (注1 )
参数
电源电压(注2,3)
电源失效报警(注2,4)
复位跳变点(最小工作电压) (注2 , 3 , 4 )
电源电流,工作模式下(注5 )
电源电流,频率为33MHz空闲模式(注6 )
电源电流,停止模式,带隙残疾人(注7 )
电源电流,停止模式,使能带隙(注7 )
输入低电平(注2 )
输入高电平(注2 )
输入高电平XTAL和RST (注2 )
输出低电压,端口1和3 ,在我
OL
= 1.6毫安(注2)
输出低电压,端口0和2 , ALE ,
PSEN
在我
OL
= 3.2毫安
(注2 )
输出高电压,端口1 , 2 , 3 ,在我
OH
= -50mA
(注2,8 )
输出高电压,端口1 , 2 , 3 ,在我
OH
= -1.5mA (注2,9 )
输出高电压,端口0 , 1 , 2 , ALE ,
PSEN , RD , WR
在公交车
模式在我
OH
= -8mA (注2,注10 )
输出高电压, RST在我
OL
= -0.4mA (注2 , 11 )
输入低电平电流,端口1 , 2 , 3 ,在0.4V
转移电流从1到0 ,端口1 , 2 , 3 ,在2V (注12 )
输入漏电流,端口0的I / O模式和
EA
(注13 )
输入电流,端口0的总线模式(注14 )
RST下拉电阻(注13 )
符号
V
CC
V
PFW
V
RST
I
CC
I
空闲
I
停止
I
SPBG
V
IL
V
IH
V
IH2
V
OL1
V
OL2
V
OH1
V
OH2
V
OH3
V
OH4
I
IL
I
TL
I
L
I
L
R
RST
2.4
2.4
2.4
2.4
-50
-650
-10
-300
50
120
+10
+300
200
-0.3
2.0
3.5
0.15
0.15
民
4.5
4.2
3.95
典型值
5.0
4.375
4.125
75
40
1
150
最大
5.5
4.6
4.35
110
50
100
300
+0.8
V
CC
+ 0.3
V
CC
+ 0.3
0.45
0.45
单位
V
V
V
mA
mA
mA
mA
V
V
V
V
V
V
V
V
V
mA
mA
mA
mA
kW
2 48
DS89C430 / DS89C440 / DS89C450超高速闪存微控制器
注1 :
注2 :
注3 :
规格为-40 ° C的设计,而不是生产测试保证。
所有电压以地为参考。
用户应该注意,这部分是经过测试,保证向下操作到4.5V (10%)和V
RST
(分钟)低于指定
这一点。这表明,有一个电压范围内[ (Ⅴ
民
到V
RST
(分钟) ],其中处理器的操作无法得到保证,但
复位跳闸点还没有达到。这不应该是在大多数应用中的一个问题,而应该被认为是适当的时
操作必须保持在任何时候。对于这些应用中,可能期望使用更精确的外部复位。
而规格为V
PFW
和V
RST
重叠,硬件的设计使得它,所以这是不可能的。在范围
定,存在这两个电压之间保证分离。
工作电流是衡量一个33MHz的时钟源驱动XTAL1 ,V
CC
= RST = 5.5V 。所有其他引脚断开。
待机模式下电流是一个33MHz的时钟源驱动XTAL1 ,V
CC
= 5.5V , RST在地上。所有其他引脚
断开。
停止模式的测量条件XTAL和RST接地,V
CC
= 5.5V 。所有其他引脚断开。
RST = 5.5V 。此条件模拟引脚的操作在I / O模式。
在一个0到1的转变,一个单触发器驱动器难以为两个时钟周期的端口。这种测量方法反映了端口引脚转型
模式。
当寻址外部存储器。
通过设计保证。
端口1 , 2 , 3和源跳变电流时,外部上拉了下来。电流在大约2V达到其最大值。
RST = 5.5V 。在I / O模式复位时,在逻辑高电平状态时的端口0是浮动的。
此端口是一个薄弱地址总线模式下保持锁存器。峰值电流出现在接近保持锁存器中的输入转换点
约2V 。
注4 :
注5 :
注6 :
注7 :
注8 :
注9 :
注10 :
注11 :
注12 :
注13 :
注14 :
3 48
DS89C430/DS89C440/DS89C450
AC特性
(V
CC
= 4.5V至5.5V ,T
O
= -40 ° C至+ 85°C 。 ) (见
图1,图2 ,
和
图3. )
1-CYCLE
PAGE MODE 1
民
系统时钟外部
振荡器(注15 )
系统时钟外部晶振
(注15 )
ALE脉冲宽度(注16 )
端口0指令地址有效
到ALE低
端口2指令地址有效
到ALE低
P0口数据AddressValid到
ALE低
项目地址保持后
ALE低
地址保持ALE低后
MOVX写
地址保持ALE低后
MOVX读
ALE低到有效指令
1/t
CLCL
1/t
CLCL
0
1
0.5t
CLCL
- 2
+ t
STC3
最大
33
33
2-CYCLE
PAGE MODE 1
民
0
1
t
CLCL
- 2
+ t
STC3
最大
33
33
4-CYCLE
PAGE MODE 1
民
0
1
2t
CLCL
- 4
+ t
STC3
最大
33
33
PAGE MODE 2
民
0
1
1.5t
CLCL
- 5
+ t
STC3
t
CLCL
- 3
最大
33
33
NONPAGE模式
民
0
1
1.5t
CLCL
- 5
+ t
STC3
0.5t
CLCL
- 3
最大
33
兆赫
33
ns
参数
符号
单位
t
LHLL
t
AVLL
ns
t
AVLL2
0.5t
CLCL
- 4
0.5t
CLCL
- 4
1.5t
CLCL
- 4
0.5t
CLCL
- 4
t
CLCL
- 3 +
t
STC3
t
CLCL
- 4
0.5t
CLCL
- 3
+ t
STC3
1t
CLCL
- 10
0.5t
CLCL
- 8
+ t
STC2
0.5t
CLCL
- 8
+ t
STC2
2t
CLCL
- 6
2t
CLCL
- 6
ns
t
AVLL3
ns
t
LLAX
0.5t
CLCL
- 8
0.5t
CLCL
- 8
+ t
STC4
0.5t
CLCL
- 8
+ t
STC4
1.5t
CLCL
- 8
1.5t
CLCL
- 8
+ t
STC4
1.5t
CLCL
- 8
+ t
STC4
2.5t
CLCL
- 8
2.5t
CLCL
- 8
+ t
STC3
2.5t
CLCL
- 8
+ t
STC3
1t
CLCL
- 10
0.5t
CLCL
- 8
+ t
STC2
0.5t
CLCL
- 8
+ t
STC3
ns
t
LLAX2
ns
t
LLAX3
ns
t
LLIV
ns
ALE低
PSEN
低
PSEN
脉冲宽度节目
取
t
LLPL
1.5t
CLCL
- 6
0.5t
CLCL
- 2
ns
t
PLPH
t
CLCL
- 5
t
CLCL
- 5
2t
CLCL
- 5
t
CLCL
- 5
2t
CLCL
- 5
ns
4 48
DS89C430 / DS89C440 / DS89C450超高速闪存微控制器
AC特性(续)
(V
CC
= 4.5V至5.5V ,T
O
= -40 ° C至+ 85°C 。 ) (见
图1,图2 ,
和
图3. )
参数
符号
1-CYCLE
PAGE MODE 1
民
PSEN
低到有效指令
In
输入指令后保持
PSEN
输入指令后浮
PSEN
P0口的地址,以有效
指令
端口2的地址,以有效
指令
PSEN
低到P0口的地址
FL燕麦
RD
脉冲宽度( P3.7 )
(注16 )
WR
脉冲宽度( P3.6 )
(注16 )
RD
( P3.7 )低到有效数据中
(注16 )
数据保持后
RD
(P3.7)
t
PLIV
最大
t
CLCL
- 20
2-CYCLE
PAGE MODE 1
民
最大
t
CLCL
- 20
4-CYCLE
PAGE MODE 1
民
最大
2t
CLCL
- 20
PAGE MODE 2
民
最大
t
CLCL
- 20
NONPAGE模式
民
最大
2t
CLCL
- 20
ns
单位
t
PXIX
0
0
0
0
0
ns
t
PXIZ
t
CLCL
- 5
t
CLCL
- 5
ns
t
AVIV0
1.5t
CLCL
- 22
3t
CLCL
- 22
ns
t
AVIV2
t
CLCL
- 20
1.5t
CLCL
- 20
2.5t
CLCL
- 20
3t
CLCL
- 20
3.5t
CLCL
- 20
ns
t
PLAZ
t
CLCL
- 5
+ t
STC1
t
CLCL
- 5
+ t
STC1
t
CLCL
- 18
+ t
STC1
0
0
t
CLCL
- 5
+ t
STC1
t
CLCL
- 5
+ t
STC1
t
CLCL
- 18
+ t
STC1
0
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 18
+ t
STC1
0
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 5
+ t
STC1
0
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 18
+ t
STC1
0
0
ns
t
RLRH
ns
t
WLWH
ns
t
RLDV
2t
CLCL
- 18
+ t
STC1
ns
t
RHDX
ns
数据浮动后
RD
(P3.7)
MOVX ALE低到输入数据
有效(注16 )
t
RHDZ
t
CLCL
- 5
2t
CLCL
- 8
+ t
STC1
t
CLCL
- 5
2t
CLCL
- 5
+ t
STC1
ns
t
LLDV
ns
5 48
DS89C430/DS89C440/DS89C450
超高速闪存微控制器
www.maxim-ic.com
概述
在DS89C430 , DS89C440和DS89C450提供
在8051兼容现有最高性能
微控制器。它们的特点是全新设计
该执行指令的多达12个处理器核心
比原来的8051快在同一时间
结晶速度。典型的应用将经历一个
速度提升高达10倍。在百万
条指令每秒( MIPS )每兆赫时,
微控制器实现了从33 MIPS的性能
最大33MHz的时钟速率。
该
超高速闪存微控制器用户指南
应
在与此数据表一起使用。
在它下载
www.maxim-ic.com/microcontrollers 。
§
特点
高速8051架构
一个时钟每机器周期
DC至33MHz工作频率
在30ns的单周期指令
可选变长MOVX来访问
快速/慢速外设
双数据指针自动
递增/递减和切换选择
支持四种页面存储器访问模式
片上存储器
有16kB / 32KB / 64KB闪存存储器
在应用中编程
在系统可编程通过串口
1kB的SRAM用于MOVX
80C52兼容
8051引脚和指令集兼容
四路双向, 8位I / O端口
3个16位定时计数器
256字节暂存RAM
电源管理模式
可编程时钟分频器
自动硬件和软件退出
ROMSIZE功能
选择从内部程序存储器大小
0至64kB的
允许访问整个外部存储器映射
通过软件动态调节
外设特性
两个全双工串口
可编程看门狗定时器
13个中断源( 6个外部)
中断优先级五个等级
掉电复位
预警电源故障中断
电磁干扰(EMI)的减少
§
订购信息
部分
DS89C430-MNL
DS89C430-MNL+
DS89C430-QNL
DS89C430-QNL+
DS89C430-ENL
DS89C430-ENL+
DS89C440-MNL
DS89C440-MNL+
DS89C440-QNL
DS89C440-QNL+
DS89C440-ENL
DS89C440-ENL
DS89C450-MNL
DS89C450-MNL+
DS89C450-QNL
DS89C450-QNL+
DS89C450-ENL
DS89C450-ENL+
FL灰
内存大小
16kB
16kB
16kB
16kB
16kB
16kB
32kB
32kB
32kB
32kB
32kB
32kB
64kB
64kB
64kB
64kB
64kB
64kB
PIN- PACKAGE
40 PDIP
40 PDIP
44 PLCC
44 PLCC
44 TQFP
44 TQFP
40 PDIP
40 PDIP
44 PLCC
44 PLCC
44 TQFP
44 TQFP
40 PDIP
40 PDIP
44 PLCC
44 PLCC
44 TQFP
44 TQFP
§
§
§
§
+
表示无铅/符合RoHS标准的器件。
完整的选型指南在数据资料的最后。
引脚配置在数据资料的最后。
应用
数据记录
白色家电
电机控制
磁条
阅读器/扫描器
电话
暖通空调
自动售货机
赌博
设备
建筑节能
控制和
管理
可编程
逻辑控制器
不间断
电源
大厦保安
和门禁
控制
汽车文本
设备
消费者
电子
工业控制
与自动化
注意:
该器件的一些修订可能偏离称为勘误表公布的规格。任何器件的多个版本
可能同时获得通过不同的销售渠道。欲了解器件勘误表的信息,请点击这里:
www.maxim-ic.com/errata 。
1 48
REV : 060805
DS89C430 / DS89C440 / DS89C450超高速闪存微控制器
绝对最大额定值
任何引脚相电压范围接地................................................................................. -0.3V到(V
CC
+ 0.5V)
在V电压范围
CC
相对于Ground…………………………………………………………………………………..-0.3V至+ 6.0V
环境温度范围(下bias)…………………………………………………………………………………-40°C至+ 85°C
储存温度Range……………………………………………………………………………………………….-55°C至+ 125°C
焊接Temperature…………………………………………………………………………………………See IPC / JEDEC J- STD- 020
超出“绝对最大额定值”,强调可能会造成永久性损坏设备。这些压力额定值只,
并且该设备在这些或超出了规范的业务部门所标明的任何其他条件的功能操作
不是暗示。暴露在绝对最大额定值条件下工作会影响器件的可靠性。
DC电气特性
(V
CC
= 4.5V至5.5V ,T
O
= -40 ° C至+ 85°C 。 ) (注1 )
参数
电源电压(注2,3)
电源失效报警(注2,4)
复位跳变点(最小工作电压) (注2 , 3 , 4 )
电源电流,工作模式下(注5 )
电源电流,频率为33MHz空闲模式(注6 )
电源电流,停止模式,带隙残疾人(注7 )
电源电流,停止模式,使能带隙(注7 )
输入低电平(注2 )
输入高电平(注2 )
输入高电平XTAL和RST (注2 )
输出低电压,端口1和3 ,在我
OL
= 1.6毫安(注2)
输出低电压,端口0和2 , ALE ,
PSEN
在我
OL
= 3.2毫安
(注2 )
输出高电压,端口1 , 2 , 3 ,在我
OH
= -50mA
(注2,8 )
输出高电压,端口1 , 2 , 3 ,在我
OH
= -1.5mA (注2,9 )
输出高电压,端口0 , 1 , 2 , ALE ,
PSEN , RD , WR
在公交车
模式在我
OH
= -8mA (注2,注10 )
输出高电压, RST在我
OL
= -0.4mA (注2 , 11 )
输入低电平电流,端口1 , 2 , 3 ,在0.4V
转移电流从1到0 ,端口1 , 2 , 3 ,在2V (注12 )
输入漏电流,端口0的I / O模式和
EA
(注13 )
输入电流,端口0的总线模式(注14 )
RST下拉电阻(注13 )
符号
V
CC
V
PFW
V
RST
I
CC
I
空闲
I
停止
I
SPBG
V
IL
V
IH
V
IH2
V
OL1
V
OL2
V
OH1
V
OH2
V
OH3
V
OH4
I
IL
I
TL
I
L
I
L
R
RST
2.4
2.4
2.4
2.4
-50
-650
-10
-300
50
120
+10
+300
200
-0.3
2.0
3.5
0.15
0.15
民
4.5
4.2
3.95
典型值
5.0
4.375
4.125
75
40
1
150
最大
5.5
4.6
4.35
110
50
100
300
+0.8
V
CC
+ 0.3
V
CC
+ 0.3
0.45
0.45
单位
V
V
V
mA
mA
mA
mA
V
V
V
V
V
V
V
V
V
mA
mA
mA
mA
kW
2 48
DS89C430 / DS89C440 / DS89C450超高速闪存微控制器
注1 :
注2 :
注3 :
规格为-40 ° C的设计,而不是生产测试保证。
所有电压以地为参考。
用户应该注意,这部分是经过测试,保证向下操作到4.5V (10%)和V
RST
(分钟)低于指定
这一点。这表明,有一个电压范围内[ (Ⅴ
民
到V
RST
(分钟) ],其中处理器的操作无法得到保证,但
复位跳闸点还没有达到。这不应该是在大多数应用中的一个问题,而应该被认为是适当的时
操作必须保持在任何时候。对于这些应用中,可能期望使用更精确的外部复位。
而规格为V
PFW
和V
RST
重叠,硬件的设计使得它,所以这是不可能的。在范围
定,存在这两个电压之间保证分离。
工作电流是衡量一个33MHz的时钟源驱动XTAL1 ,V
CC
= RST = 5.5V 。所有其他引脚断开。
待机模式下电流是一个33MHz的时钟源驱动XTAL1 ,V
CC
= 5.5V , RST在地上。所有其他引脚
断开。
停止模式的测量条件XTAL和RST接地,V
CC
= 5.5V 。所有其他引脚断开。
RST = 5.5V 。此条件模拟引脚的操作在I / O模式。
在一个0到1的转变,一个单触发器驱动器难以为两个时钟周期的端口。这种测量方法反映了端口引脚转型
模式。
当寻址外部存储器。
通过设计保证。
端口1 , 2 , 3和源跳变电流时,外部上拉了下来。电流在大约2V达到其最大值。
RST = 5.5V 。在I / O模式复位时,在逻辑高电平状态时的端口0是浮动的。
此端口是一个薄弱地址总线模式下保持锁存器。峰值电流出现在接近保持锁存器中的输入转换点
约2V 。
注4 :
注5 :
注6 :
注7 :
注8 :
注9 :
注10 :
注11 :
注12 :
注13 :
注14 :
3 48
DS89C430/DS89C440/DS89C450
AC特性
(V
CC
= 4.5V至5.5V ,T
O
= -40 ° C至+ 85°C 。 ) (见
图1,图2 ,
和
图3. )
1-CYCLE
PAGE MODE 1
民
系统时钟外部
振荡器(注15 )
系统时钟外部晶振
(注15 )
ALE脉冲宽度(注16 )
端口0指令地址有效
到ALE低
端口2指令地址有效
到ALE低
P0口数据AddressValid到
ALE低
项目地址保持后
ALE低
地址保持ALE低后
MOVX写
地址保持ALE低后
MOVX读
ALE低到有效指令
1/t
CLCL
1/t
CLCL
0
1
0.5t
CLCL
- 2
+ t
STC3
最大
33
33
2-CYCLE
PAGE MODE 1
民
0
1
t
CLCL
- 2
+ t
STC3
最大
33
33
4-CYCLE
PAGE MODE 1
民
0
1
2t
CLCL
- 4
+ t
STC3
最大
33
33
PAGE MODE 2
民
0
1
1.5t
CLCL
- 5
+ t
STC3
t
CLCL
- 3
最大
33
33
NONPAGE模式
民
0
1
1.5t
CLCL
- 5
+ t
STC3
0.5t
CLCL
- 3
最大
33
兆赫
33
ns
参数
符号
单位
t
LHLL
t
AVLL
ns
t
AVLL2
0.5t
CLCL
- 4
0.5t
CLCL
- 4
1.5t
CLCL
- 4
0.5t
CLCL
- 4
t
CLCL
- 3 +
t
STC3
t
CLCL
- 4
0.5t
CLCL
- 3
+ t
STC3
1t
CLCL
- 10
0.5t
CLCL
- 8
+ t
STC2
0.5t
CLCL
- 8
+ t
STC2
2t
CLCL
- 6
2t
CLCL
- 6
ns
t
AVLL3
ns
t
LLAX
0.5t
CLCL
- 8
0.5t
CLCL
- 8
+ t
STC4
0.5t
CLCL
- 8
+ t
STC4
1.5t
CLCL
- 8
1.5t
CLCL
- 8
+ t
STC4
1.5t
CLCL
- 8
+ t
STC4
2.5t
CLCL
- 8
2.5t
CLCL
- 8
+ t
STC3
2.5t
CLCL
- 8
+ t
STC3
1t
CLCL
- 10
0.5t
CLCL
- 8
+ t
STC2
0.5t
CLCL
- 8
+ t
STC3
ns
t
LLAX2
ns
t
LLAX3
ns
t
LLIV
ns
ALE低
PSEN
低
PSEN
脉冲宽度节目
取
t
LLPL
1.5t
CLCL
- 6
0.5t
CLCL
- 2
ns
t
PLPH
t
CLCL
- 5
t
CLCL
- 5
2t
CLCL
- 5
t
CLCL
- 5
2t
CLCL
- 5
ns
4 48
DS89C430 / DS89C440 / DS89C450超高速闪存微控制器
AC特性(续)
(V
CC
= 4.5V至5.5V ,T
O
= -40 ° C至+ 85°C 。 ) (见
图1,图2 ,
和
图3. )
参数
符号
1-CYCLE
PAGE MODE 1
民
PSEN
低到有效指令
In
输入指令后保持
PSEN
输入指令后浮
PSEN
P0口的地址,以有效
指令
端口2的地址,以有效
指令
PSEN
低到P0口的地址
FL燕麦
RD
脉冲宽度( P3.7 )
(注16 )
WR
脉冲宽度( P3.6 )
(注16 )
RD
( P3.7 )低到有效数据中
(注16 )
数据保持后
RD
(P3.7)
t
PLIV
最大
t
CLCL
- 20
2-CYCLE
PAGE MODE 1
民
最大
t
CLCL
- 20
4-CYCLE
PAGE MODE 1
民
最大
2t
CLCL
- 20
PAGE MODE 2
民
最大
t
CLCL
- 20
NONPAGE模式
民
最大
2t
CLCL
- 20
ns
单位
t
PXIX
0
0
0
0
0
ns
t
PXIZ
t
CLCL
- 5
t
CLCL
- 5
ns
t
AVIV0
1.5t
CLCL
- 22
3t
CLCL
- 22
ns
t
AVIV2
t
CLCL
- 20
1.5t
CLCL
- 20
2.5t
CLCL
- 20
3t
CLCL
- 20
3.5t
CLCL
- 20
ns
t
PLAZ
t
CLCL
- 5
+ t
STC1
t
CLCL
- 5
+ t
STC1
t
CLCL
- 18
+ t
STC1
0
0
t
CLCL
- 5
+ t
STC1
t
CLCL
- 5
+ t
STC1
t
CLCL
- 18
+ t
STC1
0
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 18
+ t
STC1
0
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 5
+ t
STC1
0
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 18
+ t
STC1
0
0
ns
t
RLRH
ns
t
WLWH
ns
t
RLDV
2t
CLCL
- 18
+ t
STC1
ns
t
RHDX
ns
数据浮动后
RD
(P3.7)
MOVX ALE低到输入数据
有效(注16 )
t
RHDZ
t
CLCL
- 5
2t
CLCL
- 8
+ t
STC1
t
CLCL
- 5
2t
CLCL
- 5
+ t
STC1
ns
t
LLDV
ns
5 48
DS89C430/DS89C440/DS89C450
超高速闪存微控制器
www.maxim-ic.com
概述
在DS89C430 , DS89C440和DS89C450提供
在8051兼容现有最高性能
微控制器。它们的特点是全新设计
该执行指令的多达12个处理器核心
比原来的8051快在同一时间
结晶速度。典型的应用将经历一个
速度提升高达10倍。在百万
条指令每秒( MIPS )每兆赫时,
微控制器实现了从33 MIPS的性能
最大33MHz的时钟速率。
该
超高速闪存微控制器用户指南
应
在与此数据表一起使用。
在它下载
www.maxim-ic.com/microcontrollers 。
§
特点
高速8051架构
一个时钟每机器周期
DC至33MHz工作频率
在30ns的单周期指令
可选变长MOVX来访问
快速/慢速外设
双数据指针自动
递增/递减和切换选择
支持四种页面存储器访问模式
片上存储器
有16kB / 32KB / 64KB闪存存储器
在应用中编程
在系统可编程通过串口
1kB的SRAM用于MOVX
80C52兼容
8051引脚和指令集兼容
四路双向, 8位I / O端口
3个16位定时计数器
256字节暂存RAM
电源管理模式
可编程时钟分频器
自动硬件和软件退出
ROMSIZE功能
选择从内部程序存储器大小
0至64kB的
允许访问整个外部存储器映射
通过软件动态调节
外设特性
两个全双工串口
可编程看门狗定时器
13个中断源( 6个外部)
中断优先级五个等级
掉电复位
预警电源故障中断
电磁干扰(EMI)的减少
§
订购信息
部分
DS89C430-MNL
DS89C430-MNL+
DS89C430-QNL
DS89C430-QNL+
DS89C430-ENL
DS89C430-ENL+
DS89C440-MNL
DS89C440-MNL+
DS89C440-QNL
DS89C440-QNL+
DS89C440-ENL
DS89C440-ENL
DS89C450-MNL
DS89C450-MNL+
DS89C450-QNL
DS89C450-QNL+
DS89C450-ENL
DS89C450-ENL+
FL灰
内存大小
16kB
16kB
16kB
16kB
16kB
16kB
32kB
32kB
32kB
32kB
32kB
32kB
64kB
64kB
64kB
64kB
64kB
64kB
PIN- PACKAGE
40 PDIP
40 PDIP
44 PLCC
44 PLCC
44 TQFP
44 TQFP
40 PDIP
40 PDIP
44 PLCC
44 PLCC
44 TQFP
44 TQFP
40 PDIP
40 PDIP
44 PLCC
44 PLCC
44 TQFP
44 TQFP
§
§
§
§
+
表示无铅/符合RoHS标准的器件。
完整的选型指南在数据资料的最后。
引脚配置在数据资料的最后。
应用
数据记录
白色家电
电机控制
磁条
阅读器/扫描器
电话
暖通空调
自动售货机
赌博
设备
建筑节能
控制和
管理
可编程
逻辑控制器
不间断
电源
大厦保安
和门禁
控制
汽车文本
设备
消费者
电子
工业控制
与自动化
注意:
该器件的一些修订可能偏离称为勘误表公布的规格。任何器件的多个版本
可能同时获得通过不同的销售渠道。欲了解器件勘误表的信息,请点击这里:
www.maxim-ic.com/errata 。
1 48
REV : 060805
DS89C430 / DS89C440 / DS89C450超高速闪存微控制器
绝对最大额定值
任何引脚相电压范围接地................................................................................. -0.3V到(V
CC
+ 0.5V)
在V电压范围
CC
相对于Ground…………………………………………………………………………………..-0.3V至+ 6.0V
环境温度范围(下bias)…………………………………………………………………………………-40°C至+ 85°C
储存温度Range……………………………………………………………………………………………….-55°C至+ 125°C
焊接Temperature…………………………………………………………………………………………See IPC / JEDEC J- STD- 020
超出“绝对最大额定值”,强调可能会造成永久性损坏设备。这些压力额定值只,
并且该设备在这些或超出了规范的业务部门所标明的任何其他条件的功能操作
不是暗示。暴露在绝对最大额定值条件下工作会影响器件的可靠性。
DC电气特性
(V
CC
= 4.5V至5.5V ,T
O
= -40 ° C至+ 85°C 。 ) (注1 )
参数
电源电压(注2,3)
电源失效报警(注2,4)
复位跳变点(最小工作电压) (注2 , 3 , 4 )
电源电流,工作模式下(注5 )
电源电流,频率为33MHz空闲模式(注6 )
电源电流,停止模式,带隙残疾人(注7 )
电源电流,停止模式,使能带隙(注7 )
输入低电平(注2 )
输入高电平(注2 )
输入高电平XTAL和RST (注2 )
输出低电压,端口1和3 ,在我
OL
= 1.6毫安(注2)
输出低电压,端口0和2 , ALE ,
PSEN
在我
OL
= 3.2毫安
(注2 )
输出高电压,端口1 , 2 , 3 ,在我
OH
= -50mA
(注2,8 )
输出高电压,端口1 , 2 , 3 ,在我
OH
= -1.5mA (注2,9 )
输出高电压,端口0 , 1 , 2 , ALE ,
PSEN , RD , WR
在公交车
模式在我
OH
= -8mA (注2,注10 )
输出高电压, RST在我
OL
= -0.4mA (注2 , 11 )
输入低电平电流,端口1 , 2 , 3 ,在0.4V
转移电流从1到0 ,端口1 , 2 , 3 ,在2V (注12 )
输入漏电流,端口0的I / O模式和
EA
(注13 )
输入电流,端口0的总线模式(注14 )
RST下拉电阻(注13 )
符号
V
CC
V
PFW
V
RST
I
CC
I
空闲
I
停止
I
SPBG
V
IL
V
IH
V
IH2
V
OL1
V
OL2
V
OH1
V
OH2
V
OH3
V
OH4
I
IL
I
TL
I
L
I
L
R
RST
2.4
2.4
2.4
2.4
-50
-650
-10
-300
50
120
+10
+300
200
-0.3
2.0
3.5
0.15
0.15
民
4.5
4.2
3.95
典型值
5.0
4.375
4.125
75
40
1
150
最大
5.5
4.6
4.35
110
50
100
300
+0.8
V
CC
+ 0.3
V
CC
+ 0.3
0.45
0.45
单位
V
V
V
mA
mA
mA
mA
V
V
V
V
V
V
V
V
V
mA
mA
mA
mA
kW
2 48
DS89C430 / DS89C440 / DS89C450超高速闪存微控制器
注1 :
注2 :
注3 :
规格为-40 ° C的设计,而不是生产测试保证。
所有电压以地为参考。
用户应该注意,这部分是经过测试,保证向下操作到4.5V (10%)和V
RST
(分钟)低于指定
这一点。这表明,有一个电压范围内[ (Ⅴ
民
到V
RST
(分钟) ],其中处理器的操作无法得到保证,但
复位跳闸点还没有达到。这不应该是在大多数应用中的一个问题,而应该被认为是适当的时
操作必须保持在任何时候。对于这些应用中,可能期望使用更精确的外部复位。
而规格为V
PFW
和V
RST
重叠,硬件的设计使得它,所以这是不可能的。在范围
定,存在这两个电压之间保证分离。
工作电流是衡量一个33MHz的时钟源驱动XTAL1 ,V
CC
= RST = 5.5V 。所有其他引脚断开。
待机模式下电流是一个33MHz的时钟源驱动XTAL1 ,V
CC
= 5.5V , RST在地上。所有其他引脚
断开。
停止模式的测量条件XTAL和RST接地,V
CC
= 5.5V 。所有其他引脚断开。
RST = 5.5V 。此条件模拟引脚的操作在I / O模式。
在一个0到1的转变,一个单触发器驱动器难以为两个时钟周期的端口。这种测量方法反映了端口引脚转型
模式。
当寻址外部存储器。
通过设计保证。
端口1 , 2 , 3和源跳变电流时,外部上拉了下来。电流在大约2V达到其最大值。
RST = 5.5V 。在I / O模式复位时,在逻辑高电平状态时的端口0是浮动的。
此端口是一个薄弱地址总线模式下保持锁存器。峰值电流出现在接近保持锁存器中的输入转换点
约2V 。
注4 :
注5 :
注6 :
注7 :
注8 :
注9 :
注10 :
注11 :
注12 :
注13 :
注14 :
3 48
DS89C430/DS89C440/DS89C450
AC特性
(V
CC
= 4.5V至5.5V ,T
O
= -40 ° C至+ 85°C 。 ) (见
图1,图2 ,
和
图3. )
1-CYCLE
PAGE MODE 1
民
系统时钟外部
振荡器(注15 )
系统时钟外部晶振
(注15 )
ALE脉冲宽度(注16 )
端口0指令地址有效
到ALE低
端口2指令地址有效
到ALE低
P0口数据AddressValid到
ALE低
项目地址保持后
ALE低
地址保持ALE低后
MOVX写
地址保持ALE低后
MOVX读
ALE低到有效指令
1/t
CLCL
1/t
CLCL
0
1
0.5t
CLCL
- 2
+ t
STC3
最大
33
33
2-CYCLE
PAGE MODE 1
民
0
1
t
CLCL
- 2
+ t
STC3
最大
33
33
4-CYCLE
PAGE MODE 1
民
0
1
2t
CLCL
- 4
+ t
STC3
最大
33
33
PAGE MODE 2
民
0
1
1.5t
CLCL
- 5
+ t
STC3
t
CLCL
- 3
最大
33
33
NONPAGE模式
民
0
1
1.5t
CLCL
- 5
+ t
STC3
0.5t
CLCL
- 3
最大
33
兆赫
33
ns
参数
符号
单位
t
LHLL
t
AVLL
ns
t
AVLL2
0.5t
CLCL
- 4
0.5t
CLCL
- 4
1.5t
CLCL
- 4
0.5t
CLCL
- 4
t
CLCL
- 3 +
t
STC3
t
CLCL
- 4
0.5t
CLCL
- 3
+ t
STC3
1t
CLCL
- 10
0.5t
CLCL
- 8
+ t
STC2
0.5t
CLCL
- 8
+ t
STC2
2t
CLCL
- 6
2t
CLCL
- 6
ns
t
AVLL3
ns
t
LLAX
0.5t
CLCL
- 8
0.5t
CLCL
- 8
+ t
STC4
0.5t
CLCL
- 8
+ t
STC4
1.5t
CLCL
- 8
1.5t
CLCL
- 8
+ t
STC4
1.5t
CLCL
- 8
+ t
STC4
2.5t
CLCL
- 8
2.5t
CLCL
- 8
+ t
STC3
2.5t
CLCL
- 8
+ t
STC3
1t
CLCL
- 10
0.5t
CLCL
- 8
+ t
STC2
0.5t
CLCL
- 8
+ t
STC3
ns
t
LLAX2
ns
t
LLAX3
ns
t
LLIV
ns
ALE低
PSEN
低
PSEN
脉冲宽度节目
取
t
LLPL
1.5t
CLCL
- 6
0.5t
CLCL
- 2
ns
t
PLPH
t
CLCL
- 5
t
CLCL
- 5
2t
CLCL
- 5
t
CLCL
- 5
2t
CLCL
- 5
ns
4 48
DS89C430 / DS89C440 / DS89C450超高速闪存微控制器
AC特性(续)
(V
CC
= 4.5V至5.5V ,T
O
= -40 ° C至+ 85°C 。 ) (见
图1,图2 ,
和
图3. )
参数
符号
1-CYCLE
PAGE MODE 1
民
PSEN
低到有效指令
In
输入指令后保持
PSEN
输入指令后浮
PSEN
P0口的地址,以有效
指令
端口2的地址,以有效
指令
PSEN
低到P0口的地址
FL燕麦
RD
脉冲宽度( P3.7 )
(注16 )
WR
脉冲宽度( P3.6 )
(注16 )
RD
( P3.7 )低到有效数据中
(注16 )
数据保持后
RD
(P3.7)
t
PLIV
最大
t
CLCL
- 20
2-CYCLE
PAGE MODE 1
民
最大
t
CLCL
- 20
4-CYCLE
PAGE MODE 1
民
最大
2t
CLCL
- 20
PAGE MODE 2
民
最大
t
CLCL
- 20
NONPAGE模式
民
最大
2t
CLCL
- 20
ns
单位
t
PXIX
0
0
0
0
0
ns
t
PXIZ
t
CLCL
- 5
t
CLCL
- 5
ns
t
AVIV0
1.5t
CLCL
- 22
3t
CLCL
- 22
ns
t
AVIV2
t
CLCL
- 20
1.5t
CLCL
- 20
2.5t
CLCL
- 20
3t
CLCL
- 20
3.5t
CLCL
- 20
ns
t
PLAZ
t
CLCL
- 5
+ t
STC1
t
CLCL
- 5
+ t
STC1
t
CLCL
- 18
+ t
STC1
0
0
t
CLCL
- 5
+ t
STC1
t
CLCL
- 5
+ t
STC1
t
CLCL
- 18
+ t
STC1
0
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 18
+ t
STC1
0
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 5
+ t
STC1
0
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 5
+ t
STC1
2t
CLCL
- 18
+ t
STC1
0
0
ns
t
RLRH
ns
t
WLWH
ns
t
RLDV
2t
CLCL
- 18
+ t
STC1
ns
t
RHDX
ns
数据浮动后
RD
(P3.7)
MOVX ALE低到输入数据
有效(注16 )
t
RHDZ
t
CLCL
- 5
2t
CLCL
- 8
+ t
STC1
t
CLCL
- 5
2t
CLCL
- 5
+ t
STC1
ns
t
LLDV
ns
5 48