DS8906 AM FM数字锁相环合成器
1986年7月
DS8906 AM FM数字锁相环合成器
概述
的DS8906是PLL合成器特别设计
在AM调频收音机使用它包含的参考振荡器
相位比较器电荷泵一个120 MHz的ECL我
2
L
双模可编程除法器和一个20位的移位寄存器
用于串行数据输入的装置被设计成器闩锁
用串行数据控制器产生的neces-操作
萨利划分代码为每个频率和逻辑状态Infor公司
息的收音功能输入输出
在Colpitts基准振荡器的PLL以4
MHz的A链分频器用于产生一个500kHz的
时钟信号对外部控制器的其他分频器
产生12 5 kHz的参考信号, FM和500赫兹
对于AM SW其中的一个参考信号的参考信号
被选择的数据从控制器使用由
相位比较器的其他分频器被用于产生
关于' '时OF-由控制器使用一个50赫兹的定时信号
天''
数据的频率合成器之间传送
通过三线式总线系统这包括一个控制器
数据输入线的使能线和一条时钟线。当
使能线是低速的数据可以从控制器被移位
到频率合成器。当使能线是转录
从低sitioned到高数据录入是残疾人和数据
存在于所述移位寄存器锁存
从控制器22位数据流的第2位AD-
打扮设备允许其他设备共享相同的
总线剩余的20位数据字中的下一个14位中
用于PLL的分频码的其余6位是CON-
通过锁存器连接至输出管脚,这些6位可用于
开车收音机功能,如增益静音调频调幅和LW
SW只有这些输出是集电极开路18位使用
内部来选择AM或FM本地振荡器输入端和
在500 Hz至12 kHz的5间选择参考高
在钻头18级表示调频和低电平表示调幅
该PLL包括一个14位可编程I的
2
L一分
ECL相位比较器的ECL双模( P P
a
1)
预分频器和一个高速电荷泵的可编程
BLE通过分频器(N分
a
1)N-正在加载的数
到移位寄存器中(位1-14地址之后),它是时钟
由通过ECL的AM输入
d
7 8分频或通过
d
从FM输入63 64预分频器的AM输入工作会
频率高达8 MHz ,而FM输入作品最多
120兆赫的AM频段被调谐的频率分辨率
500赫兹和FM波段的调谐与12 5的分辨率
千赫缓冲的AM和FM输入是自偏置和
可以直接驱动由VCO通电容器的电致化学发光
相位比较器产生的非常精确的分辨率
所述输入信号和所述参考值之间的相位差
振荡器
高速电荷泵包含一个可切换的CON-的
恒流源(
b
0 3毫安)和一个可切换的恒定
电流吸收器(
a
0 3毫安)如果VCO的频率是低的
电荷泵将输出电流和灌电流,如果VCO
频率高
单独的V
CCM
针(一般图纸1 5毫安)权力
振荡器和参考链提供控制器的时钟
频率时PLL的平衡被断电
特点
Y
Y
Y
Y
Y
Y
Y
使用廉价的4 MHz参考晶振
F
IN
能力大于120 MHz的可直接同步
论文在FM频率
12 5千赫调频分辨率可107兆赫的使用
陶瓷过滤机分配
为简化控制串行数据输入
50 Hz的输出为'时间的天''具有独立参考
低电源(Ⅴ
CCM
)
对于波段开关6集电极开路输出缓冲
和其他无线电功能
独立的AM和FM输入, AM输入有15毫伏(典型
CAL )滞后
接线图
双列直插式封装
TL F 5775 - 1
顶视图
订单号DS8906N
见NS包装数N20A
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 5775
RRD - B30M105印制在U S A
AC电气特性
V
CC
e
5V
符号
t
EN1CLK
参数
最短时间启用后,
变高之前未使用
时钟上升沿可能发生
最小时钟高
脉冲宽度
最小时钟低
脉冲宽度
最小数据建立时间
时钟前最短时间
数据必须是有效的
最小数据保持时间
钟后最短时间
这些数据必须保持有效
T
A
e
25℃吨
r
s
10纳秒吨
f
s
10纳秒(续)
条件
民
典型值
175
最大
350
单位
ns
t
CLKH
t
CLKL
t
DS
275
400
550
800
ns
ns
150
300
ns
t
DH
400
800
ns
注1
''绝对最大额定值''是那些价值超过该设备的安全性不能得到保证除'工作温度范围''
它们不意味着暗示该设备应在这些限制下操作的''电气特性“”该表提供了条件,实际的设备
手术
注2
除非另有说明,最小最大限制适用于整个0℃
a
70℃的温度范围为DS8906
注3
所有电流为器件引脚显示为阳性出来的器件引脚为负电压,所有引用到地面,除非另有说明,所有显示的值
为最大或最小的绝对值基础
原理图
( DS8906 AM
FM PLL的典型输入输出原理图)
TL F 5775 - 3
TL F 5775 - 2
TL F 5775 - 4
TL F 5775 - 6
TL F 5775 - 5
3
原理图
( DS8906 AM
FM PLL的典型输入输出示意图) (续)
TL F 5775- 7
TL F 5775 - 8
时序图
ENABLE VS时钟
TL F 5775 - 9
钟VS DATA
TL F 5775 - 10
AM FM频率合成器(扫描模式)
时序图中没有画出的任何一个附图中的缩放比例未必是一致的,时间间隔被定义为正的拉伸
TL F 5775 - 11
4
应用信息
串行数据进入DS8906
串行信息进入DS8906由低启用
在ENABLE输入一个二进制位的水平,然后接受
从带的每个正跳变的数据输入
时钟输入时钟输入必须是低的试样
指定时间之前和之后的负跳变
ENABLE输入
第2位接受以下的负跳变
ENABLE输入被解释为地址,如果这些AD-
连衣裙位
不
1 1
no
进一步的信息将是可接受
从数据输入端和内部数据锁存器编
将
不
被改变时启用回报高
如果这些第2位
是
1 1,则所有后续位
AC-
cepted
作为数据,并依次移入间
最终转向,只要使能寄存器仍然很低
任何
数据
20日,以最后一位前位将被转移
出,并因此不相关的数据位被计为任何
以下的2个有效的( 1 )的地址位与ENABLE位
低
当使能输入返回高电平任何进一步的串行数据
输入被禁止当这种积极的转变
ENABLE被转移到内部移位寄存器中的数据
到内部的数据锁存
需要注意的是,直到此时的内部数据的状态,闩
ES一直维持不变
这些数据位的含义如下
数据位的位置
数据解读
LAST
20位输出(引脚2 )
2日至最后
19位输出(引脚1 )
3日至最后
18位输出( FM ,AM) (引脚20 )
4日至最后
17位输出(引脚19 )
5日至最后
16位输出(引脚18 )
6日至最后
15位输出(引脚17 )
7日至最后
N个MSB ( 2
13
)
8日至最后
(2
12
)
9日最后
(2
11
)
10日到最后
(2
10
)
11日至最后
(2
9
)
12日最后一次
(2
8
)
13日至最后
(2
7
)
d
N
14日至最后
(2
6
)
15日至最后
(2
5
)
16日至最后
(2
4
)
17日到最后
(2
3
)
18日到最后
(2
2
)
19日至最后
(2
1
)
20日至最后
LSB的N( 2
0
)
记
实际的鸿沟代码为N
a
1 I E装数加1
-
5
DS8906 AM FM数字锁相环合成器
1986年7月
DS8906 AM FM数字锁相环合成器
概述
的DS8906是PLL合成器特别设计
在AM调频收音机使用它包含的参考振荡器
相位比较器电荷泵一个120 MHz的ECL我
2
L
双模可编程除法器和一个20位的移位寄存器
用于串行数据输入的装置被设计成器闩锁
用串行数据控制器产生的neces-操作
萨利划分代码为每个频率和逻辑状态Infor公司
息的收音功能输入输出
在Colpitts基准振荡器的PLL以4
MHz的A链分频器用于产生一个500kHz的
时钟信号对外部控制器的其他分频器
产生12 5 kHz的参考信号, FM和500赫兹
对于AM SW其中的一个参考信号的参考信号
被选择的数据从控制器使用由
相位比较器的其他分频器被用于产生
关于' '时OF-由控制器使用一个50赫兹的定时信号
天''
数据的频率合成器之间传送
通过三线式总线系统这包括一个控制器
数据输入线的使能线和一条时钟线。当
使能线是低速的数据可以从控制器被移位
到频率合成器。当使能线是转录
从低sitioned到高数据录入是残疾人和数据
存在于所述移位寄存器锁存
从控制器22位数据流的第2位AD-
打扮设备允许其他设备共享相同的
总线剩余的20位数据字中的下一个14位中
用于PLL的分频码的其余6位是CON-
通过锁存器连接至输出管脚,这些6位可用于
开车收音机功能,如增益静音调频调幅和LW
SW只有这些输出是集电极开路18位使用
内部来选择AM或FM本地振荡器输入端和
在500 Hz至12 kHz的5间选择参考高
在钻头18级表示调频和低电平表示调幅
该PLL包括一个14位可编程I的
2
L一分
ECL相位比较器的ECL双模( P P
a
1)
预分频器和一个高速电荷泵的可编程
BLE通过分频器(N分
a
1)N-正在加载的数
到移位寄存器中(位1-14地址之后),它是时钟
由通过ECL的AM输入
d
7 8分频或通过
d
从FM输入63 64预分频器的AM输入工作会
频率高达8 MHz ,而FM输入作品最多
120兆赫的AM频段被调谐的频率分辨率
500赫兹和FM波段的调谐与12 5的分辨率
千赫缓冲的AM和FM输入是自偏置和
可以直接驱动由VCO通电容器的电致化学发光
相位比较器产生的非常精确的分辨率
所述输入信号和所述参考值之间的相位差
振荡器
高速电荷泵包含一个可切换的CON-的
恒流源(
b
0 3毫安)和一个可切换的恒定
电流吸收器(
a
0 3毫安)如果VCO的频率是低的
电荷泵将输出电流和灌电流,如果VCO
频率高
单独的V
CCM
针(一般图纸1 5毫安)权力
振荡器和参考链提供控制器的时钟
频率时PLL的平衡被断电
特点
Y
Y
Y
Y
Y
Y
Y
使用廉价的4 MHz参考晶振
F
IN
能力大于120 MHz的可直接同步
论文在FM频率
12 5千赫调频分辨率可107兆赫的使用
陶瓷过滤机分配
为简化控制串行数据输入
50 Hz的输出为'时间的天''具有独立参考
低电源(Ⅴ
CCM
)
对于波段开关6集电极开路输出缓冲
和其他无线电功能
独立的AM和FM输入, AM输入有15毫伏(典型
CAL )滞后
接线图
双列直插式封装
TL F 5775 - 1
顶视图
订单号DS8906N
见NS包装数N20A
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 5775
RRD - B30M105印制在U S A
AC电气特性
V
CC
e
5V
符号
t
EN1CLK
参数
最短时间启用后,
变高之前未使用
时钟上升沿可能发生
最小时钟高
脉冲宽度
最小时钟低
脉冲宽度
最小数据建立时间
时钟前最短时间
数据必须是有效的
最小数据保持时间
钟后最短时间
这些数据必须保持有效
T
A
e
25℃吨
r
s
10纳秒吨
f
s
10纳秒(续)
条件
民
典型值
175
最大
350
单位
ns
t
CLKH
t
CLKL
t
DS
275
400
550
800
ns
ns
150
300
ns
t
DH
400
800
ns
注1
''绝对最大额定值''是那些价值超过该设备的安全性不能得到保证除'工作温度范围''
它们不意味着暗示该设备应在这些限制下操作的''电气特性“”该表提供了条件,实际的设备
手术
注2
除非另有说明,最小最大限制适用于整个0℃
a
70℃的温度范围为DS8906
注3
所有电流为器件引脚显示为阳性出来的器件引脚为负电压,所有引用到地面,除非另有说明,所有显示的值
为最大或最小的绝对值基础
原理图
( DS8906 AM
FM PLL的典型输入输出原理图)
TL F 5775 - 3
TL F 5775 - 2
TL F 5775 - 4
TL F 5775 - 6
TL F 5775 - 5
3
原理图
( DS8906 AM
FM PLL的典型输入输出示意图) (续)
TL F 5775- 7
TL F 5775 - 8
时序图
ENABLE VS时钟
TL F 5775 - 9
钟VS DATA
TL F 5775 - 10
AM FM频率合成器(扫描模式)
时序图中没有画出的任何一个附图中的缩放比例未必是一致的,时间间隔被定义为正的拉伸
TL F 5775 - 11
4
应用信息
串行数据进入DS8906
串行信息进入DS8906由低启用
在ENABLE输入一个二进制位的水平,然后接受
从带的每个正跳变的数据输入
时钟输入时钟输入必须是低的试样
指定时间之前和之后的负跳变
ENABLE输入
第2位接受以下的负跳变
ENABLE输入被解释为地址,如果这些AD-
连衣裙位
不
1 1
no
进一步的信息将是可接受
从数据输入端和内部数据锁存器编
将
不
被改变时启用回报高
如果这些第2位
是
1 1,则所有后续位
AC-
cepted
作为数据,并依次移入间
最终转向,只要使能寄存器仍然很低
任何
数据
20日,以最后一位前位将被转移
出,并因此不相关的数据位被计为任何
以下的2个有效的( 1 )的地址位与ENABLE位
低
当使能输入返回高电平任何进一步的串行数据
输入被禁止当这种积极的转变
ENABLE被转移到内部移位寄存器中的数据
到内部的数据锁存
需要注意的是,直到此时的内部数据的状态,闩
ES一直维持不变
这些数据位的含义如下
数据位的位置
数据解读
LAST
20位输出(引脚2 )
2日至最后
19位输出(引脚1 )
3日至最后
18位输出( FM ,AM) (引脚20 )
4日至最后
17位输出(引脚19 )
5日至最后
16位输出(引脚18 )
6日至最后
15位输出(引脚17 )
7日至最后
N个MSB ( 2
13
)
8日至最后
(2
12
)
9日最后
(2
11
)
10日到最后
(2
10
)
11日至最后
(2
9
)
12日最后一次
(2
8
)
13日至最后
(2
7
)
d
N
14日至最后
(2
6
)
15日至最后
(2
5
)
16日至最后
(2
4
)
17日到最后
(2
3
)
18日到最后
(2
2
)
19日至最后
(2
1
)
20日至最后
LSB的N( 2
0
)
记
实际的鸿沟代码为N
a
1 I E装数加1
-
5