DS64BR401四路双向收发器,具有均衡和去加重
2009年6月25日
DS64BR401
四路双向收发器,具有均衡和
去加重
概述
该DS64BR401是四车道双向信号条件
适用于6.0 / 3.0 / 1.5 Gbps的SATA / SAS tioning收发器
和其他高速总线应用,数据速率高达
6.4 Gbps的。该设备同时执行接收均衡和
发送去加重在它的每一个8通道,以compen-
沙爹的信道损耗,使身体最大的灵活性
在系统内的位置。接收器的连续时间
线性均衡器( CTLE )提供高达+33 dB的提升,在3
GHz的带宽,能够打开一个输入的眼睛是完全的
由于符号间干扰(ISI)关闭引起的
互联媒介。该发射器具有亲
可编程输出去加重驱动程序,并允许振幅
电压电平可以从600 MVP - 对选择为1200 MVP - 对
以适应多种应用场景。这种低功耗Differ-
无穷区间信号( LPDS )输出驱动器是一种电源效率
实现,维护与AC耦合的兼容性
CML接收器。可编程的设置可以通过应用
引脚设置或SMBus接口。
为了实现无缝的升级,从SAS / SATA 3.0 Gbps至6.0
Gbps的数据速率,而不会影响物理范围,
DS64BR401自动检测输入数据速率和
选择最佳的去加重的脉冲宽度。该器件DE-
便可使的带外( OOB)的空闲和活动信号
SAS / SATA规范并穿过具有最小
信号失真。
随着200毫瓦/通道( 100 mW的典型功耗/
通道) ,在6.4 Gbps和控制,关闭未使用的通道,
该DS64BR401是美国国家半导体PowerWise恩的家庭的一部分
ERGY高效的设备。
特点
■
■
■
■
■
■
■
■
■
■
■
■
■
■
■
四车道双向收发器高达6.4 Gbps的速率
在输入和输出,适合更广泛的信号调理
可调节接收端均衡了+33 dB增益
可调发射去加重到-12分贝
可调发射VOD ( 600 MVP -p至1200 MVP -P )
在6.4 Gbps的40 “ FR4走线<0.25 UI残留的DJ
基于速率自动去加重结垢检测
SATA / SAS : OOB信号传递,
<3纳秒(典型值),包络失真
可调电气空闲检测阈值
低功率(100毫瓦/通道) ,每个通道的功率下降
通过引脚选择或SMBus接口编程
在2.5V ± 5 %,单电源操作
>6千伏HBM ESD额定值
3.3V LVCMOS输入容限为SMBus接口
高速信号流,直通引脚排列封装: 54引脚LLP
(10毫米× 5.5毫米)
应用
■
■
■
■
■
■
■
■
SATA ( 1.5 , 3.0和6 Gbps的)
SAS ( 1.5 , 3.0和6 Gbps的)
XAUI ( 3.125 Gbps)的, RXAUI ( 6.25 Gbps)的
sRIO的 - 串行快速I / O
光纤通道( 4.25 Gbps)的
的10GBase - CX4和InfiniBand 4X ( SDR & DDR )
QSFP有源铜缆模块
高速有源电缆及FR- 4背板走线
典型的电缆应用
30073081
2009美国国家半导体公司
300730
www.national.com
DS64BR401
引脚说明
引脚名称
IA_0 + , IA_0- ,
IA_1 + , IA_1- ,
IA_2 + , IA_2- ,
IA_3 + , IA_3-
OA_0 + , OA_0- ,
OA_1 + , OA_1- ,
OA_2 + , OA_2- ,
OA_3 + , OA_3-
IB_0 + , IB_0- ,
IB_1 + , IB_1- ,
IB_2 + , IB_2- ,
IB_3 + , IB_3-
OB_0 + , OB_0- ,
OB_1 + , OB_1- ,
OB_2 + , OB_2- ,
OB_3 + , OB_3-
ENSMB
引脚数
10, 11
12, 13
15, 16
17, 18
35, 34
33, 32
31, 30
29, 28
45, 44
43, 42
40, 39
38, 37
1, 2
3, 4
5, 6
7, 8
48
I / O类型
一,慢性粒细胞白血病
引脚说明
反相和非反相CML差分输入到该
扳平比分。门控芯片50Ω终端电阻所连接
INA_n +连接到VDD和INA_n-启用时至VDD 。
反相和非反相低功耗的差分信号
( LPDS ) 50Ω的输出与去加重。兼容AC
耦合CML输入。
反相和非反相CML差分输入到该
扳平比分。门控芯片50Ω终端电阻所连接
INB_n +连接到VDD和启用后INB_n-到VDD 。
反相和非反相低功耗的差分信号
( LPDS ) 50Ω的输出与去加重。兼容AC
耦合CML输入。
差分高速I / O的
O, LPDS
一,慢性粒细胞白血病
O, LPDS
控制引脚 - 共享( LVCMOS )
我, LVCMOS瓦特/系统管理总线(SMBus )的使能引脚。
内部上拉时拉高提供访问内部数字寄存器
下
是辅助控制等功能的装置
均衡,去加重, VOD ,速度和空闲检测
门槛。
当拉低,获得了SMBus的寄存器将被禁用
和SMBus功能引脚用于控制均衡器
和去加重。
请参考“的SMBus配置寄存器”部分和
电气特性 - 串行管理总线接口
查看详细信息。
我, LVCMOS
ENSMB = 1
SMBus的SDA(数据输入/输出双向)和SCL
(时钟输入)引脚使能。
ENSMB = 1 ( SMBus模式)
SDA,SCL
49, 50
AD [ 3:0]
46 , 47 , 53 , 54 I, LVCMOS瓦特/ ENSMB = 1
内部上拉SMBus从地址输入。在SMBus模式下,这些引脚
下
用户设置SMBus从地址输入。见 -
系统管理总线(SMBus )和配置
注册以获取更多信息。
20, 19
46, 47
我,浮法,
LVCMOS
EQA / B , 3级控制均衡的A / B的水平
两侧。该EQA / B引脚仅在ENSMB是DE-
断言(低) 。每个4的A / B信道具有相同
水平,除非SMBus的控制寄存器控制。当
ENSMB变高SMBus的寄存器提供独立
控制每个车道。看
表1
DEMA / B , 3级控制去加重了A的水平/
甲乙双方。当ENSMB是DEMA / B引脚才有效
去断言(低) 。每个4的A / B信道具有相同
水平,除非SMBus的控制寄存器控制。当
ENSMB变高SMBus的寄存器提供独立
控制每个车道。看
表2
ENSMB = 0(正常PIN模式)
EQA0 , EQA1
EQB0 , EQB1
DEMA0 , DEMA1
DEMB0 , DEMB1
49, 50
53, 54
我,浮法,
LVCMOS
www.national.com
4
DS64BR401
引脚名称
率
引脚数
21
I / O类型
我,浮法,
LVCMOS
引脚说明
率, 3级控制去加重的脉冲宽度
输出。
RATE = 0力3 Gbps的,
RATE = 1力量6 Gbps的,
RATE =浮动使汽车速度检测和脉冲宽度
(拉回)从IDLE每次退出后适当设置。这
需要从空闲到活动状态的转变 - OOB
信号。看
表2
TXIDLEA / B , 3电平控制所述驱动器输出。
TXIDLEA / B = 0禁用信号检测/静噪功能
所有A / B输出。
TXIDLEA / B = 1强制输出静音(电气空闲) 。
TXIDLEA / B =浮动使信号自动检测/静噪
函数和信号检测电压阈值电平可以是
使用SD_TH引脚调整。看
表3
控制引脚 - 这两种模式( LVCMOS )
TXIDLEA , TXIDLEB
24, 25
我,浮法,
LVCMOS
VOD0 , VOD1
22, 23
我, LVCMOS瓦特/视频点播[ 1:0]来调整输出差分幅度电压
内部上拉的水平。
下
VOD [ 1 : 0 ] = 00组输出VOD = 600毫伏(默认)
VOD [ 1 : 0 ] = 01组输出VOD = 800 mV的
视频点播[1:0 ] = 10组输出的VOD = 1000毫伏
视频点播[1: 0] = 11组输出的VOD = 1200毫伏
我, LVCMOS
PWDN = 0使设备(正常工作) 。
PWDN = 1禁止装置(低功耗模式) 。
销必须被驱动到逻辑低,在所有的时间或正常操作
不能保证。
阈值选择引脚电气空闲检测阈值。浮
引脚典型的默认130 MVP -P (差),否则
从SD_TH连接电阻到GND设定的阈值电压。
SEE
表4 ,图5中
电源引脚。 2.5伏+/- 5%。
DAP是大的金属接触的底侧上,位于
该中心的54引脚LLP封装。它应该连接
通过降低接地GND层至少有4
阻抗,提高了散热性能
封装。
无连接 - 离开引脚开路
PWDN
52
类似物
SD_TH
27
I,模拟
动力
VDD
GND
9, 14, 36, 41,
51
DAP
动力
动力
NC
26
1 = HIGH , 0 =低, FLOAT = 3的输入状态。
不开车FLOAT针;引脚内部偏置到中等水平的50 kΩ的上拉/下拉电阻。
内部上拉下来=内部30 kΩ上拉下拉电阻到GND上存在输入。
为LVCMOS / FLOAT输入输入边沿速率,必须从10-90 %的速度低于50 ns 。
5
www.national.com