DS3160
JT 6312kbps二级速率
线路接口单元
和成帧器/格式化
www.maxim-ic.com
特点
§
§
§
§
§
§
§
§
§
§
§
单芯片JT 6312kbps二次线率
接口单元( LIU)和成帧器/格式化
支持G.704和NTT J2帧格式
发送和接收路径监视器输出
B8ZS编码器和解码器
产生并检测报警器
集成HDLC控制器处理LAPD
无需主机干预的消息
综合BERT支持性能
监测
支持8位或16位控制
3.3V供电, 5V容限I / O;低功耗
CMOS
可提供100引脚LQFP封装
IEEE 1149.1 JTAG支持
工作原理图
LINE
接口
单位
成帧器
和
格式化
控制和状态端口
应用
§
§
§
§
§
§
路由器
开关
测试设备
聚合器/集中器
PBX
基站
订购信息
DS3160
100针LFQP
0 ° C至+ 70°C
DS3160C01 100针LFQP
0 ° C至+ 85°C
DS3160N
100针LFQP -40 ° C至+ 85°C
描述
的DS3160设备,它结合了一个线路接口单元(LIU )配有一个格式化器和成帧器,是柔顺
与JT 6312kbps二次速率用户 - 网络接口,并支持G.704和NTT J2的帧
格式。一个全功能的刘集成了抖动衰减器支持软件可编程成帧器
和格式化。成帧器功能包括报警和错误检测,片上的HDLC控制器,用于处理
的M位的信息,并为1.5Mbps的可编程时隙数据使能信号, 3Mbps的, 4.5Mbps ,并
6Mbps的帧格式。格式化添加了所需的开销的用户数据,并具有附加的
发生诊断错误的能力。环回功能,用片上的误码率测试一起
( BERT )功能,可以轻松隔离和监控网段。
注意:
该器件的一些修订可能偏离称为勘误表公布的规格。多种
任何设备的版本可能同时获得通过不同的销售渠道。欲了解器件勘误表的信息,
点击这里:
http://www.maxim-ic.com/errata 。
1 107
062102
DS3160
1.主要特点
线路接口单元
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
内置发送和接收6312kbps线路接口
需要1以外的任何特殊外部元件: 1变压器
发送和接收信号,监视器输出
发送,接收和监测路径使用同一台变压器( 1 : 1 )
额定脉冲波形: 2V
O-P
± 0.3V , 50 %的脉冲宽度
按照TTC标准JT- G703电特性
自适应接收均衡器适应同轴电缆失去了从0到15dB
执行时钟/数据恢复和波形整形
传输线驱动器监测检查变送器故障或短路输出
抖动衰减器,它可以放置在接收通道或发送路径或禁用
板载B8ZS编码器/禁用解码器的选项
模拟和数字环回
信号检测器的模拟失
三态功能的发射和信号监控线路驱动器电源管理选项
商业级温度工作范围: 0 ° C至+ 70°C
成帧器/格式化
提供了帧同步和插入
按照TTC标准JT- G704框架结构
按照TTC标准JT- G706帧对准和循环冗余校验( CRC)的
报警检测和生成
AIS和RAI一代
支持使用一个集成的HDLC控制器的维护数据链路
支持产生缺口的接收和发送的时钟接口,只有需要的设备
访问选定的时隙
可编程小数电路费率:
- TS1-24 ( 1.5Mbps的)
- TS1-48 ( 3Mbps的)
- TS1-72 ( 4.5Mbps )
- TS1-96 ( 6Mbps的)
路径维护数据链路HDLC控制器
§
§
§
§
专门用来处理没有主机干预多LAPD消息
256字节的接收和发送缓冲器
处理所有正常的第2层的任务,例如零填充/去填充,CRC发生/检查,
中止生成/校验,标志的产生/检测和字节对齐
可编程的高和低水印的FIFO
2 107
DS3160
BERT
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
§
可以生成和检测2的伪随机码
7
- 1, 2
11
- 1, 2
15
- 1,和准随机信号
源( QRSS )以及重复图案,从1到32位的长度
大的误差计数器(24位)可以检测到继续长时间没有主机干涉
误差可以被插入到所生成的BERT测试模式用于诊断目的
诊断
诊断环回(发送接收)
线路环回(接收发送)
载荷环回
错误计数器的双极性违规,违法行为代码,框架( LOF )丢失,帧位错误,
CRC错误
错误计数器可以自动更新,或者在1秒的边界作为计时的DS3160 ,
或由软件控制,或由外部硬件脉冲
可以插入双极性违章错误和帧比特错误
插入错误可以由软件或由外部硬件脉冲来控制任一
产生帧丢失
控制端口
非复用或复用的16位控制端口(带有可选的8位模式下)
英特尔和摩托罗拉总线兼容
包装和电源
3.3V低功耗CMOS与5V容限输入和输出
100引脚LQFP封装
IEEE 1149.1 JTAG测试端口
3的107
DS3160
表1A中。适用标准
1 )电信技术委员会( TTC )
JT-G.703,
1989年“物理/电气特性
分层数字接口“
2 )电信技术委员会( TTC )
JT-G.704,
1989年“同步框架结构
用于中小学层级“
3 )电信技术委员会( TTC )
JT-G.706,
1989年“帧同步和CRC
步骤“
4 ),国际电信联盟( ITU )
G.703,
1991年4月的“物理/电气特性
分层数字接口“
5 ),国际电信联盟( ITU )
G.704,
1995年7月“同步框架结构
用于1544kbps , 6312kbps , 2048kbps , 8488kbps和44736kbps层级“
6 ),国际电信联盟( ITU )
G.775,
1994年11月“损失器信号(LOS ),并
告警指示信号( AIS)病害检测和清除标准“
7 ),国际电信联盟( ITU )
G.783,
同步对1994年1月“特性
数字系列(SDH )设备的功能块“
8 ),国际电信联盟( ITU )
O.151,
1992年10月“误码性能测量
设备运行在主速率及以上“
9 ),国际电信联盟( ITU )
O.153,
1992年10月“为基本参数
错误表现在比特率低于主率“测量
10 ),国际电信联盟( ITU )
O.161,
1984年“在服务代码违反了监视器
数字系统“
4 107