添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第640页 > DS25BR400_0612
DS25BR400四收发器,提供输入均衡和输出去加重
2006年12月
DS25BR400
四收发器,提供输入均衡和输出DE-
突破重点
概述
该DS25BR400是一款四250 Mbps的 - 2.5 Gbps的CML
收发信机,或8通道缓冲器,用于在PCI Express的使用, SA-
TA, SAS,光纤通道背板和电缆应用。
具有操作下来到250 Mbps时, DS25BR400可以
在要求低和高频率的应用中使用的
数据速率。每一个输入级有一个固定的均衡器,以减少
ISI失真电路板走线。均衡器进行分组
在四肢和通过两个控制引脚使能。这些CON-
控制引脚提供的PCI Express应用客户的灵活性
系统蒸发散其中的ISI失真可能会发生变化,从一个方向向
另一种。所有输出驱动器具有四种可选步骤DE-的
强调对整个传输损耗补偿
长FR4背板。去加重块也
分组四肢。此外, DS25BR400还具有环 -
在四个通道背控制能力。所有的CML驱动器和
接收器在内部终止与50Ω上拉电阻。
特点
四核2.5 Gbps的收发器或8通道串行CML
卜FF器
250 Mbps的 - 2.5 Gbps的全差分数据路径
可选的固定输入均衡
可选的输出去加重
个别环回控制
片内匹配
+ 3.3V电源
低功耗1.3瓦MAX
导致少eLLP - 60引脚封装
( 9mmx9mmx0.8mm , 0.5mm间距)
-40 ° C至+ 85°C工业级温度范围
6 kV的ESD额定值, HBM
框图
20194240
2007美国国家半导体公司
201942
www.national.com
DS25BR400
功能框图
20194201
www.national.com
2
DS25BR400
接线图
20194202
无铅eLLP - 60引脚封装
( 9mmx9mmx0.8mm , 0.4mm间距)
订单号DS25BR400TSQ
见NS包装数SQA060
3
www.national.com
DS25BR400
引脚说明
引脚名称
IB_0+
IB_0
OA_0+
OA_0
IB_1+
IB_1
OA_1+
OA_1
IB_2+
IB_2
OA_2+
OA_2
IB_3+
IB_3
OA_3+
OA_3
IA_0+
IA_0
OB_0+
OB_0
IA_1+
IA_1
OB_1+
OB_1
IA_2+
IA_2
OB_2+
OB_2
IA_3+
IA_3
OB_3+
OB_3
EQA
EQB
PreA_0
PreA_1
PreB_0
PreB_1
LB0
LB1
LB2
LB3
引脚数
51
52
48
49
43
42
40
39
33
34
36
37
25
24
28
27
58
57
55
54
6
7
3
4
10
9
13
12
18
19
21
22
60
16
15
1
31
45
46
44
32
30
I / O
I
O
I
O
I
O
I
O
I
O
I
O
I
O
I
O
描述
反相和非反相port_0的差分输入。 IB_0 +和IB_0-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相port_0的差分输出。 OA_0 +和OA_0-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相PORT_1的差分输入。 IB_1 +和IB_1-内部连接
通过一个50Ω电阻的参考。
反相和非反相PORT_1的差分输出。 OA_1 +和OA_1-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相PORT_2的差分输入。 IB_2 +和IB_2-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相PORT_2的差分输出。 OA_2 +和OA_2-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相port_3的差分输入。 IB_3 +和IB_3-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相port_3的差分输出。 OA_3 +和OA_3-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相port_0的差分输入。 IA_0 +和IA_0-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相port_0的差分输出。 OB_0 +和OB_0-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相PORT_1的差分输入。 IA_1 +和IA_1-内部连接
通过一个50Ω电阻的参考。
反相和非反相PORT_1的差分输出。 OB_1 +和OB_1-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相PORT_2的差分输入。 IA_2 +和IA_2-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相PORT_2的差分输出。 OB_2 +和OB_2-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相port_3的差分输入。 IA_3 +和IA_3-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相port_3的差分输出。 OB_3 +和OB_3-被连接到
V
CC
通过一个50Ω的电阻。
该引脚为低电平有效。逻辑低电平时EQA使均衡的输入通道IA_0 ± , IA_1 ± ,
IA_2 ±和IA_3 ± 。默认情况下,此引脚拉高,均衡被禁用。
该引脚为低电平有效。逻辑低电平时EQB能均衡输入通道IB_0 ± , IB_1 ± ,
IB_2 ±和IB_3 ± 。默认情况下,此引脚拉高,均衡被禁用。
PreA_0和PreA_1选择输出去加重水平( OA_0 ± , OA_1 ± , OA_2 ±和OA_3 ± ) 。
PreA_0和PreA_1被拉高。请参阅
表2
对去加重水平。
PreB_0和PreB_1选择输出去加重水平( OB_0 ± , OB_1 ± , OB_2 ±和OB_3 ± ) 。
PreB_0和PreB_1被拉高。请参阅
表2
对去加重水平。
该引脚为低电平有效。逻辑低电平时LB0能够从IB_0内部环回路径±到OA_0
± 。 LB0被拉高。请参阅
表1
了解更多信息。
该引脚为低电平有效。逻辑低电平时LB1能够从IB_1内部环回路径±到OA_1
± 。 LB1被拉高。请参阅
表1
了解更多信息。
该引脚为低电平有效。逻辑低电平时LB2能够从IB_2内部环回路径±到OA_2
± 。 LB2被拉高。请参阅
表1
了解更多信息。
该引脚为低电平有效。逻辑低电平时LB3能够从IB_3内部环回路径±到OA_3
± 。 LB3被拉高。请参阅
表1
了解更多信息。
4
差分I / O
控制( 3.3V LVCMOS )
I
I
I
I
I
I
I
I
www.national.com
DS25BR400
引脚名称
RSV
动力
V
CC
引脚数
59
I / O
I
描述
储备引脚以支持工厂测试。该引脚可以悬空,连接到GND ,或通过连接至GND
外部下拉电阻。
V
CC
= 3.3V ± 5%.
每个V
CC
引脚应连接至V
CC
平面通过一个低电感路径,典型地用
经由位于尽可能接近至V的着陆垫
CC
引脚。
建议将具有0.01
μF
或0.1
μF,
X7R,从各V大小- 0402旁路电容器
CC
引脚接地平面。
5, 11, 20, 26,
35, 41, 50,
56
P
GND
2, 8, 14, 17,
23, 29, 38,
47, 53
DAP
P
接地参考。每个接地引脚应通过一个低被连接到接地平面
电感路径,典型地与经由位于尽可能接近到GND端子的压焊区焊盘。
DAP是金属接触的底侧上,位于所述eLLP -60引脚封装的中心。它
应该通过降低接地阻抗被连接到GND层与至少4和
改进封装的热性能。
GND
P
注意:
I =输入, O =输出, P =电源
5
www.national.com
查看更多DS25BR400_0612PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    DS25BR400_0612
    -
    -
    -
    -
    终端采购配单精选

查询更多DS25BR400_0612供应信息

深圳市碧威特网络技术有限公司
 复制成功!