DS25BR400
引脚说明
引脚名称
IB_0+
IB_0
OA_0+
OA_0
IB_1+
IB_1
OA_1+
OA_1
IB_2+
IB_2
OA_2+
OA_2
IB_3+
IB_3
OA_3+
OA_3
IA_0+
IA_0
OB_0+
OB_0
IA_1+
IA_1
OB_1+
OB_1
IA_2+
IA_2
OB_2+
OB_2
IA_3+
IA_3
OB_3+
OB_3
EQA
EQB
PreA_0
PreA_1
PreB_0
PreB_1
LB0
LB1
LB2
LB3
引脚数
51
52
48
49
43
42
40
39
33
34
36
37
25
24
28
27
58
57
55
54
6
7
3
4
10
9
13
12
18
19
21
22
60
16
15
1
31
45
46
44
32
30
I / O
I
O
I
O
I
O
I
O
I
O
I
O
I
O
I
O
描述
反相和非反相port_0的差分输入。 IB_0 +和IB_0-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相port_0的差分输出。 OA_0 +和OA_0-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相PORT_1的差分输入。 IB_1 +和IB_1-内部连接
通过一个50Ω电阻的参考。
反相和非反相PORT_1的差分输出。 OA_1 +和OA_1-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相PORT_2的差分输入。 IB_2 +和IB_2-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相PORT_2的差分输出。 OA_2 +和OA_2-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相port_3的差分输入。 IB_3 +和IB_3-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相port_3的差分输出。 OA_3 +和OA_3-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相port_0的差分输入。 IA_0 +和IA_0-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相port_0的差分输出。 OB_0 +和OB_0-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相PORT_1的差分输入。 IA_1 +和IA_1-内部连接
通过一个50Ω电阻的参考。
反相和非反相PORT_1的差分输出。 OB_1 +和OB_1-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相PORT_2的差分输入。 IA_2 +和IA_2-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相PORT_2的差分输出。 OB_2 +和OB_2-被连接到
V
CC
通过一个50Ω的电阻。
反相和非反相port_3的差分输入。 IA_3 +和IA_3-内部连接
通过一个50Ω电阻的基准电压。
反相和非反相port_3的差分输出。 OB_3 +和OB_3-被连接到
V
CC
通过一个50Ω的电阻。
该引脚为低电平有效。逻辑低电平时EQA使均衡的输入通道IA_0 ± , IA_1 ± ,
IA_2 ±和IA_3 ± 。默认情况下,此引脚拉高,均衡被禁用。
该引脚为低电平有效。逻辑低电平时EQB能均衡输入通道IB_0 ± , IB_1 ± ,
IB_2 ±和IB_3 ± 。默认情况下,此引脚拉高,均衡被禁用。
PreA_0和PreA_1选择输出去加重水平( OA_0 ± , OA_1 ± , OA_2 ±和OA_3 ± ) 。
PreA_0和PreA_1被拉高。请参阅
表2
对去加重水平。
PreB_0和PreB_1选择输出去加重水平( OB_0 ± , OB_1 ± , OB_2 ±和OB_3 ± ) 。
PreB_0和PreB_1被拉高。请参阅
表2
对去加重水平。
该引脚为低电平有效。逻辑低电平时LB0能够从IB_0内部环回路径±到OA_0
± 。 LB0被拉高。请参阅
表1
了解更多信息。
该引脚为低电平有效。逻辑低电平时LB1能够从IB_1内部环回路径±到OA_1
± 。 LB1被拉高。请参阅
表1
了解更多信息。
该引脚为低电平有效。逻辑低电平时LB2能够从IB_2内部环回路径±到OA_2
± 。 LB2被拉高。请参阅
表1
了解更多信息。
该引脚为低电平有效。逻辑低电平时LB3能够从IB_3内部环回路径±到OA_3
± 。 LB3被拉高。请参阅
表1
了解更多信息。
4
差分I / O
控制( 3.3V LVCMOS )
I
I
I
I
I
I
I
I
www.national.com