添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第619页 > DS2430A_07
DS2430A
256位的1-Wire EEPROM
www.maxim-ic.com
ec
om
m
256位的电可擦可编程
只读存储器( EEPROM)和64位
一次性可编程应用寄存器
唯一的,工厂光刻和测试的64位
注册号( 8位家族码+ 48位
序列号+ 8位CRC校验码)保证
绝对认同,因为没有任何两个器件相同
内置多点控制器确保
与其他微型局域网产品的兼容性
EEPROM内部组织为32个字节一页
用于随机接入
将控制,地址,数据和电源到
单一的数据引脚
直接连接到一个单一的端口引脚
微处理器,通信速率达
每秒16.3kbits
8位家族码DS2430A
通信要求读者
进行在线检测应答时,阅读器
首次上电
低成本TO- 92或6引脚TSOC和Flip Chip
表面贴装封装
读,写操作的宽电压范围
2.8V至6.0V范围为-40 ° C至+ 85°C
TO-92
达拉斯
DS2430A
ew
rN
fo
1
2
3
1 2 3
底部视图
见机甲。
图科
D
引脚说明
销1
销2
3脚
引脚4
5脚
引脚6
TO-92
数据
NC
––––
––––
––––
TSOC
数据
NC
NC
NC
NC
de
d
en
订购信息
DS2430A
TO- 92封装
DS2430AP
6引脚TSOC封装
DS2430A/T&R
TO- 92封装,带卷&
DS2430AP / T&R TSOC封装,带卷&
DS2430A+
TO- 92封装
DS2430AP+
6引脚TSOC封装
DS2430A+T&R
TO- 92封装,带卷&
DS2430AP + T&R TSOC封装,带卷&
DS2430AX
倒装芯片, 10K磁带&卷轴
DS2430AX-S
倒装芯片, 2.5K带&卷轴
+表示无铅达标。
注意:
的TO- 92封装的条状引线
盘式形成为约100密耳
器(2.54 mm )的间距。有关详细信息,请参阅图纸
56-G0006-003.
ot
R
N
1 16
es
ig
1
6
2
3
5
4
特点
引脚分配
TSOC封装
顶视图
3.7毫米X 4.0毫米X 1.5毫米
SIDE VIEW
见机甲。
绘制部
4
3
1
2
倒装芯片,顶视图
激光标记,
联系人不可见。
“ RRD ” =版本/日期
#XX =批号
SEE
56-G7016-001
封装外形。
n
2430A
RRD # XX
FL IP芯片
数据
NC
NC
––––
––––
080807
DS2430A
描述
该DS2430A 256位的1-Wire EEPROM,用于识别和存储相关的有关产品信息
它相关联。这个标签或特殊产品信息可以通过最少的接口访问,
例如微控制器的一个端口引脚。该DS2430A由工厂光刻注册
它包括一个唯一的48位序列号, 8位CRC校验码和8位家族码( 14H)号加
256位用户可编程的EEPROM和一个64位的一次性可编程应用寄存器。该
功率读取和写入DS2430A从1线完全导出
通信线路。数据
通过1- Wire协议,只需要一根数据线和一个地回路串行传输。
48位序列号是出厂刻入每个DS2430A提供了一个保证唯一的身份
这绝对可溯性。在TO- 92和TSOC封装提供了一种紧凑的结构,
允许采用标准安装设备处理器的设备连接到印刷电路板
或接线。典型应用包括存储校准常数,电路板标识,以及产品
修订状态。
64位光刻ROM
1-Wire和iButton是Dallas Semiconductor的注册商标。
N
ot
R
ec
om
每个DS2430A包含一个唯一的ROM代码是64位长。第8位是1 - Wire家族码
( 14H) 。接下来的48位是唯一的序列号。最后8位是前56位的CRC校验码。 (图
3)。 1- Wire CRC校验码的多项式发生器由移位寄存器和异或生成
门,如图4,该多项式为X
8
+ X
5
+ X
4
+ 1。关于Dallas的其他信息
1 - Wire循环冗余校验的可
应用笔记27 。
移位寄存器位
初始化为0。然后从家族码的最低显著位,一次一个位数据被移出
英寸8后
th
家族码位已输入,则序列号输入。 48后
th
序列号的位已被输入,在移位寄存器中的CRC值。移入8位
CRC校验码后,移位寄存器为全0 。
m
en
de
d
在图1中的框图显示了主要的控制部分和存储单元之间的关系
该DS2430A 。 DS2430A有四个主要的数据部件: 1 ) 64位光刻ROM , 2 ) 256位
EEPROM数据存储器和暂存器, 3 ) 64位一次性可编程应用寄存器
暂存器及4 )8位状态存储器。 1-Wire总线协议的层次结构示于
图2.总线主机必须首先提供四个ROM功能命令之一: 1 )读ROM , 2 )
匹配ROM , 3 )搜索ROM , 4 )跳过ROM 。所需的这些ROM功能命令的协议
在图8中描述过了ROM功能命令成功执行,内存
功能变得方便和主机可以提供四个存储器操作命令中的任何一个。
该协议为这些存储器操作命令在图6中描述的所有数据被读取和写入
首先最显著位。
2 16
fo
rN
ew
概观
D
es
ig
n
DS2430A
DS2430A框图
图1
N
ot
R
ec
om
m
en
de
d
3 16
fo
rN
ew
D
es
ig
n
DS2430A
等级结构1 -Wire协议
图2
64位光刻ROM
科幻gure 3
8位CRC校验码
最高位
48位序列号
LSB MSB
8位家族码( 14H )
LSB MSB
最低位
1-Wire CRC发生器
图4
多项式= X
8
+ X
5
+ X
4
+ 1
N
ot
R
ec
om
m
en
de
d
4 16
fo
rN
ew
D
es
ig
n
DS2430A
内存
该DS2430A的存储器由三个独立的部分,称为数据存储器,应用
寄存器和状态寄存器(图5)。数据存储器和应用寄存器每个人都有自己的
中间存储区域,称为暂存器的写入设备时充当缓冲器。数据
存储器可被读取,并根据需要经常写入。应用寄存器,但是,是一次性
只有可编程的。一旦应用寄存器进行编程,它会自动写保护。该
状态寄存器将指示是否应用寄存器是否已被锁定,或者如果它仍是可用于存储
数据。只要应用寄存器未编程,状态寄存器读取FFH 。复制数据
从寄存器暂存器的应用寄存器将清除状态的至少2位显著
注册,产生的下一个时间读状态寄存器的FCH 。
DS2430A存储器映射
图5
写暂存器[ 0Fh时]
发出Write Scratchpad命令后,主机必须首先提供一个字节的地址,随后
该数据被写入暂存器的数据存储器。该DS2430A将自动递增
每收到一个字节后的地址。已经接收到一个数据字节地址1Fh的后,该地址
计数器将返回到00h,下一个字节,继续写,直到主机发送一个复位
脉搏。
读暂存器[和AAh ]
此命令用来验证之前写入暂存器数据前,它被复制到最终
EEPROM存储器。发出Read Scratchpad命令后,主机必须提供1
从其中的数据是一个字节的起始地址被读取。该DS2430A将自动递增
由主机每读取一个字节的地址。后地址1Fh的数据已被读出时,地址
计数器将返回到00h,下一个字节,继续读,直到主机发送一个复位
脉搏。
N
ot
R
ec
om
记忆功能流程图(图6 )描述所必需的协议来访问不同的
该DS2430A的存储器部分。一个例子是本文档后面所示。
m
存储器操作命令
en
de
d
5 16
fo
rN
ew
D
es
ig
n
查看更多DS2430A_07PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    DS2430A_07
    -
    -
    -
    -
    终端采购配单精选

查询更多DS2430A_07供应信息

深圳市碧威特网络技术有限公司
 复制成功!