DS17485/DS17487
该DS17485 / DS17487功率控制电路允许系统通过外部上电
的刺激,诸如键盘或通过一个日期和时间(唤醒)的报警。该
PWR
输出引脚可
由任一事件时或任一触发,并且可以被用来打开外部电源。该
PWR
销是在软件控制下,这样,当一个任务完成时,系统电源然后可关机。
该DS17485是与上述特征的时钟/日历芯片。外部晶振和电池
是维持时间的日和存储器状态在断电的情况下所需的唯一组分。
该DS17487采用了DS17485芯片,一个32.768 kHz晶振,而锂电池在一个完整的,
自包含计时模块。整个单元在Dallas Semiconductor的完全测试,这样一
至少10年的计时和数据保留在没有Ⅴ的
CC
得到保障。
手术
图1中的方框图显示了与的主要内部功能的引脚连接
DS17485 / DS17487 。以下段落描述了每个引脚的功能。
信号说明
GND ,V
CC
-
直流电源提供给这些引脚的器件。 V
CC
是3伏或5伏的输入。
SQW (方波输出) -
SQW引脚将提供32 kHz的方波输出,T
REC
后一个
电条件已被检测到。这个条件设置以下位,使32 kHz的输出;
DV1 = 1,和E32K = 1 。方波将在这个引脚如果任SQWE = 1或E32K = 1输出。如果
E32K = 1,则32千赫兹将输出不管其它控制位。如果E32K = 0,则输出
频率取决于控制位在寄存器A的SQW引脚可以输出从一个的信号
13抽头的实时时钟的15内部分隔阶段提供的。 SQW引脚的频率
可以通过编程寄存器A被改变为示于表2中的SQW信号可以打开和
关闭使用寄存器B的SQWE位或扩展寄存器4BH的E32K位。 32 kHz的SQW信号
当使能寄存器4BH在延长的32千赫( E32K )位输出为逻辑1和V
CC
高于V
PF
. A
32 kHz的方波也可当V
CC
小于V
PF
如果E32K = 1 , ABE = 1,并且电压是
施加于V
BAUX
引脚。
AD0 - AD7 (复用双向地址/数据总线) -
多路公交车节约引脚,因为
地址信息和数据信息的时间共享相同的信号路径。地址是本
总线周期,并且在同一引脚和信号路径的第一部分期间在第二用于数据
循环的一部分。地址/数据复用不慢,因为访问的DS17485的时间
在内部RAM的访问时间从地址到数据总线上发生变化。地址必须是有效的
之前到ALE的后部,在该时间的DS17485 / DS17487锁存地址。有效的写
数据必须存在并保持在稳定的后面部分
WR
脉搏。在一个读周期的
期间的后面部分DS17485 / DS17487输出8位数据
RD
脉搏。读出周期是
终止,并且总线返回到一个高阻抗状态
RD
转换为高。地址/数据总线
也可作为外部扩展RAM中的双向数据通路。
ALE ( RTC地址选通输入,高电平有效) -
在地址选通引脚上的脉冲用于
解复用总线。 ALE的下降沿使RTC的地址被内部锁存
DS17485/DS17487.
( RTC读输入,低电平有效) -
RD
确定的时间段时, DS17485 / DS17487驱动器
与RTC总线读取数据。该
RD
信号是一个使能信号为时钟的输出缓冲器。
RD
3 38
本站由ICminer.com电子图书馆服务版权所有2003