DS1554
订购信息
DS1554P-XXX
(5-Volt)
-70
70 ns访问
-100 100 ns访问
空白的32引脚DIP模块
P
34针PowerCap模块
板*
*DS1554WP-XXX
( 3.3伏)
-120 120 ns访问
-150 150 ns访问
空白的32引脚DIP模块
P
34针PowerCap模块
板*
* DS9034PCX (安装PowerCap )要求:
必须单独订购
引脚说明
A0-A14
DQ0-DQ7
IRQ
\\ FT
RST
CE
OE
WE
V
CC
GND
NC
X1, X2
V
BAT
- 地址输入
- 数据输入/输出
- 中断,频率测试输出
(漏极开路)
- 上电复位输出
(漏极开路)
- 芯片使能
- 输出使能
- 写使能
- 电源输入
- 地面
- 无连接
- 水晶连接
- 电池连接
描述
该DS1554是一个全功能的, 2000年兼容( Y2KC ) ,实时时钟/日历( RTC ),具有RTC
报警器,看门狗定时器,上电复位,电池监控和32K ×8非易失性静态RAM 。用户
访问DS1554内的所有寄存器是通过一单字节宽接口,如图1 。
RTC寄存器包含世纪,年,月,日,星期,小时,分钟和秒的24小时数据
BCD格式。更正月份和闰年的天是自动进行的。
RTC寄存器是双缓冲到内部和外部设置。用户可以直接访问
外部设定。时钟/日历更新到外部组寄存器可以被禁用和启用以允许
用户访问静态数据。假设内部振荡器被打开时,内部寄存器的设置是
不断更新;发生这种情况时,无论外部寄存器的设置,以保证精确的RTC
信息总是保持。
2 21
DS1554
在DS1554已经中断(
IRQ
/ FT )和复位(
RST
)输出,其可以用于控制CPU的活动。
该
IRQ
/ FT中断输出可以用来产生一个外部中断当RTC寄存器值
匹配用户设定的报警值。中断始终可用,而该设备是从供电
系统供电并且可以编程,当在电池备份的状态,作为一个系统发生
唤醒。无论是
IRQ
/ FT或
RST
输出也可以被用来作为CPU的看门狗定时器, CPU活动
如果未在检测到正确的活动监视和一个中断或复位输出将被激活
编程限制。在DS1554上电复位可用来检测系统掉电或失败
并保持在一个安全的复位状态,直到CPU正常电源恢复和稳定;该
RST
输出用于
对于此功能。
该DS1554还包含自己的电源故障电路,自动取消该设备时,
V
CC
供应进入一个超差情况。该功能提供的数据安全性的高度
不可预测的系统在运行过程中通过低V带来的
CC
的水平。
套餐
该DS1554有两种封装( 32引脚DIP和34引脚PowerCap模块)提供。 32引脚DIP
风格模块集成了晶体,锂能源和硅都在同一个包中。 34针
PowerCap模板设计了用于连接到一个单独的PowerCap触点( DS9034PCX )
包含晶体和电池。这种设计允许的PowerCap可以安装在顶部
在完成表面后DS1554P安装过程。表面后安装的PowerCap
安装过程中防止损坏晶体和电池由于所需焊料的高温
回流。在安装PowerCap被锁定式设计,防止反向插入。 PowerCap模块板和安装PowerCap
是单独订购和运输分开的容器。为的PowerCap的部件号为
DS9034PCX.
DS1554框图如图1
3 21
DS1554
DS1554工作模式
表1
V
CC
V
CC
& GT ; V
PF
V
SO
& LT ; V
CC
& LT ; V
PF
& LT ; V
BAT
CE
OE
WE
V
IH
V
IL
V
IL
V
IL
X
X
X
X
V
IL
V
IH
X
X
X
V
IL
V
IH
V
IH
X
X
DQ0-DQ7
高-Z
D
IN
D
OUT
高-Z
高-Z
高-Z
模式
DESELECT
写
读
读
DESELECT
数据
保留
动力
待机
活跃
活跃
活跃
CMOS待机
电池
当前
数据读时
的DS1554是在读模式下,每当
CE
(芯片使能)为低和
WE
(写使能)为高。该
设备结构允许的纹波通过访问任何有效地址的位置。有效的数据将是可用的
在T内的DQ引脚
AA
之后的最后一个地址输入是稳定的,从而提供了
CE
和
OE
访问时间
满意。如果
CE
or
OE
访问时间得不到满足,有效数据将可在芯片的后者使
访问(T
CEA
),或者,在输出使能访问时间(t
OEA
) 。的数据输入/输出管脚的状态(DQ)是
通过控制
CE
和
OE
。如果输出为t之前激活
AA
中,数据线被驱动到一个
中间状态,直到吨
AA
。如果地址输入,而改变
CE
和
OE
仍然有效,输出数据
有效期为输出数据保持时间(t
OH
),但将会进入不确定的,直到下一个地址
访问。
数据写入模式
在DS1554处于写模式时
WE
和
CE
处于其活性状态。写的是开始
参考后者发生过渡
WE
or
CE
。该地址必须在整个持有有效
该循环。
CE
和
WE
必须返回非活动最少的t
WR
之前的随后启动
读或写周期。数据必须是有效的吨
DS
之前写的结尾,并保持有效吨
DH
之后。在典型应用中,该
OE
信号将是在写周期期间高。不过,
OE
可以
主动提供的小心与数据总线,以避免总线冲突。如果
OE
低前
WE
转变为低电平时,数据总线能够成为活性与由地址输入所定义的读数据。低
在过渡
WE
然后禁用输出吨
WEZ
后
WE
变为有效。
数据保持方式
5伏器件是完全可访问和可写入数据,并仅当V读
CC
大于V
PF
.
然而,当V
CC
下面是电源故障点V
PF
(点处写保护时)的
内部时钟寄存器和SRAM从任何接入受阻。当V
CC
下降到低于电池开关
点V
SO
(电池电源电平)时,器件的功率是从V切换
CC
引脚和内部备用锂电池
电池。 RTC的操作与SRAM的数据被从电池直至V保持
CC
返回到标称
的水平。
在3.3伏的器件是完全可访问和可写入数据,仅当V读
CC
大于
V
PF
。当V
CC
低于V
PF
,对设备的访问被禁止。如果V
PF
小于V
BAT
时,设备
电源从V切换
CC
在内部备用锂电池,当V
CC
低于V
PF
。如果V
PF
is
大于V
BAT
,设备电源从V切换
CC
在内部备用锂电池,当
V
CC
低于V
BAT
。 RTC的操作与SRAM的数据被从电池直至V保持
CC
is
回到正常水平。
所有的控制,数据和地址信号必须关机当V
CC
断电。
4 21
DS1554
电池长寿
在DS1554具有被设计为用于时钟活动提供能量的锂动力源,并
时钟和RAM中的数据保持在V
CC
供给不存在。这种内部权力的能力
供应足够的DS1554连续供电的设备的使用寿命,其中它是
安装。规范的目的,预期寿命为10年,在25℃的内部时钟
振荡器在没有Ⅴ的运行
CC
。每个DS1554是达拉斯半导体公司随其
锂电池的能量源断开,以保证精力充沛的能力。当V
CC
首先施加在一
等级大于Vout
PF
中,锂电池启用备用电池的操作。现实生活
在DS1554的预期将超过10年更长的时间,因为没有内部电池能量
食用时, V
CC
是否存在。
内部电池监控器
该DS15543不断地监视内部面糊的电池电压。在电池电量不足标志( BLF )
的标志位寄存器( 7FFF0h的B4 )不可写,读的时候应该永远是0 。如果图1是以往
目前,疲惫不堪的锂电池能量源来表示, RTC和RAM两者的内容
值得怀疑。
上电复位
补偿的比较器电路的温度监视V的水平
CC
。当V
CC
下降到功率
失败的跳变点,
RST
信号(漏极开路)被拉低。当V
CC
返回到正常水平时,
RST
信号继续被拉低的一段40毫秒到200毫秒。上电复位功能
独立RTC振荡器的并因此是可操作的振荡器是否被使能。
小时运营
表2和下面的段落描述的RTC ,报警器和看门狗功能的操作。
5 21