DP8391A NS32491A SNI串行网络接口
1993年7月
DP8391A NS32491A SNI串行网络接口
概述
该DP8391A串行网络接口( SNI )提供
曼彻斯特数据编码和解码功能
IEEE 802 3以太网细缆型局域网
该SNI接口的DP8390网络接口控制器
( NIC )连接到以太网收发器电缆传输时
SNI部转换不归零从(NRZ)数据
控制器和时钟脉冲为曼彻斯特编码和
发送转换后的数据的差异来收发器
与此相反的过程发生在接收路径上,其中一个
数字锁相环解码为10Mbit s信号与作为
多
g
18 ns的抖动
该DP8391A SNI是一个功能完整的曼彻斯特
编码器,解码器,包括像ECL平衡驱动器和再
在船上晶振碰撞信号翻译的收发机
器和诊断环回电路
该SNI是一个实现的COM 3芯片组的一部分
如完整的IEEE兼容网络节点的电子
下面的另外两个芯片是DP8392同轴Transceiv-
呃接口( CTI )和DP8390网络接口连接
控制器(NIC)的
纳入CTI是收发器的碰撞和
jabber的功能介质访问协议和缓冲
管理任务由NIC执行有一个
对之间的信号线和电源线隔离要求
CTI和SNI这通常是通过使用一组来实现
微型脉冲变压器是进来一个16引脚塑料
DIP信号线电源隔离不过是做
使用DC -DC转换器
Y
Y
Y
Y
Y
Y
Y
Y
Y
为10 Mb s曼彻斯特编码Manchester编码,解码接收
时钟恢复
专利的数字锁相环( DPLL)的解码器重新
张塌塌米没有精密的外部元件
曼彻斯特解码的数据高达
g
18 ns的抖动
环回功能进行诊断
外部可选的半双工或全双工步骤操作模式
化在发送输出
压制在接收和碰撞的输入电路重新
拍摄对象的噪音
在收发器接口的高电压保护( 16V )
TTL MOS兼容的控制器接口
直接连接到收发器( AUI )电缆
目录
1 0系统图
2 0框图
3 0功能说明
31
振荡器
32
编码器
33
解码器
34
碰撞翻译
35
环回
4 0连接图
5 0引脚说明
6 0绝对最大额定值
7 0电气特性
8 0开关特性
9 0时序和负载图
10 0物理尺寸
特点
Y
兼容以太网II
10BASE2和10Base -T
IEEE 802 3
10Base5
1 0系统图
IEEE 802兼容3细缆以太网局域网络芯片组
TL F 9357 - 1
C
1995年全国半导体公司
TL F 9357
RRD - B30M105印制在U S A
2 0框图
TL F 9357 - 2
图1
3 0功能说明
SNI部由五个主要的逻辑块
一)振荡器产生10 MHz的发送时钟显
最终的系统时序
b)该曼彻斯特编码和差分输出驱动器
接受来自控制器执行MAN- NRZ数据
彻斯特编码和差分将其发送到
收发器
C)曼彻斯特解码器接收数据的曼彻斯特
从收发器将其转换为NRZ数据和时钟
脉冲,并将它们发送到控制器
d)该碰撞转换指示控制器的
一个有效的10MHz的信号的存在下,在其输入端
e)如果断言开关式编码环回电路
编辑的数据,而不是接收的输入信号提供给数字
锁相环
3 1振荡器
该振荡器由一个20MHz的并联谐振控制
晶体连接X1和X2之间或由一个外部
关于X1时钟振荡器的20MHz的输出被分割
由2产生用于控制 - 10MHz的发送时钟
不可测量振荡器还提供了内部时钟信号提供给
编码和解码电路
水晶规格
谐振频率
20兆赫
g
在25 C 0 001 %
公差
g
0 005% 0–70 C
稳定性
TYPE
AT切
电路
并联谐振
在20 MHz晶体连接SNI要求特殊
护理IEEE 802 3标准要求0.01 %的绝对
精度的发送信号频率的杂散电容
tance可移晶体的频率超出范围引起
发射频率超过其0.01 %的容差
上标记的晶体的频率通常是测定
具有固定的分流电容(C
L
)在指定的
晶振的数据表该电容的20 MHz的晶体是
通常为20 pF的X1和X2之间的电容
的PC电路板走线的SNI和镀销
贯通孔加任何杂散电容,如sock-
如果使用的话,应当估计或测等电容
sured一旦这些电容量的总和为阻止 -
额外的外部旁路电容开采价值
需要,可以计算该电容器可以是固定
5 %的容差分量的频率精度应
在设计阶段,在所述发送时钟来测量
销( TXC )对于一个给定的电脑布局
图2
示出了晶体
连接
TL F 9357 - 3
CL
e
由晶振制造商指定的负载电容
CP
e
总的寄生电容,包括
一) X1和X2之间的SNI输入电容(一般为5 pF)的
B) PCB走线通孔插座镀金电容
注1
当使用维京(圣何塞) VXB49N5水晶外钙
pacitor不需要像C
L
该晶体的输入匹配
在DP8391A电容
图2晶体连接
3 2 Manchester编码与鉴别
司机
编码器结合了时钟和数据信息的
收发器的数据编码和传输开始于
发送使能输入( TXE )要高,只要重新TXE
2
3 0功能说明
(续)
电源高发射数据(TXD)被编码出来的反
MIT-司机对( TX
g
)发送使能和发送数据
输入必须满足建立和保持与时间要求
对于发送时钟传输的上升沿
与发送端使输入变低的最后转录
习得是在发送输出对它将始终积极
出现在比特单元的中心,如果最后一个比特是1还是在
的位单元的边界,如果最后位是零
差动线驱动器提供的ECL像信号到
收发器一般为5 ns上升时间和下降时间,可以驱动
长达50米的双绞线的AUI以太网收发器
这些电缆输出都是需要EX-源极跟随器
ternal 270X下拉电阻接地两种不同的
模式全步或半步可与SEL选择IN-
把用SEL低发射
a
是相对于正
发送
b
在空闲状态随着SEL高发射
a
和
发送
b
等于处于闲置状态,提供零differ-
无穷区间的电压与变压器耦合负载运行
图4 5
和
6
示出的发送定时
3 3曼彻斯特解码器
该解码器包括一个差动输入电路和一对
数字锁相环来分离曼彻斯特编码
数据流转换为时钟信号和NRZ数据的differen-
TiAl基输入要如果标准被外部终止
78X收发入户光缆采用双39X阻的
连接的串联和一种任选的共模旁路
电容将完成这方面的一个静噪电路的
输入拒绝与脉冲宽度小于5纳秒信号(消极
略去去)或小于水平
b
175 mV的信号更多
比负
b
300毫伏,并具有一个持续时间大于
30纳秒总是解码这可防止噪声的输入
从错误触发解码在没有有效的
信号一旦输入超出了静噪要求
载波侦听( CRS )有效接收数据( RXD )和
接收时钟( RXC )可用一般在6位
次此时的数字锁相环锁定
于输入信号的DP8391A解码的数据帧
最多
g
18 ns的抖动正确
解码器检测到一个帧结束时的正常
在差分输入中间位过渡停止在1
之后的最后一位载波侦听半位时间是去AS-i
牢固插入接收时钟保持活跃的五个位的时间
之前它变为低电平并保持低电平,直到下一帧
图7 8
和
9
示出了接收定时
3 4译者碰撞
以太网收发器检测到同轴电缆钙碰撞
竹叶提取并生成收发器电缆10 MHz信号
该SNI的碰撞翻译断言碰撞检测
输出(COL)至DP8390控制器时,一个10MHz的显
纳尔存在于碰撞输入的控制器使用这个
信号后退,传输和循环利用本身的colli-
锡安检测输出撤除内的10后350纳秒
MHz的输入信号消失
碰撞差分输入(
a
和
b
)应该是termi-
转换后的完全相同的方式接收输入的
碰撞的输入也有拒绝的信号静噪电路
用脉冲宽度小于5纳秒(负向),或与
小于水平
b
175毫伏
图10
说明碰撞
定时
3 5环回功能
在环回输入( LBK )逻辑高电平使SNI路由
从发送数据输入端,通过其编码的串行数据
通过锁相回路译码器返回它重新
人为对象的数据输出在环回模式下,发送驱动器是
空闲状态,接收和碰撞的输入电路系统都
残
4 0连接图
顶视图
请参考振荡器章节
TL F 9357 - 4
图3a
订单号DP8391AN
见NS包装数N24C
3
5 0引脚说明
针无
( DIP )
1
(PCC)的
1
COL
O
冲突检测输出
一个TTL MOS级高电平有效输出10 MHz的
(
a
25 % - 15 %)信号在输入端的碰撞会产生一个逻辑高电平时COL
输出当没有信号出现在碰撞COL输入输出变为低电平
接收数据输出
一个MOS TTL电平信号,这是NRZ数据输出
从数字锁相环,该信号应该由被采样
控制器在上升沿接收时钟
载波侦听
一个TTL电平的MOS积极有效高信号时,它是断言
从收发信机的数据是存在于接收输入它解除断言1
和最后位后半的比特时间,在接收输入
接收时钟
一个TTL MOS水平恢复时钟当锁相环
锁定到一个有效的输入信号有10 MHz的时钟信号在此输出激活
该输出保持空闲时低(活动后5位的时间停止在收到
INPUT)
模式选择
TTL电平输入高电平时发射
a
和发送
b
输出
是在相同的电压处于空闲状态提供一'零'的差分时低
发送
a
为正相对于发射
b
在IDLE状态
负电源引脚
I
I
O
I
环回
在此输入TTL电平高电平有效使能环回模式
晶振或外部频率源输入( TTL )
水晶反馈输出
这个输出被用在晶体连接只有它
与外部频率源驱动X1时必须悬空
传输数据
甲TTL电平的输入,该信号是由SNI在上升采样
发送时钟的边沿时,发送使能输入为高电平的SNI联合收割机
发送数据和发送时钟信号转换成曼彻斯特编码的位流
和差分发送到收发信机
发送时钟
从20衍生的TTL MOS级10 MHz的时钟信号
MHz振荡器,该时钟信号始终处于活动状态
发送使能
TTL电平高电平有效数据编码器的使能输入这个信号
也是在传输时钟的上升沿取样经SNI
发送输出
它发送的编码数据的差分线路驱动器
这些收发器输出源极跟随器,并要求270X下拉
电阻到GND
无连接
O
旁路电容
陶瓷电容器(大于0 001
MF)
必须是
从这个引脚连接到GND
正电源引脚
A 0 1
mF
陶瓷去耦电容必须
跨越VCC和GND尽可能靠近器件尽可能连接
无连接
I
I
接收输入
接收差分输入对从收发器
碰撞输入
差动碰撞输入对从收发器
名字
I O
描述
2
2
RXD
O
3
3
CRS
O
4
4
RXC
O
5
5
SEL
I
6
7
8
9
10
6 –9
10
11
12
13
GND
LBK
X1
X2
TXD
11
12
13
14
15
16
17
18
19
20
21
22
23
24
14
15
16
17
18
19
20–23
24
25
26
27
28
台湾晶技
TXE
TX
b
TX
a
NC
帽
VCC
NC
RX
b
RX
a
CD
b
CD
a
O
I
O
5