添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第518页 > DP83910A
DP83910A CMOS SNI串行网络接口
1995年5月
DP83910A CMOS SNI
串行网络接口
概述
该DP83910A CMOS串行网络接口( SNI )是
直接引脚等效双极DP8391 SNI和亲的
国际志愿组织的曼彻斯特数据编码和解码功能
系统蒸发散的IEEE 802以太网3薄型以太网类型局域网
网络中的SNI接口的DP8390网络接口
控制器(NIC )连接到DP8392 CTI或以太网transceiv-
呃电缆传输时的SNI转换不归,用于─
从控制器到曼彻斯特的数据归零(NRZ )数据
和差分发送转换后的数据到transceiv-
器相反,当接收到一个锁相环DE-
从收发器到NRZ码的10兆比特s的数据
数据用于控制器
该DP83910A操作与DP8392结合
同轴电缆收发器接口( CTI )和DP8390网络
工作接口控制器(NIC ),以形成一个三芯片组
实现了一个完整的IEEE 802兼容3网络
如下图所示的DP83910A是一个功能完整
曼彻斯特编码器译码器包括一个均衡驱动
和接收器板载晶振冲突信号
翻译和诊断环回功能的
DP83910A制造CMOS的典型功耗小于
当前70毫安但是由于是CMOS的结果
DP83910A的差分信号必须被隔离在两个
以太网和细线以太网
特点
Y
Y
Y
Y
Y
Y
Y
Y
Y
兼容以太网I IEEE 802 3 10BASE5
10BASE2和10Base -T
设计与10BASE-T收发器接口
在DP8391的功能和引脚重复
10兆位s曼彻斯特编码Manchester编码,解码接收
时钟恢复
无需精密零件
环回功能进行诊断
外部可选的半双工或全双工步骤操作模式
化在发送输出
静噪电路在接收和碰撞投入
拒绝噪音
TTL MOS兼容的控制器接口
1 0系统图
IEEE 802 3兼容的以太网薄以太网10 BaseT的
局域网芯片集
TL F 9365 - 1
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9365
RRD - B30M105印制在U S A
2 0框图
TL F 9365 - 2
3 0功能说明
该DP83910A由五个主要的逻辑块
一)振荡器产生的10MHz的发送时钟信号
为系统时序
二)曼彻斯特编码器接受来自NRZ数据
控制器编码数据,曼彻斯特和反
MITS其差异,以通过存在差的收发信机
无穷区间发送驱动器
三)曼彻斯特解码器接收来自曼彻斯特的数据
收发器将其转换为NRZ数据和时钟脉冲
并将其发送到控制器
d)该碰撞转换指示控制器的
一个有效的10MHz的碰撞信号到PLL的存在
e)被断言路由数据的环回电路
从曼彻斯特编码器回PLL解码器
3 1振荡器
该振荡器由一个20MHz的并联谐振控制
晶体连接X1和X2之间或由一个外部
关于X1时钟振荡器的20MHz的输出被分割
由2产生用于控制 - 10MHz的发送时钟
不可测量振荡器还提供了内部时钟信号提供给
编码和解码电路
如果晶体被连接到DP83910A它是推荐使用
编所示,在电路
图1
可使用与该
使用的组件满足以下
水晶XT1 AT切割并联谐振晶体
串联电阻
s
10X
指定负载电容13 pF的5
精度0 005 % ( 50 ppm)
C1 C2负载电容27 pF的
在电阻器R1
图1
可能需要以
频率漂移最小化由于改变在V
CC
供应
电压如果R1需要它的价值一定要仔细选择 -
ED R1减小环路增益因此,如果R1是由太
大的环路增益将大大降低,结晶
不会振荡。如果R 1是由过小的正常变化
在V
CC
可能导致振荡频率漂移出
规格根据经验R1的值的第一条规则
2
TL F 9365 - 15
注1
电阻器R1 ,可能需要以最小化频率漂移
由于改变了在V
CC
见文字说明
图1晶体连接至DP83910A
(参见文中的元件值)
应等于该动态电阻5倍
晶体
20MHz的晶体的动态电阻,通常是在
的10倍到30倍这个范围意味着一个合理的值
对于R 1应在50X的范围 - 150X
与否的决定,包括R1应
基于晶振频率的测量偏差
各电路参数是不同的
根据IEEE 802标准的3整个振荡器
电路( crytsal和放大器)必须精确到0 01 %
当使用水晶X1引脚不能保证亲
韦迪一个TTL兼容的逻辑输出和不应该使用
驱动外部标准的逻辑。如果额外的逻辑需要
被驱动,然后外部振荡器应作为
在下面的描述
3 2振荡器模块操作
如果设计者希望使用一个晶体时钟振荡器1
这提供了以下应采用
1 ) TTL或CMOS输出一个0 01 %频率公差
2)40 % - 60 %的占空比
3)
t
2 TTL负载输出驱动器(我
OL
e
3 2毫安)
3 0功能说明
(续)
该电路示于
图2
(附加输出可以驱动
是必要的,如果振荡器也必须带动其他康波
堂费)使用时钟振荡器仍建议
设计者连接振荡器输出到X1引脚
领带X2引脚到地
3 3 Manchester编码和
差分驱动器
该编码器开始工作时,发送使能
输入( TXE )变为高电平,并将其转换时钟和NRZ数据,以
曼彻斯特数据的收发有关的持续时间
TXE居高不下发送数据( TXD )的编码
用于发射驱动器对( TX
g
) TXD必须在有效
发送时钟( TXC )的上升沿发送结束
当TXE变低,最后过渡始终是积极的它
出现在比特单元的中心,如果最后一个比特是1还是在
位单元的结束时,如果最后位是零
差动发送对从所述次级的异的
LATION变压器驱动器长达50米的双绞线AUI
电缆这些输出需要两个源极跟随器
270X下拉电阻到地
该DP83910A允许两个半工序和全步骤是
以太网I和IEEE 802 3在SEL引脚兼容
低(对于以太网I )发射
a
是相对于正
发送
b
闲着SEL高时(对于IEEE 802 3 )
发送
a
和发送
b
是相等的,在空闲状态这
提供零差分电压与变压操作
呃耦合负载
3 4曼彻斯特解码器
该解码器包括一个差动接收器和一个PLL来的
独立的曼彻斯特编码的数据流进入时钟显
的NAL和NRZ数据的差分输入必须外部
端的两个39X电阻串联连接,如果
标准78X收发器引入光缆采用的是薄以太网
网应用中,这些电阻器是可选的预防
从错误触发,解码器静噪电路的噪音
输入拒绝与小于电平的信号
b
175毫伏
一旦输入超出了静噪要求载波
感( CRS )有效接收数据( RXD )和接收
时钟( RXC )生效通常在6位倍
DP83910A可以容忍有点抖动高达18纳秒的接收
数据
解码器检测到一个帧结束时没有更多
midbit转换被检测在一个半位
倍的最后一位载波感测之后解除断言接收
时钟保持活跃的五个位的时间后, CRS变低
以保证接收到的DP8390网卡的定时
3 5译者碰撞
当以太网收发器( DP8392 CTI)的检测colli-
锡安它会产生一个10 MHz信号到差分碰撞
输入( CD
g
)的DP83910A的。当这些投入是否变形
tected活跃DP83910A转换的10 MHz信号
到一个有效高电平为控制器的控制器使用
这个信号打退堂鼓了其目前的传输和resched-
ULE另一个
碰撞差分输入端的相同的方式
作为差分接收输入的静噪电路是
也同样拒绝脉冲小于水平
b
175毫伏
3 6环回功能
当环回输入( LBK )被置高
DP83910A重定向其传送的数据返回到其重新
人为对象的路径,此功能提供了一种方便的方法
同时测试芯片和系统级诚信发射
驱动器和接收输入电路是禁用环回
模式
TL F 9365 -16
图2 DP83910A连接的振荡器模块
4 0连接图
TL F 9365 -17
顶视图
订单号DP83910AV
见NS包装数V28A
3
TL F 9365 - 18
顶视图
订单号DP83910AN
见NS包装数N24C
5 0典型应用
使用单跳线薄厚壁的选择界面,以太网和细线以太网
4
TL F 9365 - 3
6 0引脚说明
24引脚DIP
1
2
3
28引脚PCC
1
2
3
名字
COL
RXD
CRS
I O
O
O
O
描述
冲突检测输出
产生一个高电平信号时,
检测到10 MHz的冲突信号
接收数据输出
从PLL输出NRZ数据,该信号
必须的上升沿被采样接收时钟
载波侦听
就断言在第一个有效高电平到低电平的跳变
在RX
g
在最后一位后,对保持有效,直到1 5位时间
数据
接收时钟
在经过从曼彻斯特数据接收时钟
PLL已锁定解除报警CRS后仍然有效5位时间
模式选择
当高发射
a
和发送
b
都是一样的
电压在空闲状态时低发射
a
是相对于正
到发送
b
在空闲状态下,在变压器的初级
接地引脚
4
5
4
5
RXC
SEL
O
I
6
7
8
9
10
11
12
13
V
SS
V
SS
V
SS
LBK
X1
X2
TXD
I
I
O
I
7
8
9
10
环回
当高启用环回模式
晶振或外部振荡器输入
水晶反馈输出
仅用于水晶连接
使用外部振荡器时,连接到地
发送数据输入
来自控制器的NRZ数据输入的
数据组合与发送时钟以产生曼彻斯特数据
TXD被采样传输时钟的上升沿
发送时钟
10MHz的时钟从20MHz的衍生
振荡器
发送使能
该编码器开始工作时,该输入
置为高电平
发送输出
它发送的编码差分线路驱动器
数据的收发信机的输出是需要源极跟随器
270X下拉电阻
无连接
这可以被连接到V
SS
对于PLCC版本是
与DP8391兼容
无连接
11
12
13
14
15
16
17
14
15
16
17
6
18
19
台湾晶技
TXE
TX
b
TX
a
NC
NC
TEST
O
I
O
I
工厂测试输入
用于检查芯片的内部功能
可接低电平或有一个0 01
mf
旁路电容器接地(对
在正常操作期间与双极DP8391兼容性)
电源连接
18
19
20
21
22
23
24
25
26
27
28
V
DD
V
DD
V
DD
V
DD
NC
RX
b
RX
a
CD
b
CD
a
I
I
20
21
22
23
24
无连接
接收输入
接收差分输入对从收发器
碰撞输入
从碰撞差分对输入
收发器
5
查看更多DP83910APDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    DP83910A
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
DP83910A
√ 欧美㊣品
▲10/11+
8701
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
DP83910A
√ 欧美㊣品
▲10/11+
9899
贴◆插
【dz37.com】实时报价有图&PDF
查询更多DP83910A供应信息

深圳市碧威特网络技术有限公司
 复制成功!