DP8308 8位三态双向收发器(非反相)
1996年2月
DP8308 8位三态
双向收发器(非反相)
概述
的DP8308是高速肖特基8位三态bidi-
rectional收发器设计提供双向驱动
对于面向总线的微处理器和数字通信
系统它能够在A口下沉16毫安和
48毫安在B口(总线端口) PNP输入,低输入
电流和增加的产量高(Ⅴ
OH
)级别允许的COM
兼容性与MOS CMOS等技术,
有较高的门槛,减少驱动器的能力在额外
和灰设有无干扰功率上下的B端口上
防止电力系统总线上错误的故障
向上或向下
DP8308的特点是与发送( T)和接收(R )
控制输入
特点
Y
Y
Y
Y
Y
Y
Y
Y
Y
8位双向数据流,降低系统包
算
双向三态输入输出接口
公交导向系统
PNP输入,降低输入负载
与TTL MOS ,输出高电压接口
CMOS
48毫安300 pF的总线驱动能力
引脚排列简化了系统的互连
自主T和R控制的多功能性
紧凑的20引脚双列直插式封装
总线端口无故障电源上下
逻辑连接图
双列直插式封装
TL F 8795 - 1
逻辑表
控制输入
发送
1
0
1
0
接受
0
1
1
0
RESULTING条件
一个端口
OUT
IN
三州
B端口
IN
OUT
三州
TL F 8795 - 2
顶视图
订单号DP8308N
见NS包装数N20A
主动
这不是一个预定的逻辑状态,并可能导致振荡
TRI- STATE是美国国家半导体公司的注册商标。
C
1996年美国国家半导体公司
TL F 8795
RRD - B30M36印制在U S A
HTTP
WWW国家COM
AC电气特性
(续)
注1
''绝对最大额定值''是那些价值超过该设备的安全性不能得到保证除''工作温度
范围'它们不意味着暗示该设备应在这些限制的表进行操作'电气特性'提供了条件,实际
设备操作
注2
除非另有说明,最小最大限制适用于整个推荐工作条件表中列出的电源和温度范围
所有给出的典型值是V
CC
e
5V和T
A
e
25 C
注3
所有电流为器件引脚为正的所有电流超出器件引脚均为负所有电压以地为参考,除非另有说明
注4
只有一个输出在时间应短
开关时间波形和AC测试电路
TL F 8795 - 3
TL F 8795 - 4
记
C1包括测试夹具电容
图传播延迟从A口与B口或B端口到端口
TL F 8795 - 5
TL F 8795 - 6
记
C4包括测试夹具电容输入端口是固定的逻辑条件参见AC表
图B传播延迟,从TRI- STATE从研发到端口和T到B端口
HTTP
WWW国家COM
4
DP8308 8位三态双向收发器(非反相)
1996年2月
DP8308 8位三态
双向收发器(非反相)
概述
的DP8308是高速肖特基8位三态bidi-
rectional收发器设计提供双向驱动
对于面向总线的微处理器和数字通信
系统它能够在A口下沉16毫安和
48毫安在B口(总线端口) PNP输入,低输入
电流和增加的产量高(Ⅴ
OH
)级别允许的COM
兼容性与MOS CMOS等技术,
有较高的门槛,减少驱动器的能力在额外
和灰设有无干扰功率上下的B端口上
防止电力系统总线上错误的故障
向上或向下
DP8308的特点是与发送( T)和接收(R )
控制输入
特点
Y
Y
Y
Y
Y
Y
Y
Y
Y
8位双向数据流,降低系统包
算
双向三态输入输出接口
公交导向系统
PNP输入,降低输入负载
与TTL MOS ,输出高电压接口
CMOS
48毫安300 pF的总线驱动能力
引脚排列简化了系统的互连
自主T和R控制的多功能性
紧凑的20引脚双列直插式封装
总线端口无故障电源上下
逻辑连接图
双列直插式封装
TL F 8795 - 1
逻辑表
控制输入
发送
1
0
1
0
接受
0
1
1
0
RESULTING条件
一个端口
OUT
IN
三州
B端口
IN
OUT
三州
TL F 8795 - 2
顶视图
订单号DP8308N
见NS包装数N20A
主动
这不是一个预定的逻辑状态,并可能导致振荡
TRI- STATE是美国国家半导体公司的注册商标。
C
1996年美国国家半导体公司
TL F 8795
RRD - B30M36印制在U S A
HTTP
WWW国家COM
AC电气特性
(续)
注1
''绝对最大额定值''是那些价值超过该设备的安全性不能得到保证除''工作温度
范围'它们不意味着暗示该设备应在这些限制的表进行操作'电气特性'提供了条件,实际
设备操作
注2
除非另有说明,最小最大限制适用于整个推荐工作条件表中列出的电源和温度范围
所有给出的典型值是V
CC
e
5V和T
A
e
25 C
注3
所有电流为器件引脚为正的所有电流超出器件引脚均为负所有电压以地为参考,除非另有说明
注4
只有一个输出在时间应短
开关时间波形和AC测试电路
TL F 8795 - 3
TL F 8795 - 4
记
C1包括测试夹具电容
图传播延迟从A口与B口或B端口到端口
TL F 8795 - 5
TL F 8795 - 6
记
C4包括测试夹具电容输入端口是固定的逻辑条件参见AC表
图B传播延迟,从TRI- STATE从研发到端口和T到B端口
HTTP
WWW国家COM
4