DP8228 DP8228M DP8238 DP8238M系统控制器和总线驱动器
1988年12月
DP8228 DP8228M DP8238 DP8238M
系统控制器和总线驱动器
概述
该DP8228 DP8228M DP8238 DP8238M是系统
在标准的28引脚控制总线驱动器双
列直插式封装是采用肖特基制造芯片
双极性技术生成所有的读写控制
需要直接连接存储器和输入信号
在8080A系列单片机的输出组件
芯片还提供了驱动器和隔离的双向
在8080A微处理器数据总线隔离数据总线
允许使用较慢的存储器和输入输出康波
在系统部分,而且提供了增强的系统噪声
免疫
一个用户选择的信号电平的中断向量( RST 7)是亲
中的小的中断结构vided由该装置使用的
这仅需要一个基本矢量无附加系统
部件(如一个中断指令的端口)是重
引入来使用单一的中断向量在这些系统中
该器件还产生一个中断应答( INTA )
对于多字节CALL指令的每个字节的控制信号
当中断是由8080A承认这一功能
TURE允许使用多级优先级的中断结构的
在大型中断驱动的系统
特点
Y
Y
Y
Y
Y
Y
Y
单芯片系统控制器和总线驱动程序8080A
微机系统
允许使用的中断多字节CALL指令
应答
提供用户选择的单级中断向量
( RST 7 )
提供数据总线的隔离
支持多种系统总线结构中的
降低系统元件数量
DP8238 DP8238M提供了先进的输入输出
对于大系写入和存储器写控制信号
统定时控制
8080A系列微机原理框图
TL F 6825 - 1
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 6825
RRD - B30M105印制在U S A
时序图
TL F 6825 - 5
电压测量点
D
0
–D
7
(当输出)逻辑'' 0 ''
e
0 8V逻辑'' 0 ''
e
0 8V逻辑' 1 ''
e
3 0V的所有其他信号在1 5V测
高级I OW MEMW为8238只
功能引脚定义
下面介绍的所有DP8228的功能
DP8228M DP8238 DP8238M引脚配置一些这些描述的
scriptions引用内部电路
输入信号
状态频闪( STSTB )
激活(低电平) ,在每一个的开始
新机器周期的STSTB输入用于存储一个
状态字(参照图)从8080A微处理器
到DP8228 DP8238的内部状态锁存
状态字被锁存时STSTB返回到高
状态8080A输出该状态字到它的数据总线
在每个机器周期的第一状态(同步间隔)
数据总线( DBIN )
当高表明8080A
数据总线是在输入模式的DBIN信号用于
从存储器或输入输出装置栅数据到
数据总线
写( WR )
当低表明对数据
8080A数据总线是稳定的写内存或输出
手术
保持应答( HLDA )
当高表明,
8080A数据和地址总线会去他们的高阻抗
ANCE状态时的数据总线读取模式输入DBIN
高邦高HLDA输入将锁存数据总线
信息输入到驱动电路和栅极关闭应用
均衡器控制信号I或MEMR或INTA (返回至输出
把高邦)
公交车启用(步森)
异步的DMA输入到在 -
ternal门阵列时间低正常运行
最终双向总线驱动器和门控阵出现在
高公交车司机和门阵列驱动为高
阻抗状态
V
CC
供应
a
5V
地
0V参考
输出信号
存储器读( MEMR )
当低信号数据进行负载
在从存储器的MEMR信号由strob-生成编
荷兰国际集团在状态字1 2或4 (参见状态字图)
存储器写( MEMW )
当低信号的数据是
存储在存储器中的MEMW信号被用于产生
DP8238在状态字3或5选通(参见状态
字表)对于DP8228产生MEMW信号
通过门控一个低级别的WR输入与状态的选通
字3或5
输入输出读(我OR)
当低信号的数据是
从被寻址的输入输出装置的I装在或
信号被选通的状态字6产生
输入输出写(我OW )
当低信号的数据是
传送到被寻址的输入输出装置的I OW
被选通状态中产生的信号为DP8238
字7对于I OW信号是由产生的DP8238
门在一个低级别的WR输入与状态的选通
7字
中断响应( INTA )
当低说明
中断已确认由8080A微
处理器的INTA信号是由选通中产生
居留制字8或10
信号电平中断( RST 7 )
当INTA输出
通过1的kX电阻的选通状态字8绑12V
或10会导致CPU数据总线输出时,主动向
进入高境界
输入输出信号
CPU数据(D
7
–D
0
)巴士
该总线包括8
三态输入输出线连接到8080A
微处理器总线提供双向通信
4
功能引脚定义
(续)
CPU存储器和输入输出设备之间重刑
指令和数据传输状态字(这决定了
文士当前机器周期)也输出这一
每个机器周期的第一微循环中的数据总线
(同步
e
逻辑1 )
系统数据( DB
7
-DB
0
)巴士
该总线包括8
三态输入输出线连接到存储器
系统内部的和输入输出组件
双向总线驱动器隔离DB
7
DB
0
从数据总线
对D
7
–D
0
数据总线
状态字图
机器周期
取指令
存储器读
存储器写
STACK读
写入堆栈
输入读
输出写
中断响应
停止应答
中断响应而暂停
状态
字
1
2
3
4
5
6
7
8
9
10
数据总线位
D
7
1
1
0
1
0
0
0
0
1
0
D
6
0
0
0
0
0
1
0
0
0
0
D
5
1
0
0
0
0
0
0
1
0
1
D
4
0
0
0
0
0
0
1
0
0
0
D
3
0
0
0
0
0
0
0
0
1
1
D
2
0
0
0
1
1
0
0
0
0
0
D
1
1
1
0
1
0
1
0
1
1
1
D
0
0
0
0
0
0
0
0
1
0
1
控制
信号
MEMR
MEMR
MEMW
MEMR
MEMW
我还是
我OW
INTA
(无)
INTA
块和连接图
双列直插式封装
TL F 6825 - 7
TL F 6825 - 6
订单号DP8228J DP8228MJ
DP8228N DP8238J DP8238MJ或
DP8238N
见NS包装数J28A或N28B
5