54LS109 DM54LS109A DM74LS109A双上升沿触发JK触发器
与预置清除和互补输出
1989年6月
54LS109 DM54LS109A DM74LS109A
双上升沿触发J- K双稳态多谐振荡器
与预置清除和互补输出
概述
该器件包含两个独立的正边沿触发
复位此输出JK触发器具有互补输出的J和
K个数据被接受的触发器上的上升沿
时钟脉冲的触发发生时的电压电平,且
没有直接关系的上升沿的转换时间
时钟上的J和K输入的数据可以被改变
而时钟是高还是低,只要建立和保持
时间是不是违反了预先设定的低逻辑电平或
明确投入将置位或复位输出,无论在
的另一输入端的逻辑电平
特点
Y
备选航天军工设备( 54LS109 )是可用
能够跟美国国家半导体销售办事处
分销商的规格
接线图
双列直插式封装
TL F 6368 - 1
订单号54LS109DMQB 54LS109FMQB DM54LS109AJ
DM54LS109AW DM74LS109AM或DM74LS109AN
见NS包装数J16A M16A N16E或W16A
功能表
输入
PR
L
H
L
H
H
H
H
H
CLR
H
L
L
H
H
H
H
H
CLK
X
X
X
J
X
X
X
L
H
L
H
X
K
X
X
X
L
L
H
H
X
输出
Q
H
L
H
L
Q
H
e
高逻辑电平
L
e
低逻辑电平
X
e
高或低逻辑电平
u
u
u
u
L
L
H
H
H
切换
Q
0
Q
0
H
L
Q
0
Q
0
u
e
脉冲的上升沿
e
此配置非稳恒是不会持久的预设时
和或清除输入回到自己无效(高)的状态
Q
0
e
Q的指示的输入条件之前的输出逻辑电平分别
既定
切换
e
每个输出变化到其先前电平上的补
在时钟脉冲的每个活性过渡
C
1995年全国半导体公司
TL F 6368
RRD - B30M105印制在U S A
电气特性
在推荐工作的自由空气的温度范围内(除非另有说明)
符号
V
I
V
OH
V
OL
参数
输入钳位电压
高电平输出
电压
低电平输出
电压
条件
V
CC
e
闵我
I
E B
18毫安
V
CC
e
闵我
OH
e
最大
V
IL
e
MAX V
IH
e
民
V
CC
e
民
V
IL
e
最大
I
OL
e
最大
V
IH
e
民
DM54
DM74
DM54
DM74
DM74
与信
时钟
预设
明确
I
IH
输入高电平
当前
V
CC
e
最大
V
I
e
2 7V
JK
时钟
预设
明确
I
IL
低电平输入
当前
V
CC
e
最大
V
I
e
0 4V
与信
时钟
预设
明确
I
OS
I
CC
短路
输出电流
电源电流
V
CC
e
最大
(注2 )
V
CC
e
最大值(注3)
DM54
DM74
b
20
b
20
民
典型值
(注1 )
最大
b
1 5
单位
V
V
25
27
34
34
0 25
0 35
0 25
04
05
04
01
01
02
02
20
20
40
40
b
0 4
b
0 4
b
0 8
b
0 8
b
100
b
100
V
I
OL
e
4毫安V
CC
e
民
I
I
输入电流
输入电压
最大
V
CC
e
最大
V
I
e
7V
mA
mA
mA
mA
mA
4
8
开关特性
在V
CC
e
5V和T
A
e
25 C(见第1测试波形和输出负载)
符号
参数
从(输入)
到(输出)
R
L
e
2的kX
C
L
e
15 pF的
民
f
最大
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
最大时钟
频率
传播延迟时间
从低到高级别输出
传播延迟时间
高至低电平输出
传播延迟时间
从低到高级别输出
传播延迟时间
高至低电平输出
传播延迟时间
从低到高级别输出
传播延迟时间
高至低电平输出
时钟
Q或Q
时钟
Q或Q
明确
以Q
明确
以Q
预设
以Q
预设
以Q
25
25
30
25
30
25
30
最大
C
L
e
50 pF的
民
20
35
35
35
35
35
35
最大
兆赫
ns
ns
ns
ns
ns
ns
单位
注1
所有标准被定在V
CC
e
5V牛逼
A
e
25 C
注2
不超过一个的输出应在同一时间被短路和持续时间应不超过1秒对于设备与来自输出端的反馈,其中
短路输出到地面可能导致输出改变逻辑状态的等效测试可以被执行,其中V
O
e
2 25V和125V 2为DM54和
DM74系列分别与所述最小和最大限制来自其声明的值减半使用自动测试时,这是非常有用的
设备
注3
I
CC
制定高依次Q和Q输出后测量时,所有输出时钟接地开
3
物理尺寸
英寸(毫米)
16引脚的陶瓷双列直插式封装(J )
订单号54LS109DMQB或DM54LS109AJ
NS包装数J16A
4
DM74LS109A双上升沿触发JK触发器与预置,清晰,互补输出
1986年6月
修订后的2000年3月
DM74LS109A
双上升沿触发J- K触发器与
预置,清晰,互补输出
概述
该器件包含两个独立的正边沿触发
复位此输出J- K双稳态多谐振荡器具有互补输出。 J和
K个数据被接受的触发器上的上升沿
时钟脉冲。在发生触发时的电压电平,并
没有直接关系的上升沿的转换时间
时钟。上的J和K输入端的数据可以是
改变而时钟是高还是低,只要设置
时间和保持时间不受侵犯。上的低逻辑电平
预置或清除输入会设置或重置输出顾及─
少的其它输入端的逻辑电平。
订购代码:
订单号
DM74LS109AM
DM74LS109AN
包装数
M16A
N16E
包装说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150窄
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
接线图
功能表
输入
PR
L
H
L
H
H
H
H
H
CLR
H
L
L
H
H
H
H
H
CLK
X
X
X
↑
↑
↑
↑
L
J
X
X
X
L
H
L
H
X
K
X
X
X
L
L
H
H
X
Q
0
H
Q
0
Q
H
L
L
切换
Q
0
L
Q
0
输出
Q
L
H
H
H(注1 )H (注1 )
H
=
高逻辑电平
L
=
低逻辑电平
X
=
高或低逻辑电平
↑ =
脉冲的上升沿
Q
0
=
Q的指示的输入条件之前的输出逻辑电平分别
确立。
切换
=
每个输出变化到其先前电平上的补
在时钟脉冲的每个活动的转变。
注1 :
该结构是非稳恒;也就是说,它不会预先时坚持
设置和/或清除输入回到自己无效(高)状态。
2000仙童半导体公司
DS006368
www.fairchildsemi.com
DM74LS109A
电气特性
在推荐工作的自由空气的温度范围内(除非另有说明)
符号
V
I
V
OH
V
OL
参数
输入钳位电压
高层
输出电压
低层
输出电压
条件
V
CC
=
分钟,我
I
= 18
mA
V
CC
=
分钟,我
OH
=
最大
V
IL
=
马克斯,V
IH
=
民
V
CC
=
分钟,我
OL
=
最大
V
IL
=
马克斯,V
IH
=
民
I
OL
=
4毫安,V
CC
=
民
I
I
输入电流最大@
输入电压
V
CC
=
最大
V
I
=
7V
J,K
时钟
预设
明确
I
IH
高层
输入电流
V
CC
=
最大
V
I
=
2.7V
J,K
时钟
预设
明确
I
IL
低层
输入电流
V
CC
=
最大
V
I
=
0.4V
J,K
时钟
预设
明确
I
OS
I
CC
短路输出电流
电源电流
V
CC
=
马克斯(注8 )
V
CC
=
马克斯(注9 )
20
4
2.7
3.4
0.35
0.25
0.5
0.4
0.1
0.1
0.2
0.2
20
20
40
40
0.4
0.4
0.8
0.8
100
8
mA
mA
mA
A
mA
民
典型值
(注7 )
最大
1.5
单位
V
V
V
注7 :
所有标准被定在V
CC
=
5V ,T
A
=
25°C.
注8 :
不超过一个的输出应在同一时间被短路,并且持续时间应不超过一秒钟。对于设备,与从输出反馈,
其中,短路输出接地可能导致输出改变逻辑状态等效的测试可以进行,其中V
O
=
2.125V具有最小
和最高限额从他们的既定值减少了一半。使用自动测试设备时,这是非常有用的。
注9 :
I
CC
测量时,所有输出开路,带时钟设置Q和Q输出高依次后接地。
开关特性
在V
CC
=
5V和T
A
=
25°C
从(输入)
符号
参数
到(输出)
C
L
=
15 pF的
民
f
最大
t
PLH
t
PHL
t
PLH
t
PHL
t
PLH
t
PHL
最大时钟频率
传播延迟时间
低到高电平输出
传播延迟时间
高到低电平输出
传播延迟时间
低到高电平输出
传播延迟时间
高到低电平输出
传播延迟时间
低到高电平输出
传播延迟时间
高到低电平输出
时钟
Q或Q
时钟
Q或Q
明确
以Q
明确
以Q
预设
以Q
预设
以Q
25
25
30
25
30
25
30
最大
20
35
35
35
35
35
35
R
L
=
2 k
C
L
=
50 pF的
民
最大
兆赫
ns
ns
ns
ns
ns
ns
单位
3
www.fairchildsemi.com
DM74LS109A
物理尺寸
英寸(毫米),除非另有说明
16引脚小外形集成电路( SOIC ) , JEDEC MS- 012 , 0.150窄
包装数M16A
www.fairchildsemi.com
4
DM74LS109A双上升沿触发JK触发器与预置,清晰,互补输出
物理尺寸
英寸(毫米),除非另有说明(续)
16引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
包装数N16E
飞兆半导体不承担使用上述任何电路的任何责任,也不提供其专利许可和
飞兆半导体公司保留在任何时间的权利,恕不另行通知更改上述电路和规格。
生命支持政策
飞兆半导体的产品不得用于生命支持的关键部件
设备或系统未经明确的书面许可, FAIRCHILD总统
半导体公司版权所有。如本文所用:
1.生命支持设备或系统的设备或系统
其中, ( a)打算通过外科手术移植到
体,或(b )支持或维持生命,和(c) ,其故障
执行时,依照正确使用
在标签规定的使用说明,可说明原因
sonably预计将造成显著伤害
用户。
5
在生命支持任何组件2.关键部件
设备或系统,其未能履行可说明原因
sonably预期造成的生命支持故障
装置或系统,或影响其安全性或有效性。
www.fairchildsemi.com
www.fairchildsemi.com