54165 DM74165 8位并行 - 串行转换器
1989年8月
54165 DM74165
8位并行 - 串行转换器
概述
该' 165是一个8位的并行负载或串行输入寄存器用
可从最终级的互补输出Paral-
发生LEL输入异步并行加载时
( PL )输入为低, PL出现高串行移位
时钟新数据的上升沿通过串行输入
数据(D
S
)输入端的二输入或时钟可用于的COM
茎两个独立的时钟源或者一个输入可以作为
一个低电平有效的时钟使能
接线图
双列直插式封装
逻辑符号
TL F 9782 - 2
V
CC
e
PIN码16
GND
e
引脚8
TL F 9782 - 1
订单号54165DMQB 54165FMQB或DM74165N
见NS包装数J16A N16E或W16A
引脚名称
CP1 CP2
D
S
PL
P0–P7
Q7
Q7
描述
时钟脉冲输入(主动上升沿)
串行数据输入
异步并行加载输入
(低电平有效)
并行数据输入
从最后一个阶段串行输出
互补输出
C
1995年全国半导体公司
TL F 9782
RRD - B30M115印制在U S A
54165 DM74165 8位并行 - 串行转换器
1989年8月
54165 DM74165
8位并行 - 串行转换器
概述
该' 165是一个8位的并行负载或串行输入寄存器用
可从最终级的互补输出Paral-
发生LEL输入异步并行加载时
( PL )输入为低, PL出现高串行移位
时钟新数据的上升沿通过串行输入
数据(D
S
)输入端的二输入或时钟可用于的COM
茎两个独立的时钟源或者一个输入可以作为
一个低电平有效的时钟使能
接线图
双列直插式封装
逻辑符号
TL F 9782 - 2
V
CC
e
PIN码16
GND
e
引脚8
TL F 9782 - 1
订单号54165DMQB 54165FMQB或DM74165N
见NS包装数J16A N16E或W16A
引脚名称
CP1 CP2
D
S
PL
P0–P7
Q7
Q7
描述
时钟脉冲输入(主动上升沿)
串行数据输入
异步并行加载输入
(低电平有效)
并行数据输入
从最后一个阶段串行输出
互补输出
C
1995年全国半导体公司
TL F 9782
RRD - B30M115印制在U S A