表1. DD- 03296规格
参数
单位MLN
TYP MAX
绝对最大额定值
供应VoItages (V
CC
, V
DD
)
V
-0.3
5.0
7.0
参考输入
V
-80
80
80
离散输入
V
-80
V
DD
+0.3
数字输入
V
-0.3
工作条件
电源电压(V
DD
)
V
4.5
5.5
数字
输入/输出
逻辑Compatibiliy
TTL /
CMOS
数字输入
s
V
IH
V
2.0
s
V
IL
V
0.8
s
V
IL
(V
IN
= 0)
A
-40
-400
时钟输入(见注1 )
数字输出
s
V
OH
(l
OH
= -1mA )
s
V
OH
s
V
OL
什么是离散?
咨询通告( FAA )适航批准交通警戒的
和防撞系统( TCAS II)和S模式
转发器, AC20-131 ,分立定义为“一个独立的,
完整而独特的信号。 “在许多情况下,这些信号
是二进制的,开或关, 28 V基信号;它们通常
打开/ GND , 28 V /打开,或28 V / GND用非常低的带宽
(直流到200Hz ) 。
虽然这些信号转换为TTL电平是
数字航空电子设备兼容看似简单, RTCA DO-
160电源,防雷和高强度辐射场( HIRF )
有复杂的因素。再加上渴望有一个标
准化,可寻址的,可靠的接口和挑战
变得很明显。
今天的系统解决与税务局局长的接口要求
专为包括RC输入滤波器的每个接口cuits ,
分压网络,二极管的隔离和比较器。多通道
接口到处理器需要额外的逻辑和锁存器。
由此产生的电路一般没有任何内置的测试功能,
消耗大量的印制电路板地产(最多1平方英寸
每通道) ,并没有提供芯片级冗余。
兆赫
V
V
V
0.99
V
DD
-0.5
2.4
1.00
1.01
(I
OH
= -4mA )
(l
OH
= 4毫安)
0.4
参见图4
模拟输入
电源要求
(总V
DD
,模拟&数字)
I
DD
(V
DD
= +5V
[数码输出空载] )
功耗
P
D
热
工作温度
s
TYPE 2
储存温度
焊接温度
(本地化, 1秒持续时间)
(车身, 2秒持续时间)
结温
θJC
= CA
每MIL- HBK -217 MTBF机载
居住货物在64℃
物理特性
SIZE
重量
mA
25
45
功能整合。
mw
125.0 250.0
°C
°C
°C
°C
° C / W
° C / W
-40
-65
85
150
280
210
5.0
20.0
使用聚合信号定义和功能要求
行业ments , ILC数据设备公司开发
与通用HIRF隔离输入离散接口han-
DLE 28V /打开,打开/ GND和28V / GND信号。每个通道
通过HIRF滤波器和比较器进行路由。它的输出是一个
可选择的8位或16位的三态端口,可寻址的,信道
数据,状态,反弹,内建自测试和重大故障信息
化。
这种设计专门针对内建自测试的自主权,
故障隔离和宽容;此外,它的功能整合
结果显著增加可靠性。比较一下
MTBF ,符合MIL - HBK -217机载计算
居住环境的货物在64℃ ,指示的顺序
幅度的改善( 1400000小时与173000小时)
用于包装的综合方法与一个类似的塑料封装
中年分立元件实现。此外,实
用于房地产是从高达64 5平方英寸减少。
其他主要DD- 03296的功能包括:
1,400,000小时。塑料
in
(厘米)
oz
( GM)
2.3 x 2.3
(5.84 x 5.84)
0.83
23.5
注1: ARINC-429的比特率被从时钟得到。参见ARINC 429比特率
以避免干扰。 ARINC 429-14 ( 1993年1月4日) ,第2.4段“时机
相关元素“包含了”解说“一节项下
2.1.4.2 ( “低速运转” )是告诫不要使用“精确” 100千比特
每秒。
弹跳:
继电器和开关,机械设备,有
特征'反弹'到他们的信号转换。期望
通过延迟输出数字化转型,以掩盖这一反弹
因此。该装置的这个采样速率可以变化,以
允许对继电器/开关量输入去抖。此外,三重
一个给定的比较器采样使一以贯之的阅读
否则异步信号。反弹是可寻址台站
2
土族,它允许用户以检测弹跳或间歇
继电器/开关。
sented到设备。被寻址的数据将是可用的与 -
在100纳秒。
后的数据被读出时,ENABLE线路应返回到
逻辑“1”的地址之前的水平被改变。
所有的设备中的数据的被保证保持稳定
至少20微秒就绪的高到低转换后
信号(参见图3)。
地电位差:
当参考输入为CON-
,连接到该28V电源,所述阈值被设计为容忍
± 3.5V地面的差异。
注册:
可用8位或16位的可选数据或状态
经由三态缓冲器,用于连接到任何系统处理器。
ARINC 429端口:
串行ARINC 429输出可用于
数据集中器的应用程序。这使得数据的传输
到其他系统以最小的布线和处理器的负载
ING 。
HIRF :
该器件集成了无源电路隔离
智慧来自雷击的影响和辐射领域
在DO- 160定义。这种保护是适用于离散
输入端,基准电压输入和它们的相互关系和
到地面。
测试模式:
内部测试模式可被选择为
产生交替的“1”和“0” ,以确认所有的地址和
数据位的操作。虽然这些输出始终可用
能,
无论何种
的就绪状态,他们必须解决
按照表3和4的用户(A5 ... A0)。
相异路径:
错误是通过寄存器和报道
在ARINC 429接口交叉检查。
智力:
该设备的内置自测试,状态报告
计划和隔离显著降低了应用软件
要求。图1示出了模型的DD- 03296功能
tional框图。
异步采样:
该器件采用三个SAM-
普莱斯每个编码,因为输入的离散转换为异步
异步的报告和“少数服从多数”的状态。
模拟输入
模拟量输入通道:
(销161 , 162 , 1-6 , 8-15 , 19-26 ,
29-36, 45-52, 55-62, 66-73, 76-83, 85-92, 95-102, 105-112,
115-122) 600k
输入电阻, 500μs的时间常数,受访
西伯来打开/ GND(当与适当的外部配置
拉) , 28V /打开和28 / GND输入与HIRF /闪电免疫
无穷大。参阅图4,用于将输入的结构的细节。
参考文献:
配置为28V跟踪分立器件。用户
可调节的其他基准电平由外部连接
相应的修剪和REF输入端之间的电阻。
图4还示出了基准结构。每组
REF /修剪输入用户为32位银行配置
通道输入。 (参见图4和表8 )
REF A,B , C:
(引脚37 ,65,和75 )输入给除法器供应─
荷兰国际集团的参考电压为“A ”,“ B”和“C ”组的96路输入
通道。
TRIM A,B , C:
(引脚38 ,64,和74)的第一电阻器的结
和参考“A ”,“ B”和“ C”分隔的其余部分。
数字输入
去抖( SEL2 ... SEL0 ) :
(引脚158-160 )的离散输入
采样率(去抖动时间)是通过用户可编程
3选择线( SEL2 ... SEL0 )根据表2 。
此功能的目的是掩盖了输入的弹跳显示
微处理器接口
读周期时序
表2.离散采样率
在DD - 03296配置了要么是8位或16位微处理器
处理器。图2示出该接口。
在读周期(S )之前,应先查询该设备的
READY位位于状态寄存器中。状态
寄存器可以在任何时候被读出的状态,无论
从设备的READY信号(引脚16)。
如果READY位是一个逻辑“1”(这可以很容易地通过一个测试
如果分支语句负) ,所需要的寄存器的地址
之三,随着阴性真ENABLE信号时,应预先
3
SELECT
( SEL 2 。 SEL 0 )
000
001
010
011
100
101
110
111
采样率
5毫秒
10毫秒
20毫秒
50毫秒
100毫秒
200毫秒
500毫秒
1000毫秒
+5V
D15..D0
陈1..96
A5..A0
参考A,B ,C
SEL 2..0
DD-03296
准备
启用
8月16日*位
中央处理器
1兆赫
CMOS
时钟
OSC 。
*表示低电平信号
注: 1 )如果8月16日*位引脚连接到+ 5V ,那么DD- 03296配置为8位模式。
下面也必须进行修改:
D0绑D8
D1绑D9
D2绑D10
D3绑D11
D4绑D12
D5绑D13
D6绑D14
D7绑D15
2)如果不使用该ARINC- 429选项,那么销153 ( 429STRBI )必须被接地
为"bounce"电路正常工作。
图2: DD- 03296 - TO- CPU接口
准备
茶
10 ns(最小值) (见注3 )
地址
TAE
ENABLE *
10 ns(最小值)
TEA - 10 ns(最小值)
摊晒
数据
TEDOFF
100 ns(最小值)
50 ns(最小值)
TAVAIL
20 s
注意:
1 ) TRA =时间准备地址
2 ) TAE =时间地址启用
3 ) TEA =时间允许以地址
4 ) TED =时间启用数据
5 ) TEDOFF =时间启用关 - 数据关
6 ) TAVAIL =时间准备* - 可用数据
7 ) ( * )表示低电平有效。
8)准备"on - time" = (采样率 - 440微秒)
采样速率是可编程的,通过SEL0 - SEL2 (见表2 )
图3.读周期时序
4
克里特适合其特征性表现。看
BOUNCE
第2页。
ENABLE :
( 147针)的使能线控制的三态DRI-
的8位或16位数据总线输出VERS 。三态数据总线
驱动器被启用时,该信号是逻辑“0”,和被三 -
当该信号是逻辑“ 1 ”ENABLE表示是读出信号
和只应该在读周期是低的。
8月16号位:
(引脚104)上的逻辑“0”时选择16位的数据总线输出
放和一个逻辑“1”,选择了8位数据总线输出。
地址线( A5 ... A0 ) :
(引脚139 , 140和143-146 )的
6根地址线( A5 ... A0 ,其中A0为LSB )为
选择在所希望的8位或16位数据总线的信息
根据表3和表4 (字/字节模式) 。
时钟( CLK 1MHZ ) :
(引脚28 )用户必须提供1 MHz的
时钟的稳定性并不重要,除非到串行位
在ARINC 429接口的速率(见注1表1 ) 。时钟
在两个广为分隔点带入内部ASIC
指定为CLOCK_A (主)和CLOCK_B (二次)
路径。
主时钟路径将被选择和驱动器件
除非检测到主时钟路径的故障,在这种情况下
该装置的操作将得到切换到辅助
时钟路径。
这两个时钟路径不断监视状态,这
信息可以作为单独的位在状态寄存器。
工厂测试输入:
(引脚39 , 40 , 149和150)
TMUX , TMODE , FMUX和FMODE输入信号被用于
工厂测试和应该连接到逻辑“1”的装置,以
运行正常。
RESET :
(引脚41)的复位信号用于复位器件
在工厂测试。它可以被连接到一个外部RC
网络以提供一个上电复位的装置。在去甲
MAL运行条件该引脚应该是一个无连接。如果有
是某种原因复位从外部电路该引脚器件
能够通过一个开放的集电极被暂时拉到逻辑“0”
装置。
不要硬线该引脚为+ 5V或接地。
输出
DATA( D15 ... D0 ) :
(引脚123-138 )的8位字节或16位字节的字
在数据总线的信息可根据不同的逻辑
如上面所描述的总线的选择线的状态。
在字节模式下的上部和下部的字节使能另行
得非常好,这样的位0可以是硬线连接到第8位,第1位到第9位等
从而提供一个8位数据总线。
重要的是,在8位模式中进行选择,如果这些数据位
是连在一起或损坏的数据将导致。可用
数据可以发现在地址线部分上发现
第5页。
故障:
( 148针)故障标志的目的是要作为一个
中断微处理器,当一个硬错误已
在装置内检测到(见注2表3和4中) 。如果这
600k
通道n
输入
比较
60k
.01
f
-
+
输出逻辑
TO其它比较
93.3k
REF A
1.0k
5.72k
修剪
.1
f
相同的参考
结构
FOR REF B AND REF
图4. DD- 03296输入结构
5