a
特点
快速,灵活,微处理器接口的串行
控制系统
缓冲数字输出引脚的菊花链
多个DAC
最大限度地减少地址译码在多DAC
系统 - 三线接口的任何DAC数
一数据线
一个CLK线
其中载重线
改进的耐静电
-40°C至+ 85°C扩展工业温度
范围
应用
多通道数据采集系统
过程控制与工业自动化
测试设备
远程微处理器控制系统
一般信息
12位串行菊花链
CMOS D / A转换器
DAC8143
功能框图
V
DD
R
FB
DAC8143
V
REF
12-BIT
D / A转换器
I
OUT1
I
OUT2
CLR
LD
1
LD
2
机顶盒
1
机顶盒
4
机顶盒
3
机顶盒
2
斯里兰卡
IN
CLK
输入12位
移位寄存器
OUT
SRO
AGND
DAC寄存器
负载
DGND
该DAC8143是12位串行输入菊花链CMOS D / A
转换器,具有串行数据输入和缓冲的串行数据
输出。它被设计用于多个串行DAC的系统,其中
串行菊花链一个DAC陆续被大大简化。
该DAC8143还最大程度地减少地址译码线启用
简单的逻辑接口。它允许三线接口的任何
数模转换器的数目: 1数据线, 1 CLK线和一个负载线。
在输入寄存器的串行数据( MSB在前)依次是
同步输出到SRO引脚作为新的数据字( MSB在前)是
同时从SRI引脚移入。选通输入
用于时钟输入/输出数据的上升或下降(用户
选中)频闪边缘( STB
1
, STB
2
,
STB3,
机顶盒
4
).
当移位寄存器的数据被更新,新的数据
字传送到DAC寄存器与使用
LD1
和
LD2
输入。
单独的负载控制输入允许同时输出向上
约会多个DAC 。异步清零输入
设定DAC寄存器,而无需更改数据的输入
注册。
改进的线性度和增益误差性能允许降低
通过消除微调康波的电路元件数
堂费。快速接口时序减少时序的设计考虑
同时最大限度地降低微处理器的等待状态。
该DAC8143是塑料包的相容可用
IBLE自动插入与设备。
塑料封装器件都在扩展的工业温
温度范围内的-40 ° C至+ 85°C 。
版本C
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 1999
WR
地址总线
地址
解码器
DB
X
斯里兰卡
频闪
SRO LOAD
P
斯里兰卡
DAC8143
频闪
SRO LOAD
DAC8143
斯里兰卡
频闪
SRO LOAD
DAC8143
斯里兰卡
频闪
SRO LOAD
DAC8143
图1.三线接口多DAC8143s
DAC8143
电气特性
参数
机顶盒SRO传输延迟
13
SRI数据脉宽
机顶盒
1
脉冲宽度( STB 1 = 80纳秒)
14
机顶盒
2
脉冲宽度( STB2 = 100纳秒)
14
机顶盒
3
脉冲宽度( STB3 = 80纳秒)
14
机顶盒
4
脉冲宽度( STB4 = 80纳秒)
14
负载脉宽
LSB选通到输入寄存器
加载DAC寄存器时间
CLR脉宽
电源
电源电压
电源电流
功耗
(@ V
DD
= +5 V; V
REF
= +10 V; V
OUT1
= V
0UT2
= V
AGND
= V
DGND
= 0 V ;牛逼
A
- 全
绝对最大额定值规定的温度范围,除非另有说明。 )
符号
t
PD
t
斯里兰卡
t
STB1
t
STB2
t
STB3
t
STB4
t
LD1
, t
LD2
条件
T
A
= +25°C
T
A
=全温度范围
100
80
80
80
80
140
180
0
80
4.75
所有数字输入= V
IH
或V
IL
所有数字输入= 0 V或V
DD
数字输入= 0 V或V
DD
5 V
×
0.1毫安
数字输入= V
IH
或V
IL
5 V
×
2毫安
5
5.25
2
0.1
0.5
10
DAC8143
民
典型值
最大
220
300
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
V
mA
mA
mW
mW
T
A
= +25°C
T
A
=全温度范围
t
ASB
t
CLR
V
DD
I
DD
P
D
笔记
11
所有等级都是单调到12位以上的温度。
12
使用内部反馈电阻。
13
通过设计保证,而不是测试。
14
适用于我
OUT1
;所有数字输入= V
IL
, V
REF
= 10 V ;规范也适用于我
OUT2
当所有数字输入= V
IH
.
15
V
REF
= +10 V,所有数字输入= 0 V
16
在最坏的情况下R计算的,
REF
: I
ZSE
(为LSB ) = (R
REF
×
I
LKG
×
4096) /V
REF
.
17
绝对温度系数小于300 ppm的/ ℃。
18
I
OUT
,负载= 100
.
C
EXT
= 13 pF的,数字输入= 0 V到V
DD
或V
DD
0 V.外推到1/2 LSB :吨
S
=传播延迟(T
PD
) +9
τ,
哪里
τ
等于测
最终的RC衰减的时间常数。
19
所有数字输入= 0 V
10
V
REF
= 0 V ,所有数字输入= 0 V到V
DD
或V
DD
为0V。
11
从ê计算
n
=
√4K
TRB
其中:
K =波尔兹曼常数,J / KR =阻力
T =电阻温度,K B =带宽,赫兹
12
数字输入CMOS门;我
IN
通常为1 nA的在+ 25°C 。
13
测量从活动频闪边缘( STB ),以新的数据输出SRO ;
L
= 50 pF的。
14
最小的低脉冲宽度时间为机顶盒
1
, STB
2
和机顶盒
4
和最小高电平时间脉冲宽度为机顶盒
3
.
特定网络阳离子如有更改,恕不另行通知。
版本C
–3–
DAC8143
绝对最大额定值
(T
A
= + 25 ℃,除非另有说明。 )
引脚连接
16引脚环氧树脂塑料DIP
16引脚SOIC
V
DD
到DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 +17 V
V
REF
到DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
25 V
V
RFB
到DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
25 V
AGND至DGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 V
DD
+ 0.3 V
DGND至AGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 V
DD
+ 0.3 V
数字输入电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
输出电压(引脚1 ,引脚2 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
工作温度范围
FP / FS版本。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 150°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C
引线温度(焊接, 60秒) 。 。 。 。 。 。 。 。 。 。 。 。 + 300℃
套餐类型
16引脚塑料DIP
16引脚SOIC
JA
*
JC
I
OUT1 1
I
OUT2 2
AGND
3
机顶盒
1 4
16
R
FB
15
V
REF
14
V
DD
13
CLR
顶视图
LD
1 5
(不按比例)
12
DGND
SRO
6
11
机顶盒
4
DAC8143
斯里兰卡
7
机顶盒
2 8
10
机顶盒
3
9
LD
2
单位
° C / W
° C / W
76
92
33
27
*θ
JA
被指定为最坏的情况下的安装条件下,即
θ
JA
为特定网络版的
设备插座P- DIP封装;
θ
JA
被指定为设备钎焊到
印刷电路板SOIC封装。
小心
1.不要使用比V电压高
DD
或低于DGND宝少
势上,除了V任何终端
REF
(引脚15 )和R
FB
(引脚16 ) 。
2.数字控制输入是齐纳保护;不过,
永久性的损害可能来自不受保护单位发生
高能量静电场。保持单位导电
泡沫随时待用。
3.使用正确的防静电处理程序。
4.绝对最大额定值适用于封装器件。
注意,超出上述绝对最大额定值
可能对器件造成永久性损坏。
订购指南
模型
DAC8143FP
DAC8143FS
非线性
±
1 LSB
±
1 LSB
收益
错误
±
2 LSB
±
2 LSB
温度
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
包
说明
16引脚塑料DIP
16引脚SOIC
包
选项
N-16
R-16W
模具尺寸: 99
×
107万, 10543平方密耳。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然DAC8143具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
版本C
典型性能特征 - DAC8143
在所有位
(MSB) B11
B10
B9
B8
B7
数据位"ON"
B6
(所有其他
B5
DATA BITS "OFF" )
B4
B3
B2
B1
( LSB ) B0
0
12
24
36
48
60
72
84
96
100
1k
10k
100k
频率 - 赫兹
1M
108
10M
–95
10
100
1k
10k
频率 - 赫兹
0.0018
100k
衰减 - 分贝
–70
V
IN
= 5V有效值
输出运算放大器: OP- 42
–75
0.032
0.018
THD - 分贝
–85
0.0056
–90
0.0032
图2.乘法模式频率
响应与数字码
图3.乘法模式总谐波
失真与频率的关系
3
0.5
0.4
线性误差 - LSB
0.5
0.3
0.25
0.2
0.1
0.0
–0.1
–0.2
–0.3
–0.4
–0.25
INL - LSB
2
I
DD
- 毫安
0
1
0
0
1
2
3
V
IN
- 伏特
4
5
–0.5
0
512 1024 1536 2048 2560 3072 3584 4095
数字输入码 - 十进制
–0.5
2
4
6
V
REF
- 伏特
THD - %
–80
0.010
8
10
图4.电源电流与逻辑
输入电压
图5.线性误差与数字
CODE
图6.线性误差主场迎战为参考
ENCE电压
4
阈值电压 - 伏特
0.5
40
T
A
= +25 C
30
逻辑0
3
2.4
2
DNL - LSB
0.25
输出电流 - 毫安
来源
SINK
20
10
0
–10
逻辑1
–20
–30
–40
0
1
–0.8
–0.25
0
1
3
5
7
9
11
V
DD
- 伏特
13
15
17
–0.5
2
4
6
V
REF
- 伏特
8
10
0
1
2
3
4
SRO - 电压输出 - 伏
5
图7.逻辑阈值电压
- 电源电压
图8. DNL误差与参考
电压
图9.数字输出电压 -
输出电流
版本C
–5–