MICRO -DAC DAC1208 DAC1209 DAC1210 DAC1230 DAC1231 DAC1232
12-Bit
mP
兼容双缓冲模数转换器
1995年2月
MICRO -DAC
TM
DAC1208 DAC1209 DAC1210 DAC1230
DAC1231 DAC1232 12位
mP
兼容
双缓冲模数转换器
概述
该DAC1208与DAC1230的系列是12位的乘法
荷兰国际集团D钮设计A转换器直接与接口
各种各样的微处理器( 8080 8048 8085 Z- 80的
等),双缓冲输入寄存器和相关CON-
控制线路允许这些DAC以显示为两个字节'堆''
在系统的存储器或IO空间,没有附加信息
terfacing逻辑要求
该DAC1208系列提供所有12个输入线,使赎罪
与16位当用于GLE缓冲最大吞吐量
处理器,这些输入线,也可以从外部config-
置的,以允许一个8位的数据接口的DAC1230系列
可以用一个8位的数据总线直接在内部使用,因为它
从它的8个输入线所有制定的12位DAC数据
这些DAC接受来自处理器的左对齐数据
模拟部分是精密的硅铬(的Si- Cr)的
R- 2R梯形网络和12 CMOS电流开关
一个倒置的R-2R梯形结构使用二进制
加权电流切换的I之间
OUT1
我
OUT2
保持在每个梯形腿indepen-的恒定电流
开关状态特殊电路的凹痕提供TTL逻辑
输入电压电平的兼容性
该DAC1208系列和DAC1230系列是12位
一个家庭的微处理器兼容的DAC成员
( MICRO- DAC的
TM
)对于需要其他分辨率的应用
系统蒸发散的DAC1000系列10位和DAC0830系列
8位可用的替代品
特点
Y
Y
Y
Y
Y
Y
Y
Y
零点和满度规定的线性度仅调整
直接接口到所有流行的微处理器
双缓冲单缓冲或流通过数字
数据输入
符合TTL电平规范的逻辑输入( 1 4V
逻辑阈值)
作品
g
10V基准满4象限
乘法
经营单机(无
MP )
如果需要的话
所有部件保证12位单调性
DAC1230系列的管脚与DAC0830兼容
系列8位微数模转换器
关键的特定连接的阳离子
Y
Y
Y
Y
Y
Y
目前的稳定时间
决议
线性度(保证
在整个温度范围)
增益温度系数
低功耗
单电源供电
1
ms
12位
10 11或12位的FS
1 3ppm的
20毫瓦
5 V
DC
到15 V
DC
典型用途
TL 5690 - 1
TRI- STATE是美国国家半导体公司的注册商标。
MICRO -DAC
TM
是美国国家半导体公司的商标。
C
1995年全国半导体公司
TL 5690
RRD - B30M115印制在U S A
绝对最大额定值
如果是用于军事航空领域的专用设备是必需的
请向美国国家半导体销售
办公经销商咨询具体可用性和规格
(注1及2 )
电源电压(V
CC
)
电压在任何数字输入
电压V
REF
输入
存储温度范围
在T封装散热
A
e
25 C
(注3)
直流电压施加到I
OUT1
还是我
OUT2
(注4 )
ESD Susceptability
17 V
DC
V
CC
到GND
g
25V
工作条件
引线温度(焊接10秒)
300 C
T
民
s
T
A
s
T
最大
温度范围
DAC1208LCJ DAC1209LCJ
DAC1210LCJ DAC1230LCJ
DAC1231LCJ DAC1232LCJ
b
40 C
s
T
A
s
a
85 C
DAC1231LIN DAC1232LIN
DAC1208LCJ - 1 DAC1210LCJ - 1
DAC1230LCJ - 1 DAC1231LCJ - 1
DAC1232LCJ - 1 DAC1231LCN
DAC1232LCN DAC1231LCWM
DAC1232LCWM
0 C
s
T
A
s
a
70 C
V范围
CC
4 75 V
DC
到16V
DC
电压在任何数字输入
V
CC
到GND
b
65℃,以
a
150 C
500毫瓦
b
100 mV至V
CC
800V
电气特性
V
REF
e
10 000 V
DC
V
CC
e
11 4 V
DC
到15 75 V
DC
除非另有说明
黑体字限额适用于从T
民
给T
最大
(见
注13 )
所有其他限制牛逼
A
e
T
J
e
25 C
参数
决议
线性误差
(终点线性)
零点和满量程
调整
DAC1208 DAC1230
DAC1209 DAC1231
DAC1210 DAC1232
零点和满量程
调整
DAC1208 DAC1230
DAC1209 DAC1231
DAC1210 DAC1232
使用内部研发
Fb
V
REF
e
g
10V
g
1V
4 7 13
g
0 018
g
0 024
g
0 050
g
0 018
g
0 024
g
0 05
条件
笔记
典型值
(注10 )
12
经过测试
极限
(注5 )
12
设计
极限
(注6 )
12
单位
位
% FSR的
% FSR的
% FSR的
微分非线性
4 7 13
g
0 018
g
0 024
g
0 050
g
0 018
g
0 024
g
0 05
% FSR的
% FSR的
% FSR的
位
% FSR的
% FSR的
单调性
增益误差(最小值)
增益误差(最大值)
增益误差温度系数
电源抑制
参考输入电阻(最小值)
参考输入电阻(最大值)
输出馈通误差
V
REF
e
20 Vp-p的F
e
100千赫
所有数据输入锁存
低
所有数据输入
锁定高
所有数据输入
锁存低
I
OUT1
I
OUT2
I
OUT1
I
OUT2
所有数字输入
锁定高
4
7
7
7
7
13
9
12
b
0 1
b
0 1
g
1 3
g
3 0
12
00
b
0 2
12
g
6 0
g
30
PPM FS的C
PPM FSR的V
15
15
30
10
20
10
20
kX
MVP -P
输出电容
200
70
70
200
13
20
01
01
15
15
08
22
b
200
pF
pF
pF
pF
mA
nA
nA
V
DC
V
DC
mA
DC
mA
DC
电源电流消耗
输出漏电流
I
OUT1
I
OUT2
数字输入阈值
数字输入电流
所有数据输入锁存
低
所有数据输入锁存
高
低门槛
高门槛
数字输入
k
0 8V
数字输入
l
2 2V
25
15
15
08
22
b
200
11 13
11 13
13
13
13
13
10
10
2
电气特性
(续)
V
REF
e
10 000 V
DC
V
CC
e
11 4 V
DC
到15 75 V
DC
除非另有说明
黑体字限额适用于从T
民
给T
最大
(见
注13 )
所有其他限制牛逼
A
e
T
J
e
25 C
符号
参数
条件
SEE
记
典型值
(注10 )
经过测试
极限
(注5 )
设计
极限
(注6 )
单位
AC特性
t
s
t
W
t
DS
t
DH
t
CS
t
CH
当前设置时间
写和XFER
脉冲宽度最小
数据建立时间最小
数据保持时间最少
控制设置时间最小
控制保持时间最少
V
IL
e
0V V
IH
e
5V
V
IL
e
0V V
IH
e
5V
V
IL
e
0V V
IH
e
5V
V
IL
e
0V V
IH
e
5V
V
IL
e
0V V
IH
e
5V
V
IL
e
0V V
IH
e
5V
8
10
50
70
30
60
0
320
320
320
320
90
90
320
320
10
ns
ms
注1
绝对最大极限值是指工作时超出该设备损坏可能会发生直流和交流电气规格不适用
超出规定的运行条件的装置
注2
所有电压都相对于GND除非另有说明
注3
这500毫瓦规范适用于所有的包这部分的固有低功耗(而事实上,有没有办法显著修改
功耗)删除关心散热
注4
无论我
OUT1
我
OUT2
必须到地面或运算放大器的虚拟接地的线性误差是由大致V降解
OS
d
V
REF
为
如果例如V
REF
e
10V则1 mV的偏移V
OS
关于我
OUT1
还是我
OUT2
将引入额外的0.01 %的线性误差
注5
经过测试,保证国家的AOQL (平均出厂质量水平)
注6
设计极限是保证,但不是100%经过测试,这些限制不用于计算出厂质量保证水平为V
CC
e
11 4V至75V 15
和V
REF
E B
10V至
a
10V
注7:
该装置FSR表示满量程线性误差和电源抑制指标是基于本机上,以消除在特定的依赖
V
REF
值,以指示该部分的真正性能的DAC1208的线性误差规范的FSR (最大值) 0 012 %这保证了后
执行零点和满度调整的4096模拟电压输出的情节将分别在0 012 %
c
V
REF
一条直线,其穿过
零点和满量程的单位:ppm FSR的(每百万份全量程)和ppm的FS (每百万满量程的份数)是用于方便定义规格
非常小的百分比值典型的高精确度的转换器在这种情况下1ppm的FSR的
e
V
REF
10
6
为转换因子,以提供一个实际
输出电压的数量。例如,增益误差温度系数规范
g
6 ppm的FS的C表示最坏情况的满量程随温度从增益误差变化
b
40℃
a
85℃
g
(6)(V
REF
10
6
) ( 125℃ )或
g
0 75 (10
b
3
) V
REF
这是
g
V 0 075 %
REF
注8
该规范意味着所有零部件都保证有一个写脉冲或转移脉冲宽度(T运营
W
的) 320 ns的典型部分将与T运营
W
只有
100ns的整个写入脉冲必须在有效数据区间内发生指定吨
W
t
DS
t
DH
和T
S
申请
注9
实现在D包中,用户必须接地的金属盖这个低馈通如果盖子处于悬空的穿通线通常是6毫伏
注10
标准被定在25℃ ,代表最可能的参数指标
注11
10 nA的漏电流为R
Fb
e
20K和V
REF
e
10V对应的一个零误差(10
c
10
b
9
c
20
c
10
3
)
c
100 % 10V或FS 0 002 %
注12
人体模型100 pF的通过1 5的kX电阻放电
注13
用于测试的限制
b
1后缀部分仅适用于25℃
连接图
双列直插式封装
双列直插式封装
TL 5690 - 2
看到订购信息
3
封装脚位排列的定义
控制信号的
(所有的控制信号电平驱动)
CS
片选(低电平有效)的CS将使WR1
WR1
写1所述的有源低WR1用于加载的数字
数据位(DI)到输入锁存器中的数据在输入锁存器
被锁在WR1高12位输入锁存器被分割
成两个锁存器的一个保持第一8位,而另一
拥有4位字节1字节2控制引脚,用于选择
两个锁存器,当字节1字节2是高或覆盖
4位输入锁存器在低状态时,
字节1字节2
字节顺序控制当这个控制是
输入锁存高所有12个地点被启用时
低仅仅四个最低显著的输入锁存器中的位置
已启用
WR2
写2 (低电平有效)的WR2将使XFER
XFER
传送控制信号(低电平有效)在该信号
与WR2组合导致的12位数据是
在输入锁存器可传送到DAC寄存器
DI
0
到DI
11
数字输入DI
0
是最显著数字
输入( LSB )和二
11
是最显著数字输入
(MSB)
I
OUT1
DAC输出电流1 I
OUT1
是一个最大的
DAC寄存器中全部为1的数字代码,并且是所有零
0 DAC寄存器中
I
OUT2
DAC输出电流2 I
OUT2
是一个常数减
I
OUT1
还是我
OUT1
a
I
OUT2
e
常数(对于一个固定的参考
电压)本恒电流
1
4096
由基准输入电阻分割
R
Fb
反馈电阻器设置的反馈电阻
IC芯片用作并联反馈电阻的上
它是用来提供一个输出电压外部运算放大器
对于DAC这片电阻应始终使用
(外部电阻),因为它相匹配的电阻器
芯片上的R-2R梯形而且在跟踪这些电阻
温度
V
REF
参考电压输入,该输入连接的EX-
ternal精密电压源对内部R-2R梯形
V
REF
可以在10V至的范围内选择
b
这个10V
也将模拟电压输入为一个四象限乘法
DAC的应用
V
CC
数字供电电压,这是电源引脚
在第五部分
CC
可以是从5伏
DC
到15 V
DC
操作
最适用于15 V
DC
V
REF
c
1
b
GND
销3和DAC1208 DAC1209的12和
DAC1210必须连接到接地引脚3和10的
该DAC1230 DAC1231和DAC1232必须连接
到地重要的是,我
OUT1
我
OUT2
是在地面
潜力电流切换应用程序的任何区别
的电势(V
OS
这两个引脚)将导致线性度
变化
V
OS
3 V
REF
例如,如果V
REF
e
10V和这些接地引脚9
毫伏从我的偏移
OUT1
我
OUT2
线性度变化将是
0 03%
条款的德网络nition
决议
分辨率定义为的倒数
在DAC的输出不连续的步骤数目,是直接
相关的开关或比特内的DAC的数量为
例如DAC1208有2
12
或4096步,因此
具有12位分辨率
线性误差
线性误差最大偏差
从A
直线穿过的端点
DAC传递特性
据调整后测量
零点和满量程线性误差是内在的参数
到设备并不能从外部调整
美国国家半导体的线性测试( a)和最佳直线测试(二)
使用其他供应商都表示低于最
直线( b)有需要特殊的零和FS调整
对于每个部件,它是几乎不可能的,为用户
确定终点试验采用的是标准的零AD- FS
校正配料过程,是一个更加严格的测试为
DAC线性度
电源灵敏度
电源灵敏度是
计量的对DAC电源变化的影响
满量程输出
建立时间
满量程电流稳定时间要求为零
满量程或满量程零输出变化建立时间
需要从代码转换,直到DAC的时间
输出达内
g
LSB的最终输出值
满量程误差
满量程误差是输出的度量
之间的一个理想的DAC和实际设备输出误差
理想情况下为DAC1208或DAC1230系列全面的
V
REF
b
1 LSB对于V
REF
e
10V和单极操作
V
满量程
e
10 0000V
b
2 44毫伏
e
9 9976V满量程
误差是可调节到零
微分非线性
任何之间的差
两个连续的码在从西奥转移曲线
retical 1 LSB的微分非线性
单调
如果DAC的输出增加了增加
数字输入代码,然后将DAC是单调的12位DAC
这是单调的12位只是意味着输入IN-
压痕数字输入代码会产生越来越多模拟
日志输出
J
TL 5690 - 5
一)终点测试零后
和FS调整
5
b)将FS调整以传递
最佳直线测试