DAC1208D650
双通道12位DAC ;高达650 Msps的; 2 , 4或8插
与JESD204A接口
第2版 - 2010年12月14日
产品数据表
1.概述
该DAC1208D650是一个高速12位双通道数位类比转换器
器(DAC ),具有可选择2 , 4或8用于多载波WCDMA的优化内插滤波器
发射器。
因为它的数字芯片上调制的,则DAC1208D650允许复数图案
通过泳道0 ,泳道1 ,泳道2和泳道3中提供,要被转换从基带到
IF 。混合频率经由串行外设接口(SPI)与一个32位的调整
数控振荡器(NCO)和相位是由一个16位的寄存器来控制。
该DAC1208D650还包括2 , 4或8时钟倍频器,它提供了
适当的内部时钟和内部调节来调整输出满量程
电流。
根据JESD204A规范的输入数据格式为串行。这个新界面
拥有传统的并行一众优点:便于PCB布局,降低
辐射噪声,低引脚数,自同步链接,歪斜补偿。最大
该DAC1208D650的车道数是4和它的最大串行数据速率是
3.125 Gbps的。
多设备同步( MDS )保证一个输出的最大偏差
几个DAC设备之间的时钟周期。 MDS合并模式:主/从和
所有从机模式。
2.特点和好处科幻TS
双12 -bit分辨率
650 Msps的最大更新率
可选2 , 4或8插
过滤器
输入数据速率可达312.5 Msps的
极低的噪音无电容集成PLL
32位可编程NCO频率
四JESD204A串行输入通道
1.8 V和3.3 V电源供电
兼容LVDS时钟输入
IMD3 : 80 dBc的; F
s
= 640 Msps的;
f
o
= 140兆赫
ACPR : 71 dBc的;两家运营商WCDMA ;
f
s
= 640 Msps的; F
o
= 133 MHz的
在4典型的1.22 W的电源消耗
插, PLL关闭, 640 Msps的
掉电模式和休眠模式
从可扩展性差的输出电流
1.6毫安到22毫安
片1.25 V参考
外部模拟偏置控制
(10位辅助DAC )
内部数字偏移控制
逆(罪孽X) / X功能
恩智浦半导体
DAC1208D650
2 , 4或8内插DAC与JESD204A接口
完全兼容SPI端口
工业温度范围
40 °C
+85
°C
集成PLL可以绕过
嵌入式复合调制器
二的补或二进制补数据
格式
LMF = 421或LMF = 211支持
CML差分接收器
嵌入式终端
多个DAC输出同步
3.应用
无线基础设施: LTE中的WiMAX ,GSM,CDMA ,WCDMA, TD-SCDMA的
通信: LMDS / MMDS ,点对点,点
直接数字频率合成器(DDS )
宽带无线系统
数字无线电链路
仪器仪表
自动测试设备( ATE )
4.订购信息
表1中。
订购信息
包
名字
DAC1208D650HN
HVQFN64
描述
VERSION
塑料的热增强型非常薄四方扁平封装;没有线索; SOT804-3
64终端;体9
×
9
×
0.85 mm
类型编号
DAC1208D650
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
第2版 - 2010年12月14日
2 98
xxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxx x x x xxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxx xx xx xxxxx
xxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxx xxxxxx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxx x x
xxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxx
xxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxx xxx
5.框图
SDO
SDIO
scs_n
SCLK
INTER通道对齐
VIN_P1
L1
VIN_N1
车道
PROC
车架总成
产品数据表
第2版 - 2010年12月14日
3 98
DAC1208D650
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
恩智浦半导体
SPI控制寄存器
军士
32位的频率设置
16位的相位调整
COS
罪
10-BIT
OFFSET
控制
AUX 。
DAC
AUXAP
AUXAN
SYNC_OUTP
SYNC_OUTN
DIGITAL层
处理
JESD204A
车道
PROC
10-BIT
收益
控制
FIR 1
FIR 2
FIR 3
x
罪恶X
Σ
我DAC
IOUTAN
IOUTAP
+
VIN_P0
L0
VIN_N0
2
×
2
×
2
×
DAC1208D650HN
VIN_P2
L2
VIN_N2
单身
SIDE
BAND
调制器
FIR 3
x
罪恶X
OFFSET
控制
REF 。
带隙
和
偏置
越权
2 , 4或8内插DAC与JESD204A接口
GAPOUT
车道
PROC
FIR 1
FIR 2
VIN_P3
L3
VIN_N3
+
车道
PROC
Σ
Q DAC
IOUTBP
IOUTBN
2
×
2
×
2
×
10-BIT
收益
控制
时钟发生器单元
MULTI -DAC
同步
10-BIT
OFFSET
控制
AUX 。
DAC
AUXBP
AUXBN
DAC1208D650
CLKINP
CLKINN
RESET_N
MDS_P
MDS_N
005aaa159
图1 。
框图
DAC1208D650
双通道12位DAC ;高达650 Msps的; 2 , 4或8插
与JESD204A接口
牧师04 - 2012年7月2日
产品数据表
1.概述
该DAC1208D650是一个高速12位双通道数位类比转换器
器(DAC ),具有可选择2 , 4或8用于多载波WCDMA的优化内插滤波器
发射器。
因为它的数字芯片上调制的,则DAC1208D650允许复数图案
通过泳道0 ,泳道1 ,泳道2和泳道3中提供,要被转换从基带到
IF 。混合频率经由串行外设接口(SPI)与一个32位的调整
数控振荡器(NCO)和相位是由一个16位的寄存器来控制。
该DAC1208D650还包括2 , 4或8时钟倍频器,它提供了
适当的内部时钟和内部调节来调整输出满量程
电流。
根据JESD204A规范的输入数据格式为串行。这个新界面
拥有传统的并行一众优点:便于PCB布局,降低
辐射噪声,低引脚数,自同步链接,歪斜补偿。最大
该DAC1208D650的车道数是4和它的最大串行数据速率是
3.125 Gbps的。
多设备同步( MDS )保证一个输出的最大偏差
几个DAC设备之间的时钟周期。 MDS合并模式:主/从和
所有从机模式。
2.特点和好处科幻TS
双12 -bit分辨率
650 Msps的最大更新率
可选2 , 4或8插
过滤器
输入数据速率可达312.5 Msps的
极低的噪音无电容集成PLL
32位可编程NCO频率
四JESD204A串行输入通道
1.8 V和3.3 V电源供电
兼容LVDS时钟输入
IMD3 : 80 dBc的; F
s
= 640 Msps的;
f
o
= 140兆赫
ACPR : 71 dBc的;两家运营商WCDMA ;
f
s
= 640 Msps的; F
o
= 133 MHz的
在4典型的1.22 W的电源消耗
插, PLL关闭, 640 Msps的
掉电模式和休眠模式
从可扩展性差的输出电流
1.6毫安到22毫安
片1.29 V基准电压源
外部模拟偏置控制
(10位辅助DAC )
内部数字偏移控制
逆(罪孽X) / X功能
集成设备技术
DAC1208D650
2 , 4或8内插DAC与JESD204A接口
二的补或二进制补数据
完全兼容SPI端口
格式
LMF = 421或LMF = 211支持
工业温度范围
40 C
+85
C
CML差分接收器
集成PLL可以绕过
嵌入式终端
多个DAC输出同步
嵌入式复合调制器
3.应用
无线基础设施: LTE中的WiMAX ,GSM,CDMA ,WCDMA, TD-SCDMA的
通信: LMDS / MMDS ,点对点,点
直接数字频率合成器(DDS )
宽带无线系统
数字无线电链路
仪器仪表
自动测试设备( ATE )
4.订购信息
表1中。
订购信息
包
名字
DAC1208D650HN
HVQFN64
描述
VERSION
塑料的热增强型非常薄四方扁平封装;没有线索; SOT804-3
64终端;体9
9
0.85 mm
类型编号
DAC1208D650 4
2012 IDT保留所有权利。
产品数据表
牧师04 - 2012年7月2日
2 96
5.框图
xxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxx x x x xxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxx xx xx xxxxx
xxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxx xxxxxx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxx x x
xxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxx xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxx
xxxxxxxxxxxxxxxxxxxxxxxxx xxxxxxxxxxxxxxxxxxxx xxx
INTER通道对齐
VIN_P1
L1
VIN_N1
车道
PROC
车架总成
产品数据表
牧师04 - 2012年7月2日
3 96
DAC1208D650 4
2012 IDT保留所有权利。
集成设备技术
SDO
SDIO
scs_n
SCLK
SPI控制寄存器
军士
32位的频率设置
16位的相位调整
COS
罪
10-BIT
OFFSET
控制
AUX 。
DAC
AUXAP
AUXAN
SYNC_OUTP
SYNC_OUTN
DIGITAL层
处理
JESD204A
车道
PROC
10-BIT
收益
控制
FIR 1
FIR 2
FIR 3
x
罪恶X
Σ
我DAC
IOUTAN
IOUTAP
+
VIN_P0
L0
VIN_N0
2
×
2
×
2
×
DAC1208D650HN
VIN_P2
L2
VIN_N2
单身
SIDE
BAND
调制器
FIR 3
x
罪恶X
OFFSET
控制
REF 。
带隙
和
偏置
越权
2 , 4或8内插DAC与JESD204A接口
GAPOUT
车道
PROC
FIR 1
FIR 2
VIN_P3
L3
VIN_N3
+
车道
PROC
Σ
Q DAC
IOUTBP
IOUTBN
2
×
2
×
2
×
10-BIT
收益
控制
时钟发生器单元
MULTI -DAC
同步
10-BIT
OFFSET
控制
AUX 。
DAC
AUXBP
AUXBN
DAC1208D650
CLKINP
CLKINN
RESET_N
MDS_P
MDS_N
005aaa159
图1 。
框图