添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1105页 > CYP15G0403DXB-BGXC
CYP15G0403DXB
CYV15G0403DXB
CYW15G0403DXB
独立时钟四路的HOTLink II
收发器
特点
第二代的HOTLink
技术
符合多种标准
- ESCON , DVB -ASI , SMPTE- 292M , SMPTE- 259M ,光纤
通道和千兆以太网( IEEE802.3z支持)
- CPRI 兼容
- CYW15G0403DXB符合OBSAI - RP3
- 8B / 10B编码数据位或10位未编码数据
四通道收发器从195到操作
1500 MBd的串行数据速率
- CYW15G0403DXB工作在195 1540 MBd的
- 总吞吐量高达12千兆位/秒
第二代的HOTLink技术
真正独立通道
- 每个通道可以在不同的信令速率工作
- 每个信道可以传输不同类型的数据的
可选的输入/输出时钟选项
内部锁相环( PLL)的与无外部PLL
组件
双差分PECL兼容每通道串行输入
内部DC -恢复
双差分PECL兼容的每个串行输出
通道
- 匹配的50Ω传输线源
- 无需外部偏置电阻
- 信令速率控制的边缘速率
多帧接收成帧器提供对齐选项
- 比特和字节对齐
- 逗号或全部K28.5检测
- 单或多字节成帧器的字节对齐
- 低延时选项
同步LVTTL并行接口
JTAG边界扫描
内置自测试(BIST ),用于在高速链路的测试
兼容
- 光纤模块
- 铜电缆
- 电路板走线
每通道链路质量指示
- 模拟信号检测
- 数字信号检测
低功耗3W @ 3.3V典型
3.3V单电源供电
256球热增强型BGA
提供无铅封装选项
0.25μ BiCMOS技术
功能说明
该CYP ( V) 15G0403DXB
[1]
独立时钟四
的HOTLink II收发器是一个点 - 到 - 点或点对多
点通信构建模块实现数据传输
以上各种像光纤的高速串行链路,
平衡和不平衡的铜传输线。该
信号速率可以是在195到1500的范围内的任意位置
MBd的每个串行链路。每个通道独立操作
用自己的参考时钟允许不同速率。每
发送通道并行接收字符的输入
注册,每个字符的传输编码,然后
将其转换为串行数据。每个接收通道接收串行
数据,并将其转换为并行数据,将该数据解码成
人物,并介绍了这些字符的输出
注册。
图1 2页
显示了典型的连接
独立主机系统和相应的
CYP ( V) ( W) 15G0403DXB芯片
该CYW15G0403DXB
[1]
工作在195到1540 MBd的,
它包括运行在两者的OBSAI RP3数据速率
1536 MBd的和768 MBd的。
该CYV15G0403DXB满足SMPTE- 259M和
SMPTE- 292M符合按照SMPTE EG34-1999病理
逻辑测试要求。
As
a
第二代
的HOTLink
设备,
CYP ( V) ( W) 15G0403DXB扩展的HOTLink家庭
增强的集成和更快的数据传输速率的水平,而
保持串行链路兼容性(数据,指令,和
BIST )与其他HOTLink器件。发送( TX )第
该CYP ( V) (W)的15G0403DXB四的HOTLink II由
四个独立的字节宽的通道。每个通道都可以
接受任一8位的数据字符或预先编码的10位的反
使命字符。数据字符可以从通过
发送输入注册到一个集成的8B / 10B编码器到
改善其串行传输特性。这些
编码的字符,然后序列化和输出双
正ECL ( PECL )兼容差分传输线
在比特率的10或20倍的输入参考驱动程序
时钟用于该信道。
.
1. CYV15G0403DXB指的是SMPTE 259M和SMPTE 292M标准的设备。 CYW15G0403DXB指OBSAI RP3兼容设备(最大工作
数据速率为1540 MBd的) 。 CYP15G0403DXB指的是设备不符合SMPTE 259M和SMPTE 292M病理测试要求,也OBSAI
1536 MBd的RP3操作数据速率。 CYP ( V) ( W) 15G0403DXB指的是所有三种设备。
赛普拉斯半导体公司
文件编号: 38-02065牧师* F
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2007年5月2日
[+ ]反馈
CYP15G0403DXB
CYV15G0403DXB
CYW15G0403DXB
图1的HOTLink II系统连接
10
10
10
10
10
10
独立
CYP(V)(W)15G0403DXB
10
串行链接
独立
CYP(V)(W)15G0403DXB
10
10
10
10
串行链接
背板或
电缆
连接
10
10
10
10
串行链接
该CYP ( V)的接收(RX )部分( W) 15G0403DXB
四路的HOTLink II由四个独立的字节宽
通道。每个信道接收的串行位流从一个
两个PECL兼容差分线路接收器,并使用
一个完全集成的时钟和数据恢复PLL ,
恢复必要的数据recon-的定时信息
梁支。每个恢复的比特流进行反序列化和
成帧成字符, 8B / 10B解码,并且检查
传输错误。恢复解码字符,然后
写入到内部弹性缓冲器,并呈现给
目标主机系统。
集成的8B / 10B编码器/解码器,可以绕过
,在目前外部编码或加密数据系统
并行接口。
并行I / O接口可用于众多被构造
时钟的形式来提供系统的最高灵活性
架构。除了时钟信号的发射路径与
本地参考时钟,所述接收接口也可以是
配置为呈现相对的数据到一个恢复的时钟或一个
本地参考时钟。
每个发送和接收通道包含独立
BIST模式发生器和检查。这BIST硬件
允许在高速测试的高速串行数据路径
每个发射和接收部分,并且横跨在互连
necting链接。
该CYP ( V) ( W) 15G0403DXB是理想的应用程序移植
其中不同的数据速率和串行接口标准
必要为每个信道。一些应用包括
多协议路由器,聚合设备和交换机。
文件编号: 38-02065牧师* F
第45 2
系统主机
10
串行链接
系统主机
[+ ]反馈
CYP15G0403DXB
CYV15G0403DXB
CYW15G0403DXB
CYP ( V) ( W) 15G0403DXB收发器逻辑框图
RXDB [7 :0]的
RXSTB [2 :0]的
RXDC [7 :0]的
RXSTC [2 :0]的
RXDD [7 :0]的
RXSTD [2 :0]的
x11
TXDB [7 :0]的
TXCTB [1 :0]的
TXDC [7 :0]的
TXCTC [1 :0]的
TXDD [7 :0]的
TXCTD [1 :0]的
x10
RXDA [7 :0]的
RXSTA [2 :0]的
TXDA [7 :0]的
TXCTA [1 :0]的
REFCLKA ±
REFCLKB ±
REFCLKC ±
REFCLKD ±
x10
x11
x10
x11
x10
x11
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
串行器
解串器
串行器
解串器
串行器
解串器
串行器
解串器
TX
RX
TX
RX
TX
RX
TX
RX
INA1±
INA2±
OUTB1±
OUTB2±
OUTA1±
OUTA2±
INB1±
INB2±
OUTD1±
OUTD2±
文件编号: 38-02065牧师* F
OUTC1±
OUTC2±
INC1±
INC2±
IND1±
IND2±
第45 3
[+ ]反馈
CYP15G0403DXB
CYV15G0403DXB
CYW15G0403DXB
发送通道框图
REFCLKA +
REFCLKA ±
TXRATEA
SPDSELA
TXCLKOA
TXERRA
TXCLKA
TXCKSELA
0
1
位速率时钟
TXLB [ A..D ]的内部串行环回信号
=内部信号
发送
PLL
发送
PLL
时钟
倍增器
时钟
乘法器
字符速率时钟A
PABRSTA
OEA[2..1]
ENCBYPA
OEA[2..1]
TXBISTA
BIST LFSR
BIST LFSR
8
TXDA [7 :0]的
相位对齐
相位对齐
卜FF器
卜FF器
2
TXCTA [1 :0]的
REFCLKB +
REFCLKB ±
TXRATEB
SPDSELB
TXCLKOB
TXERRB
TxCLKB
TXCKSELB
0
10
10
编码器
8B/10B
编码器
输入
注册
10
10
OUTA1+
OUTA1–
OUTA2+
OUTA2–
TXLBA
位速率时钟
发射PLL
时钟乘法器B
字符速率时钟B
PABRSTB
1
OEB[2..1]
ENCBYPB
TXBISTB
OEB[2..1]
相位对齐
相位对齐
卜FF器
卜FF器
BIST LFSR
BIST LFSR
输入
注册
TXDB [7 :0]的
TXCTB [1 :0]的
REFCLKC +
REFCLKC ±
TXRATEC
SPDSELC
TXCLKOC
TXERRC
TXCLKC
TXCKSELC
10
10
编码器
8B/10B
编码器
8
2
10
10
OUTB1+
OUTB1–
OUTB2+
OUTB2–
TXLBB
位速率时钟
发射PLL
时钟乘法器
字符速率时钟
PABRSTC
0
1
OEC[2..1]
ENCBYPC
TXBISTC
OEC[2..1]
相位对齐
卜FF器
BIST LFSR
8
输入
注册
TXDC [7 :0]的
2
TXCTC [1 :0]的
10
10
8B/10B
编码器
10
10
OUTC1+
OUTC1–
OUTC2+
OUTC2–
TXLBC
REFCLKD +
REFCLKD ±
TXRATED
SPDSELD
TXCLKOD
TXERRD
TXCLKD
TXCKSELD
0
1
PABRSTD
字符速率时钟
发射PLL
时钟乘法器
位速率时钟
OED[2..1]
ENCBYPD
OED[2..1]
TXBISTD
相位对齐
卜FF器
BIST LFSR
输入
注册
8B/10B
编码器
TXDD [7 :0]的
TXCTD [1 :0]的
8
2
10
10
10
10
OUTD1+
OUTD1–
OUTD2+
OUTD2–
TXLBD
文件编号: 38-02065牧师* F
第45 4
[+ ]反馈
CYP15G0403DXB
CYV15G0403DXB
CYW15G0403DXB
接收路径框图
TXLB [ A..D ]的内部串行环回信号
=
内部信号
RESET
TRST
SPDSELA
RXPLLPDA
SDASELA [1 :0]的
LPENA
INSELA
INA1+
INA1–
INA2+
INA2–
TXLBA
ULCA
SPDSELB
RXPLLPDB
SDASELB [1 :0]的
LPENB
INSELB
INB1+
INB1–
INB2+
INB2–
TXLBB
ULCB
SPDSELC
RXPLLPDC
SDASELC [1 :0]的
LPENC
INSELC
INC1+
INC1–
INC2+
INC2–
TXLBC
ULCC
SPDSELD
RXPLLPDD
SDASELD [1 :0]的
LPEND
INSELD
IND1+
IND1–
IND2+
IND2–
TXLBD
ULCD
LDTDEN
RFMODE [ A..D ] [1 :0]的
RFEN [ A..D ]
FRAMCHAR [ A..D ]
DECMODE [ A..D ]
RXBIST [ A..D ]
RXCKSEL [ A..D ]
DECBYP [ A..D ]
RXRATE [ A..D ]
JTAG
边界
扫描
调节器
接受
信号
MONITOR
TMS
TCLK
TDI
TDO
LFIA
成帧器
弹性
卜FF器
10B/8B
BIST
产量
注册
时钟&
数据
恢复
PLL
8
3
RXDA [7 :0]的
RXSTA [2 :0]的
时钟
SELECT
接受
信号
MONITOR
÷2
RXCLKA +
RXCLKA-
金狮森林工业
成帧器
弹性
卜FF器
10B/8B
BIST
产量
注册
8
3
RXDB [7 :0]的
时钟&
数据
恢复
PLL
RXSTB [2 :0]的
时钟
SELECT
接受
信号
MONITOR
÷2
RXCLKB +
RXCLKB-
LFIC
成帧器
弹性
卜FF器
10B/8B
BIST
产量
注册
8
3
RXDC [7 :0]的
时钟&
数据
恢复
PLL
RXSTC [2 :0]的
时钟
SELECT
接受
信号
MONITOR
÷2
RXCLKC +
RXCLKC-
LFID
弹性
卜FF器
10B/8B
BIST
产量
注册
成帧器
时钟&
数据
恢复
PLL
8
3
RXDD [7 :0]的
RXSTD [2 :0]的
时钟
SELECT
÷2
RXCLKD +
RXCLKD-
文件编号: 38-02065牧师* F
第45 5
[+ ]反馈
CYP15G0403DXB
独立时钟四路的HOTLink II
收发器
特点
第二代的HOTLink
技术
符合多种标准
ESCON , DVB -ASI ,光纤通道和千兆以太网
(IEEE802.3z)
CPRI 兼容
8B / 10B编码数据位或10位未编码数据
四通道收发器工作在195 1500 MBd的
串行数据速率
总吞吐量高达12千兆位/秒
第二代技术的HOTLink
真正独立的通道
每个通道可以在不同的信令速率工作
每个信道可以传输不同类型的数据的
可选的输入/输出时钟选项
内部锁相环( PLL)的与无外部PLL
组件
双差分PECL兼容每通道串行输入
内部DC -恢复
双差分PECL兼容的每个通道串行输出
来源相匹配的50Ω传输线
无需外部偏置电阻
信令速率控制的边缘速率
多帧接收成帧器提供对齐选项
位和字节对齐
逗号或全K28.5检测
单个或多个字节成帧器的字节对齐
低延时选项
同步LVTTL并行接口
JTAG边界扫描
内置自测试(BIST ),用于在高速链路的测试
兼容
光纤模块
铜电缆
电路板走线
每通道链路质量指示
模拟信号检测
数字信号检测
在3.3V的典型低功耗3W
3.3V单电源供电
256球热增强型BGA
提供无铅封装选项
0.25μ BiCMOS技术
功能说明
该CYP15G0403DXB独立时钟四
的HOTLink II收发器是一个点 - 到 - 点或点对多
点通信构建模块实现数据传输
以上各种像光纤的高速串行链路,
平衡和不平衡的铜传输线。该
信号速率可以是在195到1500的范围内的任意位置
MBd的每个串行链路。每个通道独立操作
用自己的参考时钟允许不同速率。每
发送通道并行接收字符的输入
注册,每个字符的传输编码,然后
将其转换为串行数据。每个接收通道接收串行
数据,并将其转换为并行数据,将该数据解码成
人物,并介绍了这些字符的输出
注册。
图1 2页
显示了典型的连接
独立主机系统和相应的
CYP15G0403DXB芯片
作为第二代的HOTLink装置中,所述
CYP15G0403DXB扩展的HOTLink系列具有增强
的集成度和更快的数据速率,同时保持
串行链路兼容性(数据,指令,和BIST )与其他
HOTLink器件。的发送( TX )第
CYP15G0403DXB四路的HOTLink II由四个
独立的字节宽的通道。每个通道都可以接受
在8位数据的字符或预先编码的10位的传输
字符。数据字可被从发送传递
输入寄存器到一个集成的8B / 10B编码器,以提高
其串行传输特性。这些编码
人物是那么序列化和输出双正
ECL ( PECL )兼容差分传输线驱动器
在一个比特率的10或20倍的输入参考时钟
该信道。
.
赛普拉斯半导体公司
文件编号: 38-02065牧师* I
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2011年6月10日
CYP15G0403DXB
图1的HOTLink II系统连接
10
10
10
10
10
10
独立
CYP15G0403DXB
10
串行链接
独立
CYP15G0403DXB
10
10
10
10
串行链接
背板或
电缆
连接
10
10
10
10
串行链接
在CYP15G0403DXB四的接收(RX )部分
的HOTLink II由四个独立的字节宽的通道。
每个信道接收的串行位流从一个二
PECL兼容差分线路接收器,并且使用
完全集成的时钟和数据恢复PLL ,恢复
必需的数据重构的时序信息。每
回收的比特流进行反序列化,并装裱成字符,
8B / 10B解码,并检查传输错误。
恢复解码后的字符会被写入内部
弹性缓冲,并提交到目标主机系统。
集成的8B / 10B编码器/解码器,可以绕过
,在目前外部编码或加密数据系统
并行接口。
并行I / O接口可用于各种形式被配置
架构设计师用手工的时钟,以提供在系统中具有最高的灵活性
tecture 。除了时钟信号的发射路径与本地
基准时钟,所述接收接口还可以被配置来
相对于恢复时钟或本地参考本数据
时钟。
每个发送和接收通道包含独立
BIST模式发生器和检查。这BIST硬件允许
实速测试的每个高速串行数据路径
发送和接收部分,并且在整个互连
链接。
该CYP15G0403DXB是理想的端口应用
不同的数据速率和串行接口标准是必要的
对于每个信道。一些应用包括多协议
路由器,聚合设备和交换机。
文件编号: 38-02065牧师* I
第48 2
系统主机
10
串行链接
系统主机
CYP15G0403DXB
目录
CYP15G0403DXB收发器逻辑框图4 ....
发射路径框图......................................... 5
接收路径框图........................................... 6
设备配置和控制框图........ 7
引脚配置(顶视图) .......................................... 8
引脚配置(底视图) .................................... 9
引脚说明
CYP15G0403DXB四路的HOTLink II收发器......... 10
CYP15G0403DXB的HOTLink II操作....................... 15
CYP15G0403DXB发送数据路径..................... 15
传输模式................................................ ......... 16
发送BIST ................................................ ................. 16
发射PLL时钟乘法器.................................... 16
串行输出驱动器............................................... ....... 17
CYP15G0403DXB接收数据路径............................ 17
串行线路接收器............................................... 17
信号检测/链路故障............................................ 17
时钟/数据恢复.............................................. ... 18
解串器/成帧器............................................... .... 18
10B / 8B解码器.............................................座19
接收BIST操作............................................ 19
接收弹性缓冲............................................ 20
接收模式................................................ .......... 20
功率控制................................................ ............ 20
输出总线................................................ ...................... 20
设备配置和控制接口.............. 21
JTAG支持................................................ ................. 26
最大额定值................................................ ........... 29
电要求............................................ 29
经营范围................................................ ............. 29
直流电气特性........................................ 29
交流测试负载和波形..................................... 30
AC电气特性........................................ 31
发送LVTTL开关特性........... 31
接收LVTTL开关特性............... 31
REFCLKx开关特性......................... 31
总线配置写时序特性....... 32
JTAG测试时钟特性............................. 32
器件复位特性................................. 32
发送串行输出和TX PLL特性32
接收串行输入和CDR PLL特性33
电容................................................. ................... 33
的HOTLink II发射器开关波形............ 34
开关波形为的HOTLink II接收器..... 35
X3.230代码和符号约定.................... 39
符号约定................................................ 39
8B / 10B传输码....................................... 39
传输顺序................................................ ... 39
有效和无效的传输............... 39个字符
使用的表用于产生发送的
人物................................................. ................ 40
使用表的检查收到的有效性
传输特性.......................................... 40
订购信息................................................ ...... 46
订购代码定义............................................... 46
包图................................................ ............ 46
文档历史记录页............................................... .. 47
销售,解决方案和法律信息...................... 48
全球销售和设计支持....................... 48
产品................................................. ................... 48
的PSoC解决方案................................................ ......... 48
文件编号: 38-02065牧师* I
第48 3
CYP15G0403DXB
CYP15G0403DXB收发器逻辑框图
RXDB [7 :0]的
RXSTB [2 :0]的
RXDC [7 :0]的
RXSTC [2 :0]的
RXDD [7 :0]的
RXSTD [2 :0]的
x11
TXDB [7 :0]的
TXCTB [1 :0]的
TXDC [7 :0]的
TXCTC [1 :0]的
TXDD [7 :0]的
TXCTD [1 :0]的
x10
RXDA [7 :0]的
RXSTA [2 :0]的
TXDA [7 :0]的
TXCTA [1 :0]的
REFCLKA ±
REFCLKB ±
REFCLKC ±
REFCLKD ±
x10
x11
x10
x11
x10
x11
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
串行器
解串器
串行器
解串器
串行器
解串器
串行器
解串器
TX
RX
TX
RX
TX
RX
TX
RX
INA1
INA2
OUTB1
OUTB2
OUTA1
OUTA2
INB1
INB2
OUTD1
OUTD2
OUTC1
OUTC2
文件编号: 38-02065牧师* I
INC1
INC2
IND1
IND2
第48 4
CYP15G0403DXB
发送通道框图
REFCLKA +
REFCLKA ±
TXRATEA
SPDSELA
TXCLKOA
TXERRA
TXCLKA
TXCKSELA
0
1
位速率时钟
TXLB [ A..D ]的内部串行环回信号
=内部信号
发送
PLL
发送
PLL
时钟
倍增器
时钟
乘法器
字符速率时钟A
PABRSTA
OEA[2..1]
ENCBYPA
OEA[2..1]
TXBISTA
BIST LFSR
BIST LFSR
8
TXDA [7 :0]的
相位对齐
相位对齐
卜FF器
卜FF器
2
TXCTA [1 :0]的
REFCLKB +
REFCLKB ±
TXRATEB
SPDSELB
TXCLKOB
TXERRB
TxCLKB
TXCKSELB
0
10
10
编码器
8B/10B
编码器
输入
注册
10
10
OUTA1+
OUTA1–
OUTA2+
OUTA2–
TXLBA
位速率时钟
发射PLL
时钟乘法器B
字符速率时钟B
PABRSTB
1
OEB[2..1]
ENCBYPB
TXBISTB
OEB[2..1]
相位对齐
相位对齐
卜FF器
卜FF器
BIST LFSR
BIST LFSR
输入
注册
TXDB [7 :0]的
TXCTB [1 :0]的
REFCLKC +
REFCLKC ±
TXRATEC
SPDSELC
TXCLKOC
TXERRC
TXCLKC
TXCKSELC
10
10
编码器
8B/10B
编码器
8
2
10
10
OUTB1+
OUTB1–
OUTB2+
OUTB2–
TXLBB
位速率时钟
发射PLL
时钟乘法器
字符速率时钟
PABRSTC
0
1
OEC[2..1]
ENCBYPC
TXBISTC
OEC[2..1]
相位对齐
卜FF器
BIST LFSR
8
输入
注册
TXDC [7 :0]的
2
TXCTC [1 :0]的
10
10
8B/10B
编码器
10
10
OUTC1+
OUTC1–
OUTC2+
OUTC2–
TXLBC
REFCLKD +
REFCLKD ±
TXRATED
SPDSELD
TXCLKOD
TXERRD
TXCLKD
TXCKSELD
0
1
PABRSTD
字符速率时钟
发射PLL
时钟乘法器
位速率时钟
OED[2..1]
ENCBYPD
OED[2..1]
TXBISTD
相位对齐
卜FF器
BIST LFSR
输入
注册
8B/10B
编码器
TXDD [7 :0]的
TXCTD [1 :0]的
8
2
10
10
10
10
OUTD1+
OUTD1–
OUTD2+
OUTD2–
TXLBD
文件编号: 38-02065牧师* I
第48 5
CYP15G0403DXB
CYV15G0403DXB
CYW15G0403DXB
独立时钟四路的HOTLink II
收发器
特点
第二代的HOTLink
技术
符合多种标准
- ESCON , DVB -ASI , SMPTE- 292M , SMPTE- 259M ,光纤
通道和千兆以太网( IEEE802.3z支持)
- CPRI 兼容
- CYW15G0403DXB符合OBSAI - RP3
- 8B / 10B编码数据位或10位未编码数据
四通道收发器从195到操作
1500 MBd的串行数据速率
- CYW15G0403DXB工作在195 1540 MBd的
- 总吞吐量高达12千兆位/秒
第二代的HOTLink技术
真正独立通道
- 每个通道可以在不同的信令速率工作
- 每个信道可以传输不同类型的数据的
可选的输入/输出时钟选项
内部锁相环( PLL)的与无外部PLL
组件
双差分PECL兼容每通道串行输入
内部DC -恢复
双差分PECL兼容的每个串行输出
通道
- 匹配的50Ω传输线源
- 无需外部偏置电阻
- 信令速率控制的边缘速率
多帧接收成帧器提供对齐选项
- 比特和字节对齐
- 逗号或全部K28.5检测
- 单或多字节成帧器的字节对齐
- 低延时选项
同步LVTTL并行接口
JTAG边界扫描
内置自测试(BIST ),用于在高速链路的测试
兼容
- 光纤模块
- 铜电缆
- 电路板走线
每通道链路质量指示
- 模拟信号检测
- 数字信号检测
低功耗3W @ 3.3V典型
3.3V单电源供电
256球热增强型BGA
提供无铅封装选项
0.25μ BiCMOS技术
功能说明
该CYP ( V) 15G0403DXB
[1]
独立时钟四
的HOTLink II收发器是一个点 - 到 - 点或点对多
点通信构建模块实现数据传输
以上各种像光纤的高速串行链路,
平衡和不平衡的铜传输线。该
信号速率可以是在195到1500的范围内的任意位置
MBd的每个串行链路。每个通道独立操作
用自己的参考时钟允许不同速率。每
发送通道并行接收字符的输入
注册,每个字符的传输编码,然后
将其转换为串行数据。每个接收通道接收串行
数据,并将其转换为并行数据,将该数据解码成
人物,并介绍了这些字符的输出
注册。
图1 2页
显示了典型的连接
独立主机系统和相应的
CYP ( V) ( W) 15G0403DXB芯片
该CYW15G0403DXB
[1]
工作在195到1540 MBd的,
它包括运行在两者的OBSAI RP3数据速率
1536 MBd的和768 MBd的。
该CYV15G0403DXB满足SMPTE- 259M和
SMPTE- 292M符合按照SMPTE EG34-1999病理
逻辑测试要求。
As
a
第二代
的HOTLink
设备,
CYP ( V) ( W) 15G0403DXB扩展的HOTLink家庭
增强的集成和更快的数据传输速率的水平,而
保持串行链路兼容性(数据,指令,和
BIST )与其他HOTLink器件。发送( TX )第
该CYP ( V) (W)的15G0403DXB四的HOTLink II由
四个独立的字节宽的通道。每个通道都可以
接受任一8位的数据字符或预先编码的10位的反
使命字符。数据字符可以从通过
发送输入注册到一个集成的8B / 10B编码器到
改善其串行传输特性。这些
编码的字符,然后序列化和输出双
正ECL ( PECL )兼容差分传输线
在比特率的10或20倍的输入参考驱动程序
时钟用于该信道。
.
1. CYV15G0403DXB指的是SMPTE 259M和SMPTE 292M标准的设备。 CYW15G0403DXB指OBSAI RP3兼容设备(最大工作
数据速率为1540 MBd的) 。 CYP15G0403DXB指的是设备不符合SMPTE 259M和SMPTE 292M病理测试要求,也OBSAI
1536 MBd的RP3操作数据速率。 CYP ( V) ( W) 15G0403DXB指的是所有三种设备。
赛普拉斯半导体公司
文件编号: 38-02065牧师* F
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2007年5月2日
[+ ]反馈
CYP15G0403DXB
CYV15G0403DXB
CYW15G0403DXB
图1的HOTLink II系统连接
10
10
10
10
10
10
独立
CYP(V)(W)15G0403DXB
10
串行链接
独立
CYP(V)(W)15G0403DXB
10
10
10
10
串行链接
背板或
电缆
连接
10
10
10
10
串行链接
该CYP ( V)的接收(RX )部分( W) 15G0403DXB
四路的HOTLink II由四个独立的字节宽
通道。每个信道接收的串行位流从一个
两个PECL兼容差分线路接收器,并使用
一个完全集成的时钟和数据恢复PLL ,
恢复必要的数据recon-的定时信息
梁支。每个恢复的比特流进行反序列化和
成帧成字符, 8B / 10B解码,并且检查
传输错误。恢复解码字符,然后
写入到内部弹性缓冲器,并呈现给
目标主机系统。
集成的8B / 10B编码器/解码器,可以绕过
,在目前外部编码或加密数据系统
并行接口。
并行I / O接口可用于众多被构造
时钟的形式来提供系统的最高灵活性
架构。除了时钟信号的发射路径与
本地参考时钟,所述接收接口也可以是
配置为呈现相对的数据到一个恢复的时钟或一个
本地参考时钟。
每个发送和接收通道包含独立
BIST模式发生器和检查。这BIST硬件
允许在高速测试的高速串行数据路径
每个发射和接收部分,并且横跨在互连
necting链接。
该CYP ( V) ( W) 15G0403DXB是理想的应用程序移植
其中不同的数据速率和串行接口标准
必要为每个信道。一些应用包括
多协议路由器,聚合设备和交换机。
文件编号: 38-02065牧师* F
第45 2
系统主机
10
串行链接
系统主机
[+ ]反馈
CYP15G0403DXB
CYV15G0403DXB
CYW15G0403DXB
CYP ( V) ( W) 15G0403DXB收发器逻辑框图
RXDB [7 :0]的
RXSTB [2 :0]的
RXDC [7 :0]的
RXSTC [2 :0]的
RXDD [7 :0]的
RXSTD [2 :0]的
x11
TXDB [7 :0]的
TXCTB [1 :0]的
TXDC [7 :0]的
TXCTC [1 :0]的
TXDD [7 :0]的
TXCTD [1 :0]的
x10
RXDA [7 :0]的
RXSTA [2 :0]的
TXDA [7 :0]的
TXCTA [1 :0]的
REFCLKA ±
REFCLKB ±
REFCLKC ±
REFCLKD ±
x10
x11
x10
x11
x10
x11
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
串行器
解串器
串行器
解串器
串行器
解串器
串行器
解串器
TX
RX
TX
RX
TX
RX
TX
RX
INA1±
INA2±
OUTB1±
OUTB2±
OUTA1±
OUTA2±
INB1±
INB2±
OUTD1±
OUTD2±
文件编号: 38-02065牧师* F
OUTC1±
OUTC2±
INC1±
INC2±
IND1±
IND2±
第45 3
[+ ]反馈
CYP15G0403DXB
CYV15G0403DXB
CYW15G0403DXB
发送通道框图
REFCLKA +
REFCLKA ±
TXRATEA
SPDSELA
TXCLKOA
TXERRA
TXCLKA
TXCKSELA
0
1
位速率时钟
TXLB [ A..D ]的内部串行环回信号
=内部信号
发送
PLL
发送
PLL
时钟
倍增器
时钟
乘法器
字符速率时钟A
PABRSTA
OEA[2..1]
ENCBYPA
OEA[2..1]
TXBISTA
BIST LFSR
BIST LFSR
8
TXDA [7 :0]的
相位对齐
相位对齐
卜FF器
卜FF器
2
TXCTA [1 :0]的
REFCLKB +
REFCLKB ±
TXRATEB
SPDSELB
TXCLKOB
TXERRB
TxCLKB
TXCKSELB
0
10
10
编码器
8B/10B
编码器
输入
注册
10
10
OUTA1+
OUTA1–
OUTA2+
OUTA2–
TXLBA
位速率时钟
发射PLL
时钟乘法器B
字符速率时钟B
PABRSTB
1
OEB[2..1]
ENCBYPB
TXBISTB
OEB[2..1]
相位对齐
相位对齐
卜FF器
卜FF器
BIST LFSR
BIST LFSR
输入
注册
TXDB [7 :0]的
TXCTB [1 :0]的
REFCLKC +
REFCLKC ±
TXRATEC
SPDSELC
TXCLKOC
TXERRC
TXCLKC
TXCKSELC
10
10
编码器
8B/10B
编码器
8
2
10
10
OUTB1+
OUTB1–
OUTB2+
OUTB2–
TXLBB
位速率时钟
发射PLL
时钟乘法器
字符速率时钟
PABRSTC
0
1
OEC[2..1]
ENCBYPC
TXBISTC
OEC[2..1]
相位对齐
卜FF器
BIST LFSR
8
输入
注册
TXDC [7 :0]的
2
TXCTC [1 :0]的
10
10
8B/10B
编码器
10
10
OUTC1+
OUTC1–
OUTC2+
OUTC2–
TXLBC
REFCLKD +
REFCLKD ±
TXRATED
SPDSELD
TXCLKOD
TXERRD
TXCLKD
TXCKSELD
0
1
PABRSTD
字符速率时钟
发射PLL
时钟乘法器
位速率时钟
OED[2..1]
ENCBYPD
OED[2..1]
TXBISTD
相位对齐
卜FF器
BIST LFSR
输入
注册
8B/10B
编码器
TXDD [7 :0]的
TXCTD [1 :0]的
8
2
10
10
10
10
OUTD1+
OUTD1–
OUTD2+
OUTD2–
TXLBD
文件编号: 38-02065牧师* F
第45 4
[+ ]反馈
CYP15G0403DXB
CYV15G0403DXB
CYW15G0403DXB
接收路径框图
TXLB [ A..D ]的内部串行环回信号
=
内部信号
RESET
TRST
SPDSELA
RXPLLPDA
SDASELA [1 :0]的
LPENA
INSELA
INA1+
INA1–
INA2+
INA2–
TXLBA
ULCA
SPDSELB
RXPLLPDB
SDASELB [1 :0]的
LPENB
INSELB
INB1+
INB1–
INB2+
INB2–
TXLBB
ULCB
SPDSELC
RXPLLPDC
SDASELC [1 :0]的
LPENC
INSELC
INC1+
INC1–
INC2+
INC2–
TXLBC
ULCC
SPDSELD
RXPLLPDD
SDASELD [1 :0]的
LPEND
INSELD
IND1+
IND1–
IND2+
IND2–
TXLBD
ULCD
LDTDEN
RFMODE [ A..D ] [1 :0]的
RFEN [ A..D ]
FRAMCHAR [ A..D ]
DECMODE [ A..D ]
RXBIST [ A..D ]
RXCKSEL [ A..D ]
DECBYP [ A..D ]
RXRATE [ A..D ]
JTAG
边界
扫描
调节器
接受
信号
MONITOR
TMS
TCLK
TDI
TDO
LFIA
成帧器
弹性
卜FF器
10B/8B
BIST
产量
注册
时钟&
数据
恢复
PLL
8
3
RXDA [7 :0]的
RXSTA [2 :0]的
时钟
SELECT
接受
信号
MONITOR
÷2
RXCLKA +
RXCLKA-
金狮森林工业
成帧器
弹性
卜FF器
10B/8B
BIST
产量
注册
8
3
RXDB [7 :0]的
时钟&
数据
恢复
PLL
RXSTB [2 :0]的
时钟
SELECT
接受
信号
MONITOR
÷2
RXCLKB +
RXCLKB-
LFIC
成帧器
弹性
卜FF器
10B/8B
BIST
产量
注册
8
3
RXDC [7 :0]的
时钟&
数据
恢复
PLL
RXSTC [2 :0]的
时钟
SELECT
接受
信号
MONITOR
÷2
RXCLKC +
RXCLKC-
LFID
弹性
卜FF器
10B/8B
BIST
产量
注册
成帧器
时钟&
数据
恢复
PLL
8
3
RXDD [7 :0]的
RXSTD [2 :0]的
时钟
SELECT
÷2
RXCLKD +
RXCLKD-
文件编号: 38-02065牧师* F
第45 5
[+ ]反馈
查看更多CYP15G0403DXB-BGXCPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2881677436 复制 点击这里给我发消息 QQ:2881620402 复制

    电话:18922805453
    联系人:连
    地址:福田区华强北路1019号华强广场D座23楼

    CYP15G0403DXB-BGXC
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CYP15G0403DXB-BGXC
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:3003319701 复制
电话:0755-23612326
联系人:唐
地址:福田区振兴路华康大厦1栋519室
CYP15G0403DXB-BGXC
BGA
2019
10200
CYPRESS
原装正品 钻石品质 假一赔十
QQ: 点击这里给我发消息 QQ:2881936556 复制 点击这里给我发消息 QQ:1838629145 复制 点击这里给我发消息 QQ:1366534167 复制

电话:0755-88917652分机801-83200050
联系人:柯
地址:深圳市福田区华强北振兴华101号华匀大厦二栋五楼516室 本公司可以开13%增值税发票 以及3%普通发票!!
CYP15G0403DXB-BGXC
CYPRESS
1926+
9852
BGA256
只做原装正品假一赔十为客户做到零风险!!
QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CYP15G0403DXB-BGXC
CYPRESS
2425+
11280
BGA-256
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:3004005668 复制 点击这里给我发消息 QQ:962143175 复制

电话:15914072177
联系人:林先生
地址:深圳市福田区华强北街道佳和潮流前线商场负一楼1A236
CYP15G0403DXB-BGXC
CYPRESS/赛普拉斯
24+
32883
BGA256
公司现货,全新原厂原装正品!
QQ: 点击这里给我发消息 QQ:97877807 复制

电话:171-4755-1968(微信同号)
联系人:周小姐171-4755-196微信同号,无线联通更快捷!8
地址:体验愉快问购元件!帮您做大生意!!深圳市福田区3037号南光捷佳大厦2418室
CYP15G0403DXB-BGXC
CYPRESS
24+
40
BGA-256
1453¥/片,★体验愉快问购元件!!就找我吧!单价:1453元
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
CYP15G0403DXB-BGXC
Infineon Technologies
24+
10000
256-L2BGA(27x27)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881793588 复制

电话:0755-88291559
联系人:陈泽强
地址:深圳市福田区华强北深南中路2068号华能大厦23楼2312-2313-2318
CYP15G0403DXB-BGXC
CYPRESS
2443+
23000
FBGA
一级代理专营,原装现货,价格优势
QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
CYP15G0403DXB-BGXC
CYPRESS
24+
27200
BGA
全新原装现货,原厂代理。
QQ: 点击这里给我发消息 QQ:1002316308 复制 点击这里给我发消息 QQ:515102657 复制
电话:0755-83777708/83777607/82799993
联系人:朱咸华
地址:美驻深办公室:深圳市福田区华强北上步工业区201栋4楼A18室/ 分公司:深圳华强北深纺大厦C座西7楼/ 市场部:华强北新亚洲电子市场3B047展销柜
CYP15G0403DXB-BGXC
Cypress
25+23+
25500
绝对原装正品现货/优势渠道商、原盘原包原盒!
QQ: 点击这里给我发消息 QQ:2236823936 复制

电话:0755-82569753-32922817-36561078-801
联系人:李小姐
地址:深圳市福田区华强北振兴路101号华匀大厦2栋5楼508-510室 本公司可以开13%增值税发票 以及3%普通发票!!
CYP15G0403DXB-BGXC
CYPRESS
1922+
6852
BGA
只做原装正品假一赔十为客户做到零风险!!
查询更多CYP15G0403DXB-BGXC供应信息

深圳市碧威特网络技术有限公司
 复制成功!