初步
CYP15G0402DX
四HOTLinkII SERDES
特点
第二代的HOTLink
技术
光纤通道和千兆以太网标准
10位未编码的数据传输
- 总吞吐量的12 GB /秒
可选的奇偶校验/产生
四个独立控制的10位通道
可选的输入时钟选项
用户可选择成帧字符
- +逗号,逗号±或全K28.5检测
- 单或成帧器多字符字符对齐
换货
- 低延时选项
同步并行输入接口
- 用户可配置的阈值电平
- 兼容LVTTL , LVCMOS , LVTTL
同步并行输出接口
- 兼容LVTTL , LVCMOS , LVTTL
200至1500 MBd的串行信号传输速率
内部锁相环无需外部PLL元件
- 每通道独立的时钟和数据恢复PLL
- 公共传输时钟倍频PLL
差分PECL兼容的串行输入
差分PECL兼容的串行输出
—
来源相匹配的50Ω传输线
- 无需外部电阻器
—
可调幅度为100Ω或150Ω平衡
负载
兼容光纤模块和铜电缆
JTAG边界扫描
内置自测试(BIST ),用于在高速链路的测试
每通道链路质量指示
- 模拟信号检测
- 数字信号检测
低功耗3W典型
256焊球BGA
0.25μ BiCMOS技术
功能说明
该CYP15G0402DX四HOTLinkII SERDES是
点 - 点通信积木允许
在高速串行链路传输的预编码数据的
(光纤,平衡和非平衡传输铜
线)的速度范围从200到每串1500 M波特
链接。
每一个发射信道接收的预编码的10位的反
在一个输入寄存器中的任务的字符,串行化每
性格,并驱动它一个PECL兼容差分线
驱动程序。各个接收信道接收的串行数据流在一
差动线路接收器,反序列化流为10位
字符,帧这些字符为正确的10位
字符的边界,并且该数据变为寄存器输出
用回收的字符时钟。
图1
说明典型
独立的系统和一个之间的连接
CYP15G0402DX.
As
a
第二代
的HOTLink
设备,
该
CYP15G0402DX扩展的HOTLink家人更快的数据
率,同时保持与其它串行链路兼容性
HOTLink器件。
10
串行链接
10
独立
通道
收发器
独立
通道
收发器
独立
通道
收发器
独立
通道
收发器
10
10
系统主机带编码器/解码器
赛普拉斯半导体公司
文件编号: 38-02023牧师* B
系统主机带编码器/解码器
10
10
CYP15G0402DX
10
10
串行链接
10
10
10
10
串行链接
10
10
10
10
串行链接
电缆或
光纤
连接
图1. CYP15G0402DX的HOTLink II系统连接
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2002年2月14日
初步
CYP15G0402DX
在CYP15G0402DX四HOTLinkII的发送部分
SERDES包括接受一个四字节宽的通道
预编码在每个时钟周期的字符。传输
字符从发送输入寄存器传递给
序列化。序列化的字符是从differ-输出
在一个比特率的10倍或20倍的无穷区间传输线驱动器
输入参考时钟。
在CYP15G0402DX四的HOTLink II的接收部分
SERDES由四个字节宽的通道。每个通道
接收串行比特流从PECL兼容differ-
无穷区间线路接收器,并使用一个完全集成的PLL
时钟同步,恢复定时信息
必要时进行数据重建。每个恢复的位流
反序列化,并装裱成字符。回收
字符然后被传递到接收器输出寄存器
连同一个恢复的字符时钟。
在并行LVTTL输入接口使用不同的时钟
源,以提供在系统架构的灵活性。该
接收输出接口可以被配置为输出数据
与字符速率或半字符速率时钟。既真实,
补充恢复时钟输出可供选择。
每个发送和接收通道包含独立
内建自测试( BIST )模式发生器和检查器。这
BIST硬件允许全速测试接口数据
路径。
的HOTLink II器件非常适用于多种应用
有高速更换并行接口,点至点
串行links.Some应用包括互联
在交换机,路由器,服务器和视频传输的背板
任务系统
收发器逻辑框图
RXDB [9:0 ]
RXDA [9:0 ]
RXDC [9:0 ]
TXDA [9:0 ]
RXDD [9:0 ]
x10
TXDB [9:0 ]
TXDC [9:0 ]
TXDD [9:0 ]
x10
x10
x10
x10
x10
x10
x10
相
对齐
卜FF器
串行器
成帧器
相
对齐
卜FF器
串行器
成帧器
相
对齐
卜FF器
串行器
成帧器
解串器
相
对齐
卜FF器
串行器
成帧器
解串器
解串器
解串器
TX
RX
TX
RX
TX
RX
TX
RX
OUTA-
INA-
OUTB-
INB-
OUTC ±
INC ±
OUTD ±
文件编号: 38-02023牧师* B
第27 2
IND ±