添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1349页 > CY7C954DX-AC
54DX
CY7C954DX
ATM HOTLink收发器
特点
第二代HOTLink技术
UTOPIA I级和II兼容主机总线接口
三个位多PHY的地址功能内置
三个用户可选启动细胞标记/指标中
内置256个字符的同步FIFO
内置的ATM信头差错控制( HEC )
自动发送-HEC插入&接收机-HEC
无效的ATM信元的FIFO单元级别的冲洗
ATM论坛,光纤通道,以及ESCON兼容
8B / 10B编码器/解码器
50到200 MBd的串行信号传输速率
内部锁相环无需外部PLL元件
双差分PECL兼容的串行输入
双差分PECL兼容的串行输出
兼容光纤模块和铜电缆
内建自测试( BIST )的链路测试
链路质量指示
+ 5.0V单
±10%
供应
100引脚TQFP
0.35μ CMOS技术
技术,功能和过场积分证明
CY7B923 / 933的HOTLink 。
在CY7C954DX的HOTLink的发送部分已
配置成接受在每个时钟周期8位数据字,
和并行数据存储到一个内部发送FIFO 。数据
从发送FIFO读出和使用的EM被编码
床8B / 10B编码,以提高其串行传输
的特点。这些编码的字符,然后序列化
和两个伪ECL输出( ECL参考+ 5.0V )
在一个比特率的兼容差分传输线驱动器
10倍的输入参考时钟。
在CY7C954DX的HOTLink的接收部分接受
串行比特流由两个PECL兼容差1
线路接收器,并使用一个完全集成的PLL时钟
同步器,恢复必要的定时信息
数据重构。回收的比特流进行反序列化
和装裱成字符, 8B / 10B解码,并检查
传输错误。恢复解码字符重新
构造成8位数据字,写入到内部
接收FIFO ,并提交到目标主机系统。
对于那些需要更大的FIFO存储capa-系统
相容性,外部的FIFO可以被直接耦合到
CY7C954DX设备无需通过AD-并行接口
ditional胶合逻辑的单PHY的连接。
将TTL并行I / O接口可以被配置为一个
FIFO (可配置为UTOPIA仿真或深度expan-
锡永通过外部的FIFO )或作为流水线寄存器增量。
FIFO的配置对于时间的交通优化
独立的(异步)的8位字符的面向数据
通过链路。内置自测试( BIST )码型发生器和
检查允许在速度测试高速串行
在这两种中的发送数据的路径和接收部分,并且
整个互连链路。
HOTLink器件非常适用于多种应用场合
并行接口可以被替换为高速,点对
指向串行链路。一些应用包括互连
工作站,背板,服务器,海量存储,并且视频
传输设备。
功能说明
200 MBd的CY7C954DX的HOTLink收发器是一个点 -
对点通信积木允许的传送
在高速串行链路数据(光纤,平衡,和
铜不平衡传输线路)的速度范围BE-
吐温50和200 MBd的。发射部分接收杆
可选择宽度的等位基因数据,并将其转换为串行数据,
而接收部分接收的串行数据,并将其转换
平行可选宽度的数据。
图1
说明典型
两个独立的主机系统和cor-之间的连接
响应CY7C954DX部分。作为第二代
的HOTLink器件的CY7C954DX提供增强级
成帧器
解串器
串行器
8B/10B
编码器
FIFO
接受
数据
接受
系统主机
解码器
8B/10B
串行链路
发送
FIFO
发送
数据
系统主机
控制
CY7C954DX
状态
串行器
编码器
8B/10B
FIFO
发送
数据
发送
串行链路
CY7C954DX
解串器
成帧器
8B/10B
解码器
接受
FIFO
控制
状态
接受
数据
图1的HOTLink系统连接
的HOTLink是赛普拉斯半导体公司的注册商标。
ESCON是国际商业机器公司的注册商标。
赛普拉斯半导体公司
文件编号: 38-02007牧师**
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2000年6月10日
CY7C954DX
CY7C954DX收发器逻辑框图
TX
状态
3
TXDATA
控制
14
11
模式
控制
TXCLK
模式
REFCLK
6
4
11
RX
状态
RXDATA
RXCLK
控制
ADDRSEL [2 :0]的
TXADDR [2 :0]的
RXADDR [2 :0]的
TXEN *
RXEN *
TXRST *
RXRST *
RFEN
TXBISTEN *
RXBISTEN *
复位*
模式
RANGESEL
SPDSEL
RXMODE [1 :0]的
EXTFIFO
TEST *
RxStatus
LFI *
RXEMPTY *
RxClav
RXFULL *
TX状态
TXEMPTY *
TxClav
TXFULL *
输出寄存器
输出寄存器
输入寄存器
FL AGS
接受
FIFO
FL AGS
发送
FIFO
发送
PLL时钟
倍增器
弹性
卜FF器
MUX
发送
格式化
流水线寄存器
HEC生成
接受
控制
状态
接受
格式化
流水线寄存器
HEC检查
电池丢弃策略
BIST LFSR
8B / 10B解码器
BIST LFSR
8B / 10B编码器
发送
控制
状态
解串器
成帧器
时钟
分频器
串行移位器
位时钟
路由矩阵
接受
时钟/数据
恢复
位时钟
环回
控制
DLB [1 :0]的
LOOPTX
3
环回
控制
文件编号: 38-02007牧师**
信号
验证
OUTA
INA
OUTB
CURSETB
CURSETA
INB
A / B *
卡尔代
第43 2
CY7C954DX
引脚配置
RXBISTEN *
CURSETB
TQFP
顶视图
CURSETA
卡尔代
OUTB +
OUTB-
OUTA +
OUTA-
VDDA
VDDA
VDDA
VDDA
VDDA
VDDA
VSSA
VSSA
VSSA
VSSA
VSSA
VSSA
INA +
INB +
INA-
INB-
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
TEST *
A / B *
LFI *
DLB[1]
DLB[0]
LOOPTX
TXBISTEN *
RXCLK
TXADDR[2]
RXFULL *
VSS
REFCLK
VSS
VDD
VSS
TXRST *
VDD
TXEN *
RxClav
TXSC / D *
RXEMPTY *
TXDATA[0]
RxSOC
RXMODE[1]
RXMODE[0]
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
VSSA
75
74
73
72
71
70
69
68
67
66
65
64
SPDSEL
RANGESEL
RFEN
TXFULL *
RXADDR[2]
TxClav
RXEN *
TXCLK
RXRST *
VSS
RXSC / D *
VDD
VSS
VDD
RXDATA[0]
TXEMPTY *
RXDATA[1]
TxSOC
VSS
TXSVS
VDD
TXADDR[1]
RXDATA[2]
复位*
VSS
CY7C954DX
63
62
61
60
59
58
57
56
55
54
53
52
51
RXRVS
RXADDR[1]
RXADDR[0]
TXADDR[0]
TXDATA[1]
TXDATA[2]
RXDATA[7]
RXDATA[6]
RXDATA[5]
RXDATA[4]
ADDRSEL[1]
ADDRSEL[2]
RXDATA[3]
TXDATA[3]
TXDATA[4]
TXDATA[6]
TXDATA[5]
TXDATA[7]
EXTFIFO
VSS
VSS
VSS
VSS
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
存储温度................................. -65 ° C至+ 150°C
环境温度与
电源应用............................................. -55 ° C至+ 125°C
电源电压对地电位............... -0.5V至+ 6.5V
直流电压应用到输出的
在高阻状态.........................................- 0.5V至V
DD
+0.5V
输出电流转换成TTL输出( LOW ) ...................... 30毫安
直流输入电压..................................... -0.5V至V
DD
+0.5V
静电放电电压......................................... > 2001年V
(每MIL -STD -883方法3015 )
闩锁电流.............................................. ...... > 200毫安
工作范围
范围
广告
环境
温度
0 ° C至+ 70°C
V
CC
5.0V
±
10%
文件编号: 38-02007牧师**
ADDRSEL[0]
VDD
第43 3
CY7C954DX
引脚说明
针#
名字
I / O特性
TTL输入,采样
在TXCLK ↑ ,
内部上拉
TTL输入,采样
在TXCLK ↑ ,
内部上拉
TTL输入,采样
在TXCLK ↑ ,
内部上拉
TTL输入,采样
在TXCLK ↑ ,
内部上拉
TTL输入,采样
在TXCLK ↑ ,
内部上拉
TTL输入,采样
在TXCLK ↑ ,
在内部上拉
TTL时钟输入,
内部上拉
三态TTL输出,
以下更改
TXCLK ↑
并行发送数据输入。
这些输入包含被写入到发送FIFO中时,数据
TXADDR [2:0 ]匹配ADDRSEL [2:0 ]和发送器输入被选中
TXEN * 。
发送发送违反符号输入。
此输入与TXSOC和TXSC / D *解释(见
表1
详细说明) 。
发射单元格输入启动。
这个输入被用作消息帧定界符来表示的初
数据分组。它与TXSVS和TXSC / D *一起解析(见
表1
详细说明) 。
发送特殊字符或数据选择输入。
该输入与TXSVS和TXSOC一起解析(见
表1
DE-为
尾巴) 。
发送使能输入。
数据使能为TXDATA总线写操作。 config-时,低电平有效
置的乌托邦时机,当配置为级联时序高电平有效。
发送地址选择输入。
这是匹配ADDRSEL三个比特的发送端口地址[2 :0]的
以使从发送系统的数据传输。
发送FIFO时钟。
输入时钟用于发射的并行接口。用于采样的所有发射
FIFO相关的接口信号。
发送FIFO满状态标志。
当配置为UTOPIA时间,高电平有效,当配置为低电平有效
级联时机。当TXFULL *首先断言,发送FIFO可以
仍然接受最少四个写周期而不会丢失数据。 FIFO标志
更新1 TXCLK周期中的地址匹配条件存在后。
发送FIFO单元可用状态标志。低电平有效。
TXCLAV被置为低电平时,发送FIFO有足够的空间来
插入一个或多个53个字节的ATM信元。
仅在“全片”复位TXCLAV被强制为高阻状态(即,同时
RESET *为低时),或在循环后一个“不相符”在TXADDR [ 2:0] 。 (使用
轮询FIFO状态。 )
FIFO标志更新1 TXCLK周期后,地址匹配条件
存在。
60
TXEMPTY *
三态TTL输出,
以下更改
TXCLK ↑
发送FIFO空状态标志。
当配置为UTOPIA时间,高电平有效,当配置为低电平有效
级联时机。
TXEMPTY *被断言或者当没有数据被装载到发送
FIFO中时,或者当发送FIFO被清空以任一发送FIFO
复位或由FIFO的内容的正常传输。
当TXBISTEN *为低电平时, TXEMPTY *成为发射BIST-
循环计数器指标。在这种模式下TXEMPTY *被认定为1 TXCLK
期间在每个发送出的BIST序列的末端。
FIFO标志更新1 TXCLK周期后,地址匹配条件
存在。
信号说明
发射路径信号
44 ,42, TXDATA [7 :0]的
40, 36,
34, 32,
30, 22
56
TXSVS
58
TxSOC
20
TXSC / D *
18
TXEN *
9, 54,
46
68
TXADDR [2 :0]的
TXCLK
72
TXFULL *
70
TxClav
三态TTL输出,
以下更改
TXCLK ↑
文件编号: 38-02007牧师**
第43 4
CY7C954DX
引脚说明
(续)
针#
16
名字
TXRST *
I / O特性
TTL输入,内部
拉,上采样
TXCLK ↑ ,
内部上拉
TTL输入,
异步,
内部上拉
发送FIFO复位。
当TXRST *被采样有效(低电平),八年以上TXCLK周期,一
开始对发送FIFO复位操作。
发射器BIST启用。
当TXBISTEN *为低时,所述发送器产生一个511个字符的可重复性
荷兰国际集团的序列,可以被用来验证链路的完整性。发送返回
正常运行时, TXBISTEN *高。所有发送FIFO读操作
当BIST活跃ations暂停。
并行数据输出。
这些输出变化所RXCLK ,上升沿时启用
输出数据(设备RXADDR [2:0 ]的地址相匹配ADDRSEL [2:0 ]和
通过RXEN *选择) 。
接到违反标志指示。
在接收模式下( 11 ) ,这个输出是数据已经被接收指示器
持续的错误,并且在与RXSC / D *和RXSOC一起被解码,
表4
来指示在特定的特殊字符代码的存在
接收到的数据流。
这个输出是未用于其它接收模式,不同之处在于RXRVS用于
举报字符不匹配时RXBISTEN *为低
此以下RXCLK的上升沿输出变化,当使能
输出数据(设备RXADDR [2:0 ]的地址相匹配ADDRSEL [2:0 ]和
通过RXEN *选择) 。
23
RxSOC
三态TTL输出,
以下更改
RXCLK ↑
接收小区中开始。
这个输出是指标为小单元的起始之一,在被解码
与RXSC / D *和RXRVS ,每一起
表4
以指示存在
具体的特殊字符代码所接收的数据流。
此以下RXCLK的上升沿输出变化,当使能
输出数据(设备RXADDR [2:0 ]的地址相匹配ADDRSEL [2:0 ]和
通过RXEN *选择) 。
65
RXSC / D *
三态TTL输出,
以下更改
RXCLK ↑
收到特殊字符或数据指标。
这个信号是使用特殊字符和数据字节之间进行区分。
它也被解码与RXSOC和RXRVS相结合,每
表4
to
指示的特定特殊字符代码中的接收数据的存在
流。
此以下RXCLK的上升沿输出变化,当使能
输出数据(设备RXADDR [2:0 ]的地址相匹配ADDRSEL [2:0 ]和
通过RXEN *选择) 。
69
RXEN *
TTL输入,采样
在RXCLK ↑ ,
内部上拉
TTL输入,采样
在RXCLK ↑
TTL输出时钟
内部上拉
接收使能。
数据使能为RXDATA总线写入和读取操作。低电平有效时,
配置UTOPIA时机,当配置为级联高电平有效时序
荷兰国际集团作为由EXTFIFO引脚决定。
收货地址输入。
这是3比特,接收该被匹配到ADDRSEL端口地址[2:0 ]来
使数据传送到接收系统。
接收时钟。
这个时钟是接收接口的输入时钟和用于控制接收
FIFO读,复位和串行寄存器访问操作。
信号说明
7
TXBISTEN *
接收路径信号
41 , 43 , RXDATA [ 7 : 0 ]
45, 47,
48, 53,
59, 61
29
RXRVS
三态TTL输出,
以下更改
RXCLK ↑
三态TTL输出,
以下更改
RXCLK ↑ ,
内部上拉
71,31,
33
8
RXADDR [2 :0]的
RXCLK
文件编号: 38-02007牧师**
第43 5
查看更多CY7C954DX-ACPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C954DX-AC
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:280773285 复制 点击这里给我发消息 QQ:2748708193 复制
电话:0755-83015506-23947236
联系人:朱先生
地址:广东省深圳市福田区华强北路上步工业区101栋518室
CY7C954DX-AC
CYPRESS
24+
9850
SOJ-28L
100%原装正品,可长期订货
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
CY7C954DX-AC
CYPRESS/赛普拉斯
最新环保批次
28500
SOJ-28L
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
CY7C954DX-AC
CYPRESS/赛普拉斯
最新环保批次
28500
SOJ-28L
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C954DX-AC
√ 欧美㊣品
▲10/11+
9379
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C954DX-AC
√ 欧美㊣品
▲10/11+
9571
贴◆插
【dz37.com】实时报价有图&PDF
查询更多CY7C954DX-AC供应信息

深圳市碧威特网络技术有限公司
 复制成功!