CY7C68300B/CY7C68301B
CY7C68320/CY7C68321
EZ- USB AT2LP USB 2.0到ATA / ATAPI桥
1.0
特点( CY7C68300B / CY7C68301B和
CY7C68320/CY7C68321)
支持CF卡和一个ATA / ATAPI设备
可放置在高阻抗的ATA接口(高阻) ,以
允许共享ATA总线与另一控制器(例如
一个IEEE - 1394 ATA桥接芯片和MP3解码器)
支持通过USB板级制造测试
接口
低功耗3.3V工作电压
原生USB海量存储类驱动程序完全兼容
适用于Windows赛普拉斯海量存储类驱动程序
( 98SE , ME , 2000,XP )和Mac OS X
固定功能的大容量存储设备,无需固件
CODE
两种电源模式:自供电和USB总线供电,以
使总线供电CF读卡器和真正的便携式USB
硬盘驱动器
兼容认证的USB 2.0 ( TID # 40460273 ) ,将USB
海量存储类,以及USB海量存储类
仅成批传输( BOT )规格
运行于高温( 480 Mbps)的或满( 12 Mbps)的高速USB
与ATA / ATAPI - 6规范符合
支持48位寻址的大硬盘
支持ATA安全功能
支持所有的ATA通过ATACB功能命令
支持模式第5页支持BIOS启动
支持ATAPI序列号VPD页面检索数字
版权管理(DRM)的兼容性
支持PIO模式0 ,3,4 ,多字DMA模式2中,并
UDMA模式2,3, 4
使用一个外部串行EEPROM用于存储USB的
描述符和设备配置数据
ATA接口IRQ信号支持
支持一个或两个ATA / ATAPI设备
1.1
特点(仅CY7C68320 / CY7C68321 )
支持HID接口或定制的GPIO ,使功能
如单个键备份,断电,基于LED notifi-
阳离子等。
无铅56引脚QFN封装和100引脚TQFP封装
CY7C68321是非常适合电池供电的设计
CY7C68320是理想的自我和总线供电的设计
1.2
特点(仅CY7C68300B / CY7C68301B )
引脚兼容CY7C68300A (使用后向
兼容模式)
无铅56引脚SSOP和56引脚QFN封装
CY7C68301B非常适合电池供电的设计
CY7C68300B是理想的自我和总线供电的设计
2.0
框图
SCL
RESET
I2C总线控制器
SDA
其它控制信号
24
兆赫
XTAL
PLL
ATA_EN ( ATA接口的三态)
内部控制逻辑
ATA接口
控制信号的
控制
ATA
接口
逻辑
16位ATA数据
VBUS
D+
D-
USB 2.0 XCVR
CY智能USB
FS / HS引擎
4K字节FIFO
数据
图2-1 。框图
赛普拉斯半导体公司
文件38-08033牧师* D
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2005年2月21日
CY7C68300B/CY7C68301B
CY7C68320/CY7C68321
3.0
应用
大容量存储设备的端口。这座桥附着在
块
存储类仅成批传输规范
并
用于巴士─和自供电设备。
该AT2LP是最新加入到赛普拉斯USB大容量
存储产品组合,是一种理想的成本和功耗降低
路径设计,以前使用的ISD - 300A1 , ISD-
300LP ,或EZ -USB AT2 。
具体地, CY7C68300B / CY7C68301B包括
模式,使得它的引脚对引脚与EZ-兼容
USB AT2 ( CY7C68300A ) 。
在CY7C68300B / 301B和CY7C68320 / 321的USB端口
( AT2LP )直接或经由连接到主机计算机
USB集线器的下游端口。主机软件问题
命令和数据到AT2LP和接收状态和
从使用标准USB协议的AT2LP数据。
该AT2LP的ATA / ATAPI接口连接到一个或两个
大容量存储设备。一个4字节的缓冲区最大限度地ATA / ATAPI
通过因设备觅损失最小化数据传输速率
次。 ATA接口支持ATA PIO模式0,3 ,和4 ,
多字DMA模式2和超DMA模式2,3 ,和4 。
设备初始化过程是可配置的,从而使
AT2LP初始化ATA / ATAPI设备,无需软件接口
公约。
该CY7C68300B / 301B和CY7C68320 / 321实现
USB 2.0桥接所有的ATA / ATAPI - 6标准的大容量存储
设备,如下面的内容。
硬盘驱动器
CD -ROM , CD -R / W
DVD-ROM, DVD-RAM, DVD + R / W
MP3播放器
个人媒体播放器
- CF卡
微型硬盘
磁带驱动器
个人视频录像机
该CY7C68300B / 301B和CY7C68320 / 321支持一个或
两个器件在以下配置。
只有ATA / ATAPI主
只有ATA / ATAPI奴隶
ATA / ATAPI主站和从站
仅CF卡
ATA / ATAPI奴隶和CF卡或其他可移动
IDE主
3.1
其他资源
CY4615B EZ -USB AT2LP参考设计套件
USB规范
2.0版
ATA规格
T13 / 1410D版本3B
USB
海量存储类批量传输规范,
www.usb.org
5.0
68300A兼容
4.0
介绍
在EZ -USB AT2LP
( CY7C68300B / CY7C68301B和
CY7C68320 / CY7C68321 )实现了一个固定功能桥接器
一个USB端口和一个或两个ATA-之间或ATAPI的基
该CY7C68300B / 301B和CY7C68320 / 321是可
这被描绘在下面的章节3的封装类型。
如上面所提到的, CY7C68300B / 301B包含一个
落后
兼容性
模式
那
允许
该
CY7C68300B / 301B在现有的EZ-USB AT2被使用
( CY7C68300A )设计。请参阅下面的逻辑流程
有关的引脚选择过程的详细信息。
文件38-08033牧师* D
阅读EEPROM
EEPROM
签名
0x4D4D?
No
是的
SET
EZ- USB AT2
(CY7C68300A)
引脚
SET
EZ- USB AT2LP
(CY7C68300B)
引脚
正常工作
图5-1 。简化的启动流程( 68300B只)
第36 2
CY7C68300B/CY7C68301B
CY7C68320/CY7C68321
5.1
引脚图
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
DD13
DD14
DD15
GND
ATAPUEN (GND)的
VCC
GND
IORDY
DMARQ
AVCC
XTALOUT
XTALIN
AGND
VCC
DPLUS
DMINUS
GND
VCC
GND
DD12
DD11
DD10
DD9
DD8
( ATA_EN ) VBUS_ATA_ENABLE
VCC
RESET#
GND
ARESET #
( VBUS_PWR_VALID ) DA2
CS1#
CS0#
( DA2 ) DRVPWRVLD
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
EZ- USB AT2LP
CY7C68300B
CY7C68301B
56引脚SSOP
DA1
DA0
INTRQ
VCC
DMACK #
DIOR #
DIOW #
GND
VCC
PWR500 # (
PU 10K )
GND (
预留)
SCL
SDA
VCC
DD0
DD1
DD2
DD3
注:斜体字标签表示引脚功能
在CY7C68300A兼容模式。
GND
DD7
DD6
DD5
DD4
图5-2 。 56引脚SSOP封装引脚( CY7C68300B / CY7C68301B只)
文件38-08033牧师* D
第36 3
CY7C68300B/CY7C68301B
CY7C68320/CY7C68321
VBUS_ATA_ENABLE (
ATA_EN )
44
ATAPUEN ( NC )
DD15
DD14
DD13
DD12
DD11
DD10
GND
GND
VCC
56
55
54
53
52
51
50
49
48
47
46
45
IORDY
DMARQ
AVCC
XTALOUT
XTALIN
AGND
VCC
DPLUS
DMINUS
GND
VCC
GND
1
2
3
4
5
6
7
8
9
10
11
12
注:斜体标签表示引脚功能
在CY7C68300A兼容模式。
43
42
RESET#
41
GND
40
ARESET #
39
DA2 (
VBUS_PWR_VALID )
38
CS1#
37
CS0#
36
DRVPWRVLD ( DA2 )
35
DA1
34
DA0
33
INTRQ
32
VCC
31
DMACK #
30
DIOR #
29
DIOW #
GND
28
EZ- USB AT2LP
CY7C68300B
CY7C68301B
56引脚QFN
( PU 10K ) PWR500 #
13
GND
14
15
SDA
16
17
DD0
18
DD1
19
DD2
20
DD3
21
DD4
22
DD5
23
DD6
24
DD7
25
26
GND
SCL
VCC
图5-3 。 56引脚QFN封装引脚( CY7C68300B / CY7C68301B )
文件38-08033牧师* D
VCC
27
VCC
DD9
DD8
第36 4
CY7C68300B/CY7C68301B
CY7C68320/CY7C68321
VBUS_ATA_ENABLE
44
GPIO2
DD15
DD14
DD13
DD12
DD11
DD10
GND
GND
VCC
56
55
54
53
52
51
50
49
48
47
46
45
IORDY
DMARQ
AVCC
XTALOUT
XTALIN
AGND
VCC
DPLUS
DMINUS
GND
VCC
GND
GPIO1
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
DD0
18
DD1
19
DD2
20
DD3
21
DD4
22
DD5
23
DD6
24
DD7
25
26
27
28
43
42
41
40
39
VCC
DD9
DD8
RESET#
GND
ARESET #
DA2
CS1#
CS0#
GPIO0
DA1
DA0
INTRQ
VCC
DMACK #
DIOR #
DIOW #
EZ- USB AT2LP
CY7C68320
CY7C68321
56引脚QFN
38
37
36
35
34
33
32
31
30
29
SDA
GND
图5-4 。 56引脚QFN封装引脚( CY7C68320 / CY7C68321 )
文件38-08033牧师* D
GND
SCL
VCC
VCC
第36 5