添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第800页 > CY7C63310
CY7C63310 , CY7C638xx
的enCoRe II
低速USB外设控制器
特点
125毫安3.3 V稳压权力的外部3.3 V器件
3.3 V的I / O引脚
USB 2.0的USB- IF认证( TID # 40000085 )
的enCoRe II USB - '增强组件还原“
4个I / O引脚3.3 V逻辑电平
每3.3 V引脚支持高阻抗输入,内部
上拉,开漏输出或传统CMOS输出
主机或从机操作
最多可配置在主4兆位/秒的传输
模式
支持半双工单根数据线模式,光学传感器
非晶振荡器与外部时钟的支持。该
内部振荡器无需外部晶体
或谐振器。
两个内部3.3 V稳压器和一个内置USB上拉
电阻器
可配置的I / O ,无需外部真实世界的接口
组件
SPI串行通信
USB符合规范
符合USB规范2.0版
符合USB HID规范,版本1.1
支持一个低速USB设备地址
支持一个控制端点和两个数据终端
集成的USB收发器,专用的3.3 V稳压
USB信号和D-上拉。
哈佛架构
M8C CPU速度可达24 MHz或来源由外部
时钟信号
多达256字节的RAM
截至8 KB的闪存,包括EEROM仿真
无需外部元件/ 2 PS之间的切换和
USB模式
没有通用的I / O要求( GPIO)引脚来管理
双模式功能
通常情况下为10 mA 6兆赫
10
μA
睡觉
可以方便的固件更新
多达20个的GPIO引脚
所有GPIO引脚2 mA输出电流。可配置8个或
50毫安/针吸电流在指定的引脚。
每个GPIO端口支持高阻抗输入,
可配置的上拉,开漏输出, CMOS / TTL输入,
和CMOS输出
可屏蔽中断的所有I / O引脚
2通道8位或1通道16位定时器捕捉寄存器。
捕捉定时器寄存器存储上升沿和下降沿时间。
每两个寄存器的两个输入引脚
独立的寄存器上升沿和下降沿捕获
简化了接口到RF输入用于无线应用
周期性唤醒,无需外部元件
内部低功率唤醒定时器在挂起模式:
增强型8位微控制器
12位可编程定时与中断
基于赛普拉斯PSoC工具,先进的开发工具
看门狗定时器( WDT )
低电压检测与用户配置的阈值
电压
工作电压为4.0 V至5.5 V DC
从0-70 ° C工作温度
可在16和18引脚PDIP ; 16 , 18和24引脚SOIC封装;
采用24引脚QSOP和32引脚QFN封装
行业标准的编程支持
内部存储器
接口可以自动配置操作的PS / 2或USB
低功耗
0.1应用
在CY7C63310 / CY7C638xx是针对以下
应用范围:
PC HID设备
在系统重新编程能力:
小鼠(光学机械,光学,轨迹球)
操纵杆
游戏垫
条码扫描器
POS终端
消费类电子产品
玩具
遥控器
安全加密狗
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2011年3月18日
[+ ]反馈
赌博
GPIO端口
通用
一个专用的3.3 V稳压器为USB PHY 。在辅助信号
和上拉D-线
赛普拉斯半导体公司
文件38-08035牧师* N
198冠军苑
CY7C63310 , CY7C638xx
目录
简介................................................. ...................... 4
约定................................................. ..................... 4
引脚分配................................................. ............................. 5
CPU体系结构................................................ .............. 8
CPU寄存器................................................ ................... 9
指令集摘要............................................... 13
存储器结构................................................ ..... 14
时钟................................................. ......................... 20
复位................................................. ............................... 28
睡眠模式................................................ ...................... 29
低电压检测控制.......................................... 32
通用I / O( GPIO )端口................................ 34
串行外设接口( SPI ) .................................... 41
定时寄存器................................................ .............. 44
中断控制器................................................ ......... 51
稳压器输出................................................ ............ 57
USB / PS2收发器.............................................. ....... 58
USB收发器配置.................................... 58
USB串行接口引擎( SIE ) ................................. 58
USB设备................................................ ..................... 59
USB模式表............................................... ............ 62
注册摘要................................................ .......... 65
电压Vs CPU频率特性................ 68
绝对最大额定值.......................................... 69
直流特性................................................ ......... 69
AC特征................................................ ......... 70
订购信息................................................ ...... 76
包处理................................................ ........... 76
与缩略语................................................. ....................... 82
文档约定................................................ .. 82
文档历史记录页............................................... .. 83
销售,解决方案和法律信息...................... 86
文件38-08035牧师* N
第86 2
[+ ]反馈
CY7C63310 , CY7C638xx
逻辑框图
3.3V
调节器
低速
USB/PS2
收发器
和上拉
低速
USB SIE
打断
控制
4 3VIO / SPI
引脚
截至14
EXTENDED
IO引脚
截至6
GPIO
引脚
唤醒
定时器
国内
24兆赫
振荡器
时钟
控制
外部时钟
看门狗
定时器
M8C CPU
内存
多达256个
字节
FL灰
高达8K
字节
12位定时器
16位免费
运行
定时器
POR /
低电压
检测
VDD
文件38-08035牧师* N
第86 3
[+ ]反馈
CY7C63310 , CY7C638xx
3.简介
赛普拉斯已把其领导地位,在低速
USB市场提供创新的微处理器家族的新成员。
引进的enCoRe II USB - '增强组件减少。 “
赛普拉斯凭借其在USB解决方案的设计专长,
推动其系列低速USB微控制器,它
让周边的开发设计新产品以
组件的最小数目。安可II USB
技术建立在安可的家庭。安可家有
一个集成的振荡器,消除了外部晶振或
谐振器中,降低了整体成本。还融入了这个芯片是
其他外部元件常用于低速USB发现
的应用,如拉电阻,唤醒电路,和一个
3.3V稳压器。集成这些组件降低了
整个系统的成本。
安可II是一个8位闪存单片机编程
带有集成低速的USB接口。所述指令集
是专门为USB和PS / 2的操作进行了优化,虽然
所述微控制器可以用于各种其他的嵌入式
应用程序。
安可II拥有高达20个GPIO引脚,支持USB ,
PS / 2,和其它应用。 IO引脚分为四
端口(端口0 3)。在端口0和端口1的引脚可以分别是
单独配置,而在端口2和3的针脚
配置仅仅作为一个组。每个GPIO端口支持高
阻抗输入,可配置的上拉,开漏输出,
CMOS / TTL输入和CMOS输出最多五个引脚
支持高达50 mA水槽的可编程驱动强度
电流。 GPIO端口1有四个引脚接口处的电压
3.3V的电平。此外,每个IO引脚可被用于生成
一个GPIO中断单片机。每个GPIO端口都有
自己的GPIO中断向量;此外, GPIO端口0有三个
专用引脚具有独立的中断向量( P0.2 -
P0.4).
安可II具有片内振荡器。与存在
USB通信的,内部振荡器可以被设置为精确地调整
到USB定时要求( 24 MHz的±1.5 %)。任选地,一个
外部12 MHz或24 MHz的时钟用于提供较高的
USB操作精密基准。时钟发生器
提供的12兆赫和24兆赫的时钟仍然存在内部
微控制器。安可II还具有12位编程
梅布尔间隔定时器和一个16位自由运行的定时器与
捕捉定时器寄存器。此外,安可II包括
看门狗定时器和一个向量中断控制器。
安可II拥有高达8 KB的闪存用户代码和
多达256个字节的RAM用于堆栈空间和用户变量。
上电复位电路的功率检测逻辑通电时
到设备上,复位逻辑到一个已知的状态,并且开始
在闪存执行指令地址0x0000 。当电源
低于可编程门限电压时,它会产生一个复位或
可以被配置为产生中断。有一个低
电压检测电路检测时, V
CC
下降到低于
可编程的触发电压。它可以被配置为生成一个LVD
中断通知处理器对低电压事件。
POR和LVD共享同一个中断。没有单独的
中断对每个。看门狗定时器可被用来确保
固件永远不会被锁定在一个无限循环。
微控制器支持22屏蔽中断
向量中断控制器。中断源,包括USB总线
复位, LVR / POR ,一个可编程间隔定时器,一个1.024毫秒
从自由运行定时器输出,三个USB端点,二
捕捉定时器, 4 GPIO端口,三个P0口,两个SPI ,一个
16位自由运行定时器包裹,内部睡眠定时器,和一个公共汽车
活动中断。睡眠定时器产生周期性的中断时,
启用。该USB端点USB成交后中断
完全是在总线上。捕捉定时器中断时,一个新的
因为所选GPIO边沿事件定时器的值被保存。一
共有七个GPIO中断支持TTL或CMOS
阈值。对于在边缘敏感的GPIO额外的灵活性
销,中断极性被编程为上升沿或下降沿。
自由运行的16位定时器提供两个中断源:
1.024毫秒输出和自由运行计数器包裹中断。
可编程间隔定时器可提供高达1
微秒
分辨率和提供了一次中断到期时间。这些
计时器被用于测量下一个事件的持续时间
通过读出所需的定时器在开始和在固件控制
一个事件的结束,然后计算之间的差
两个值。两个8位定时器捕捉寄存器保存
可编程的8位时, GPIO范围内自由运行定时器
在两个捕捉引脚( P0.5 , P0.6 )边缘发生。这两个8位
捕获可能伙同成一个单一的16位捕获。
安可II包括一个集成的USB串行接口
引擎(SIE) ,使芯片以方便地连接到USB
主机。硬件支持有三分之一的USB设备地址
端点。
在USB D +和D-引脚任选用作PS / 2 SCLK和
SDATA信号,以使产品在设计上,以响应
USB或PS / 2种操作模式。在PS / 2操作
内部5 K上拉电阻的P1.0 (D + )和支持
P1.1 (D ) ,并产生一个中断信号的PS / 2活动的开始。在
USB模式下, D-集成1.5 kΩ上拉电阻可能
在固件控制。无需外部元件
必需的双USB和PS / 2系统上,并没有GPIO引脚
需要专用于模式之间进行切换。
安可II采用了D +支持在系统编程
和D-引脚作为串行编程模式接口。该
编程协议不是USB接口。
4.约定
本数据手册中,寄存器位的位置,以阴影
这表明喝采II家族成员落实
位。
在所有的enCoRe II家族成员
只有CY7C638 ( 1/2/3 ) 3
文件38-08035牧师* N
第86 4
[+ ]反馈
CY7C63310 , CY7C638xx
5.引脚分配
图5-1 。引脚图
顶视图
CY7C63801 , CY7C63310
16引脚PDIP
SSEL/P1.3
SCLK/P1.4
SMOSI/P1.5
SMISO/P1.6
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
P1.2
V
CC
P1.1/D–
P1.0/D+
V
SS
P0.0
P0.1
P0.2/INT0
CY7C63801 , CY7C63310
16引脚SOIC
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P1.3/SSEL
P1.2
V
CC
P1.1/D–
P1.0/D+
CY7C63803
16引脚SOIC
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
CY7C63813
18引脚PDIP
SSEL/P1.3
SCLK/P1.4
SMOSI/P1.5
SMISO/P1.6
P1.7
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
1
2
3
4
5
6
7
8
9
18
17
16
15
14
13
12
11
10
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
V
SS
P0.0
P0.1
P0.2/INT0
P0.3/INT1
CY7C63813
18引脚SOIC
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
V
SS
1
2
3
4
5
6
7
8
9
18
17
16
15
14
13
12
11
10
P1.7
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
CY7C63823
24引脚QSOP
NC
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
P2.1
P2.0
NC
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
P1.7
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
V
SS
CY7C63823
24引脚SOIC
NC
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
P2.1
P2.0
V
SS
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
NC
P1.7
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
CY7C63833
P0.7
32引脚QFN封装
P1.6/MISO
P1.7
CY7C63833 32引脚QFN锯
P0.7
P1.7
P1.6/MISO
NC
NC
NC
NC
NC
NC
NC
NC
NC
32 31 30 29 28 27 26 25
P0.6/TIO1
P0.5/TIO0
P0.4/INT2
P0.3/INT1
P0.2/INT0
P0.1
P0.0
P2.1
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
P1.0/D+
P2.0
P1.1/D-
VSS
NC
NC
NC
VDD
24
23
22
21
20
19
18
17
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
NC
P1.2/VREG
NC
32 31 30 29 28 27 26 25
P0.6/TIO1
P0.5/TIO0
P0.4/INT2
P0.3/INT1
P0.2/INT0
P0.1
P0.0
P2.1
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
P1.0/D+
P2.0
P1.1/D-
VSS
VDD
NC
NC
NC
24
23
22
21
20
19
18
17
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
NC
P1.2/VREG
NC
文件38-08035牧师* N
NC
第86 5
[+ ]反馈
CY7C63310 , CY7C638xx
的enCoRe II
低速USB外设控制器
1.产品特点
125毫安3.3V稳压权力外部的3.3V器件
3.3V IO引脚
USB 2.0的USB- IF认证( TID # 40000085 )
的enCoRe
TM
II USB - “增强组件还原”
4 IO引脚与3.3V逻辑电平
每个3.3V引脚支持高阻抗输入,内部上拉
起来,开漏输出或传统CMOS输出
主机或从机操作
最多可配置在主4兆位/秒的传输
模式
支持半双工单根数据线模式,光学传感器
非晶振荡器与外部时钟的支持。该
内部振荡器无需外部晶体
或谐振器。
两个内部3.3V稳压器和一个内置USB上拉
电阻器
可配置IO为没有外部的COM真实世界的接口
ponents
SPI串行通信
USB符合规范
符合USB规范2.0版
符合USB HID规范,版本1.1
支持一个低速USB设备地址
支持一个控制端点和两个数据终端
集成的USB收发器,专用的3.3V调节器
USB信号和D-上拉。
哈佛架构
M8C CPU速度可达24 MHz或来源由外部
时钟信号
多达256字节的RAM
截至8 KB的闪存,包括EEROM仿真
无需外部元件/ 2 PS之间的切换和
USB模式
没有通用IO ( GPIO)引脚需要管理双
模式功能
通常情况下为10 mA 6兆赫
10
μA
睡觉
可以方便的固件更新
多达20个的GPIO引脚
所有GPIO引脚2毫安源电流。可配置8个或
50毫安/针吸电流在指定的引脚。
每个GPIO端口支持高阻抗输入, config-
urable拉起,开漏输出, CMOS / TTL输入,
CMOS输出
可屏蔽中断所有的IO引脚
2通道8位或1通道16位定时器捕捉寄存器。
捕捉定时器寄存器存储上升沿和下降沿时间。
每两个寄存器的两个输入引脚
独立的寄存器上升沿和下降沿捕获
简化了接口到RF输入用于无线应用
内部低功率唤醒定时器在挂起模式:
周期性唤醒,无需外部元件
增强型8位微控制器
12位可编程定时与中断
基于赛普拉斯微系统高级开发工具
的PSoC 工具
看门狗定时器( WDT )
低电压检测与用户配置的阈值
电压
工作电压从4.0V至5.5VDC
从0-70 ° C工作温度
可在16和18引脚PDIP ; 16 , 18和24引脚SOIC封装;
采用24引脚QSOP和32引脚QFN封装
行业标准的编程支持
内部存储器
接口可以自动配置操作的PS / 2或USB
低功耗
1.1应用
在CY7C63310 / CY7C638xx是针对以下
应用范围:
在系统重新编程能力:
PC HID设备
小鼠(光学机械,光学,轨迹球)
赌博
GPIO端口
操纵杆
游戏垫
通用
条码扫描器
POS终端
消费类电子产品
玩具
遥控器
安全加密狗
一个专用的3.3V稳压器为USB PHY 。在辅助信号
和D-线拉起
赛普拉斯半导体公司
文件38-08035牧师*
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2008年5月15日
[+ ]反馈
CY7C63310 , CY7C638xx
2.逻辑框图
3.3V
调节器
低速
USB/PS2
收发器
和上拉
低速
USB SIE
打断
控制
4 3VIO / SPI
引脚
截至14
EXTENDED
IO引脚
截至6
GPIO
引脚
唤醒
定时器
国内
24兆赫
振荡器
时钟
控制
外部时钟
看门狗
定时器
M8C CPU
内存
多达256个
字节
FL灰
高达8K
字节
12位定时器
16位免费
运行
定时器
POR /
低电压
检测
VDD
文件38-08035牧师*
第83 2
[+ ]反馈
CY7C63310 , CY7C638xx
3.简介
赛普拉斯已把其在低速领导地位
USB市场提供创新的微处理器家族的新成员。
引进的enCoRe II USB - '增强组件减少。 “
赛普拉斯凭借其在USB解决方案的设计专长,
推动其系列低速USB微控制器,它
让周边的开发设计新产品以
组件的最小数目。安可II USB
技术建立在安可的家庭。安可家有
一个集成的振荡器,消除了外部晶振或
谐振器中,降低了整体成本。还融入了这个芯片是
其他外部元件通常在低速USB发现
的应用,如拉电阻,唤醒电路,和一个
3.3V稳压器。集成这些组件降低了
整个系统的成本。
安可II是一个8位闪存单片机编程
带有集成低速USB接口。所述指令集
是专门为USB和PS / 2的操作进行了优化,虽然
所述微控制器可以用于各种其他的嵌入式
应用程序。
安可II拥有高达20通用IO ( GPIO )
引脚来支持USB, PS / 2,和其它应用。 IO引脚
被分成四个端口(端口0 3)。 P0口的引脚和
端口1可以各自独立地配置,而销上
口2和3被配置为只为一组。每个GPIO端口
支持高阻抗输入,可配置的上拉,开漏
输出, CMOS / TTL输入和CMOS输出多达五个引脚
支持高达50 mA水槽的可编程驱动强度
电流。 GPIO端口1有四个引脚接口处的电压
3.3伏的水平。此外,每个IO引脚可被用于
产生GPIO中断微控制器。每个GPIO端口
有它自己的GPIO中断向量;此外, GPIO端口0有
三个专用引脚,具有独立的中断向量
(P0.2 - P0.4).
安可II具有片内振荡器。与存在
USB通信的,内部振荡器可以被设置为精确地调整
到USB定时要求( 24 MHz的±1.5 %)。任选地,一个
外部12 MHz或24 MHz的时钟用于提供较高的
USB操作精密基准。时钟发生器
提供的12兆赫和24兆赫的时钟仍然存在内部
微控制器。安可II还具有12位编程
梅布尔间隔定时器和一个16位自由运行的定时器与
捕捉定时器寄存器。此外,安可II包括
看门狗定时器和一个向量中断控制器。
安可II拥有高达8 KB的闪存用户代码和
多达256个字节的RAM用于堆栈空间和用户变量。
上电复位电路的功率检测逻辑通电时
到设备上,复位逻辑到一个已知的状态,并且开始
在闪存执行指令地址0x0000 。当电源
低于可编程门限电压时,它会产生一个复位或
可以被配置为产生中断。有一个低
电压检测电路检测时, V
CC
下降到低于
可编程的触发电压。它可以被配置为生成一个LVD
中断通知处理器对低电压事件。
POR和LVD共享同一个中断。没有单独的
中断对每个。看门狗定时器可被用来确保
固件永远不会被锁定在一个无限循环。
微控制器支持22屏蔽中断
向量中断控制器。中断源,包括USB总线
复位, LVR / POR ,一个可编程间隔定时器,一个1.024毫秒
从自由运行定时器输出,三个USB端点,二
捕捉定时器, 4 GPIO端口,三个P0口,两个SPI ,一个
16位自由运行定时器包裹,内部睡眠定时器,和一个公共汽车
活动中断。睡眠定时器产生周期性的中断时,
启用。该USB端点USB成交后中断
完全是在总线上。捕捉定时器中断时,一个新的
因为所选GPIO边沿事件定时器的值被保存。一
共有七个GPIO中断支持TTL或CMOS
阈值。对于在边缘敏感的GPIO额外的灵活性
销,中断极性被编程为上升沿或下降沿。
自由运行的16位定时器提供两个中断源:
1.024毫秒输出和自由运行计数器包裹中断。
可编程间隔定时器可提供高达1
微秒
分辨率和提供了一次中断到期时间。这些
计时器被用于测量下一个事件的持续时间
通过读出所需的定时器在开始和在固件控制
一个事件的结束,然后计算之间的差
两个值。两个8位定时器捕捉寄存器保存
可编程的8位时, GPIO范围内自由运行定时器
在两个捕捉引脚( P0.5 , P0.6 )边缘发生。这两个8位
捕获可能伙同成一个单一的16位捕获。
安可II包括一个集成的USB串行接口
引擎(SIE) ,使芯片以方便地连接到USB
主机。硬件支持有三分之一的USB设备地址
端点。
在USB D +和D-引脚任选用作PS / 2 SCLK和
SDATA信号,以使产品在设计上,以响应
USB或PS / 2种操作模式。在PS / 2操作
内部5 KΩ支持上拉电阻的P1.0 (D + )和
P1.1 (D ) ,并产生一个中断信号的PS / 2活动的开始。在
USB模式,集成1.5 kΩ上拉电阻上的D-可能
在固件控制。无需外部元件
必需的双USB和PS / 2系统上,并没有GPIO引脚
需要专用于模式之间进行切换。
安可II采用了D +支持在系统编程
和D-引脚作为串行编程模式接口。该
编程协议不是USB接口。
4.约定
本数据手册中,寄存器位的位置,以阴影
这表明喝采II家族成员落实
位。
在所有的enCoRe II家族成员
只有CY7C638 ( 1/2/3 ) 3
文件38-08035牧师*
第83 3
[+ ]反馈
CY7C63310 , CY7C638xx
5.引脚分配
图5-1 。引脚图
顶视图
CY7C63801 , CY7C63310
16引脚PDIP
SSEL/P1.3
SCLK/P1.4
SMOSI/P1.5
SMISO/P1.6
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
P1.2
V
CC
P1.1/D–
P1.0/D+
V
SS
P0.0
P0.1
P0.2/INT0
CY7C63801 , CY7C63310
16引脚SOIC
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P1.3/SSEL
P1.2
V
CC
P1.1/D–
P1.0/D+
CY7C63803
16引脚SOIC
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
CY7C63813
18引脚PDIP
SSEL/P1.3
SCLK/P1.4
SMOSI/P1.5
SMISO/P1.6
P1.7
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
1
2
3
4
5
6
7
8
9
18
17
16
15
14
13
12
11
10
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
V
SS
P0.0
P0.1
P0.2/INT0
P0.3/INT1
CY7C63813
18引脚SOIC
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
V
SS
1
2
3
4
5
6
7
8
9
18
17
16
15
14
13
12
11
10
P1.7
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
CY7C63823
24引脚QSOP
NC
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
P2.1
P2.0
NC
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
P1.7
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
V
SS
CY7C63823
24引脚SOIC
NC
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
P2.1
P2.0
V
SS
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
NC
P1.7
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
CY7C63833
P0.7
NC
NC
32引脚QFN封装
P1.6/MISO
P1.7
NC
NC
NC
CY7C63833 32引脚QFN锯
P0.7
P1.7
P1.6/MISO
NC
NC
NC
NC
32 31 30 29 28 27 26 25
P0.6/TIO1
P0.5/TIO0
P0.4/INT2
P0.3/INT1
P0.2/INT0
P0.1
P0.0
P2.1
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
P1.0/D+
P2.0
P1.1/D-
VSS
VDD
NC
NC
NC
24
23
22
21
20
19
18
17
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
NC
P1.2/VREG
NC
P0.6/TIO1
P0.5/TIO0
P0.4/INT2
P0.3/INT1
P0.2/INT0
P0.1
P0.0
P2.1
1
2
3
4
5
6
7
8
32 31 30 29 28 27 26 25
24
23
22
21
20
19
18
17
9 10 11 12 13 14 15 16
P1.0/D+
P2.0
P1.1/D-
VSS
VDD
NC
NC
NC
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
NC
P1.2/VREG
NC
文件38-08035牧师*
NC
第83 4
[+ ]反馈
CY7C63310 , CY7C638xx
图5-2 。 CY7C63823裸片形式
23
1
2
3
4
Y
22
Cypress徽标
21
20
19
18
17
16
X
15
14
5
6
7
8
9
12
10
11
13
传说
模具步= 1792.98
μm
x 2272.998
μm
模具尺寸= 1727
μm
x 2187
μm
焊盘开口= 70
μm
x 70
μm
模具厚度= 14密耳
表5-1 。模垫摘要
盘数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
垫名称
P0.7
P0.6
P0.5
P0.4
P0.3
P0.2
P0.1
P0.0 CLKIN
P2.1
P2.0
VSS
PI.0 D +
D- P1.1
VDD
P1.2 VREG
P1.3
P3.0
P3.1
P1.4
P1.5 SMOSI
P1.6 SMISO
P1.7
版权所有
X(微米)
-742.730
-755.060
-755.060
-755.060
-755.060
-755.060
-755.060
-755.060
-755.060
-393.580
537.500
736.110
736.110
736.110
736.110
723.510
723.510
723.510
723.510
723.510
723.510
696.630
-795.400
Y(微米)
911.990
792.200
699.300
606.400
-430.080
-522.980
-618.830
-714.020
-810.220
-977.930
-964.700
-936.680
-625.130
-260.670
53.800
336.780
438.690
532.880
635.310
728.220
839.290
1008.480
1023.270
文件38-08035牧师*
第83 5
[+ ]反馈
CY7C63310 , CY7C638xx
的enCoRe II
低速USB外设控制器
1.产品特点
125毫安3.3V稳压权力外部的3.3V器件
3.3V IO引脚
USB 2.0的USB- IF认证( TID # 40000085 )
的enCoRe II USB - '增强组件还原“
4 IO引脚与3.3V逻辑电平
每个3.3V引脚支持高阻抗输入,内部上拉
起来,开漏输出或传统CMOS输出
主机或从机操作
最多可配置在主4兆位/秒的传输
模式
支持半双工单根数据线模式,光学传感器
非晶振荡器与外部时钟的支持。该
内部振荡器无需外部晶体
或谐振器。
两个内部3.3V稳压器和一个内置USB上拉
电阻器
可配置IO为没有外部的COM真实世界的接口
ponents
SPI串行通信
USB符合规范
符合USB规范2.0版
符合USB HID规范,版本1.1
支持一个低速USB设备地址
支持一个控制端点和两个数据终端
集成的USB收发器,专用的3.3V调节器
USB信号和D-上拉。
哈佛架构
M8C CPU速度可达24 MHz或来源由外部
时钟信号
多达256字节的RAM
截至8 KB的闪存,包括EEROM仿真
无需外部元件/ 2 PS之间的切换和
USB模式
无需通用IO ( GPIO)引脚来管理双
模式功能
通常情况下为10 mA 6兆赫
10
μA
睡觉
可以方便的固件更新
多达20个的GPIO引脚
所有GPIO引脚2 mA输出电流。可配置8个或
50毫安/针吸电流在指定的引脚。
每个GPIO端口支持高阻抗输入, config-
urable拉起,开漏输出, CMOS / TTL输入,
CMOS输出
可屏蔽中断所有的IO引脚
2通道8位或1通道16位定时器捕捉寄存器。
捕捉定时器寄存器存储上升沿和下降沿时间。
每两个寄存器的两个输入引脚
独立的寄存器上升沿和下降沿捕获
简化了接口到RF输入用于无线应用
内部低功率唤醒定时器在挂起模式:
周期性唤醒,无需外部元件
增强型8位微控制器
12位可编程定时与中断
基于赛普拉斯PSoC工具,先进的开发工具
看门狗定时器( WDT )
低电压检测与用户配置的阈值
电压
从4.0V至5.5V的直流工作电压
从0-70 ° C工作温度
可在16和18引脚PDIP ; 16 , 18和24引脚SOIC封装;
采用24引脚QSOP和32引脚QFN封装
行业标准的编程支持
内部存储器
接口可以自动配置操作的PS / 2或USB
1.1应用
在CY7C63310 / CY7C638xx是针对以下
应用范围:
低功耗
在系统重新编程能力:
PC HID设备
小鼠(光学机械,光学,轨迹球)
赌博
GPIO端口
操纵杆
游戏垫
通用
条码扫描器
POS终端
消费类电子产品
玩具
遥控器
安全加密狗
一个专用的3.3V稳压器为USB PHY 。在辅助信号
和D-线拉起
赛普拉斯半导体公司
文件38-08035牧师* K
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2008年12月8日
[+ ]反馈
CY7C63310 , CY7C638xx
2.逻辑框图
3.3V
调节器
低速
USB/PS2
收发器
和上拉
低速
USB SIE
打断
控制
4 3VIO / SPI
引脚
截至14
EXTENDED
IO引脚
截至6
GPIO
引脚
唤醒
定时器
国内
24兆赫
振荡器
时钟
控制
外部时钟
看门狗
定时器
M8C CPU
内存
多达256个
字节
FL灰
高达8K
字节
12位定时器
16位免费
运行
定时器
POR /
低电压
检测
VDD
文件38-08035牧师* K
第83 2
[+ ]反馈
CY7C63310 , CY7C638xx
3.简介
赛普拉斯已把其领导地位,在低速
USB市场提供创新的微处理器家族的新成员。
引进的enCoRe II USB - '增强组件减少。 “
赛普拉斯凭借其在USB解决方案的设计专长,
推动其系列低速USB微控制器,它
让周边的开发设计新产品以
组件的最小数目。安可II USB
技术建立在安可的家庭。安可家有
一个集成的振荡器,消除了外部晶振或
谐振器中,降低了整体成本。还融入了这个芯片是
其他外部元件常用于低速USB发现
的应用,如拉电阻,唤醒电路,和一个
3.3V稳压器。集成这些组件降低了
整个系统的成本。
安可II是一个8位闪存单片机编程
带有集成低速的USB接口。所述指令集
是专门为USB和PS / 2的操作进行了优化,虽然
所述微控制器可以用于各种其他的嵌入式
应用程序。
安可II拥有高达20个GPIO引脚,支持USB ,
PS / 2,和其它应用。 IO引脚分为四
端口(端口0 3)。在端口0和端口1的引脚可以分别是
单独配置,而在端口2和3的针脚
配置仅仅作为一个组。每个GPIO端口支持高
阻抗输入,可配置的上拉,开漏输出,
CMOS / TTL输入和CMOS输出最多五个引脚
支持高达50 mA水槽的可编程驱动强度
电流。 GPIO端口1有四个引脚接口处的电压
3.3V的电平。此外,每个IO引脚可被用于生成
一个GPIO中断单片机。每个GPIO端口都有
自己的GPIO中断向量;此外, GPIO端口0有三个
专用引脚具有独立的中断向量( P0.2 -
P0.4).
安可II具有片内振荡器。与存在
USB通信的,内部振荡器可以被设置为精确地调整
到USB定时要求( 24 MHz的±1.5 %)。任选地,一个
外部12 MHz或24 MHz的时钟用于提供较高的
USB操作精密基准。时钟发生器
提供的12兆赫和24兆赫的时钟仍然存在内部
微控制器。安可II还具有12位编程
梅布尔间隔定时器和一个16位自由运行的定时器与
捕捉定时器寄存器。此外,安可II包括
看门狗定时器和一个向量中断控制器。
安可II拥有高达8 KB的闪存用户代码和
多达256个字节的RAM用于堆栈空间和用户变量。
上电复位电路的功率检测逻辑通电时
到设备上,复位逻辑到一个已知的状态,并且开始
在闪存执行指令地址0x0000 。当电源
低于可编程门限电压时,它会产生一个复位或
可以被配置为产生中断。有一个低
电压检测电路检测时, V
CC
下降到低于
可编程的触发电压。它可以被配置为生成一个LVD
中断通知处理器对低电压事件。
POR和LVD共享同一个中断。没有单独的
中断对每个。看门狗定时器可被用来确保
固件永远不会被锁定在一个无限循环。
微控制器支持22屏蔽中断
向量中断控制器。中断源,包括USB总线
复位, LVR / POR ,一个可编程间隔定时器,一个1.024毫秒
从自由运行定时器输出,三个USB端点,二
捕捉定时器, 4 GPIO端口,三个P0口,两个SPI ,一个
16位自由运行定时器包裹,内部睡眠定时器,和一个公共汽车
活动中断。睡眠定时器产生周期性的中断时,
启用。该USB端点USB成交后中断
完全是在总线上。捕捉定时器中断时,一个新的
因为所选GPIO边沿事件定时器的值被保存。一
共有七个GPIO中断支持TTL或CMOS
阈值。对于在边缘敏感的GPIO额外的灵活性
销,中断极性被编程为上升沿或下降沿。
自由运行的16位定时器提供两个中断源:
1.024毫秒输出和自由运行计数器包裹中断。
可编程间隔定时器可提供高达1
微秒
分辨率和提供了一次中断到期时间。这些
计时器被用于测量下一个事件的持续时间
通过读出所需的定时器在开始和在固件控制
一个事件的结束,然后计算之间的差
两个值。两个8位定时器捕捉寄存器保存
可编程的8位时, GPIO范围内自由运行定时器
在两个捕捉引脚( P0.5 , P0.6 )边缘发生。这两个8位
捕获可能伙同成一个单一的16位捕获。
安可II包括一个集成的USB串行接口
引擎(SIE) ,使芯片以方便地连接到USB
主机。硬件支持有三分之一的USB设备地址
端点。
在USB D +和D-引脚任选用作PS / 2 SCLK和
SDATA信号,以使产品在设计上,以响应
USB或PS / 2种操作模式。在PS / 2操作
内部5 KΩ支持上拉电阻的P1.0 (D + )和
P1.1 (D ) ,并产生一个中断信号的PS / 2活动的开始。在
USB模式,集成1.5 kΩ上拉电阻上的D-可能
在固件控制。无需外部元件
必需的双USB和PS / 2系统上,并没有GPIO引脚
需要专用于模式之间进行切换。
安可II采用了D +支持在系统编程
和D-引脚作为串行编程模式接口。该
编程协议不是USB接口。
4.约定
本数据手册中,寄存器位的位置,以阴影
这表明喝采II家族成员落实
位。
在所有的enCoRe II家族成员
只有CY7C638 ( 1/2/3 ) 3
文件38-08035牧师* K
第83 3
[+ ]反馈
CY7C63310 , CY7C638xx
5.引脚分配
图5-1 。引脚图
顶视图
CY7C63801 , CY7C63310
16引脚PDIP
SSEL/P1.3
SCLK/P1.4
SMOSI/P1.5
SMISO/P1.6
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
P1.2
V
CC
P1.1/D–
P1.0/D+
V
SS
P0.0
P0.1
P0.2/INT0
CY7C63801 , CY7C63310
16引脚SOIC
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P1.3/SSEL
P1.2
V
CC
P1.1/D–
P1.0/D+
CY7C63803
16引脚SOIC
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
CY7C63813
18引脚PDIP
SSEL/P1.3
SCLK/P1.4
SMOSI/P1.5
SMISO/P1.6
P1.7
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
1
2
3
4
5
6
7
8
9
18
17
16
15
14
13
12
11
10
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
V
SS
P0.0
P0.1
P0.2/INT0
P0.3/INT1
CY7C63813
18引脚SOIC
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
V
SS
1
2
3
4
5
6
7
8
9
18
17
16
15
14
13
12
11
10
P1.7
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
CY7C63823
24引脚QSOP
NC
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
P2.1
P2.0
NC
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
P1.7
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
V
SS
CY7C63823
24引脚SOIC
NC
P0.7
TIO1/P0.6
TIO0/P0.5
INT2/P0.4
INT1/P0.3
INT0/P0.2
P0.1
P0.0
P2.1
P2.0
V
SS
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
NC
P1.7
P1.6/SMISO
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
P1.2/VREG
V
CC
P1.1/D–
P1.0/D+
CY7C63833
P0.7
32引脚QFN封装
P1.6/MISO
P1.7
CY7C63833 32引脚QFN锯
P0.7
P1.7
P1.6/MISO
NC
NC
NC
NC
NC
NC
NC
NC
NC
32 31 30 29 28 27 26 25
P0.6/TIO1
P0.5/TIO0
P0.4/INT2
P0.3/INT1
P0.2/INT0
P0.1
P0.0
P2.1
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
P1.0/D+
P2.0
P1.1/D-
VSS
NC
NC
NC
VDD
24
23
22
21
20
19
18
17
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
NC
P1.2/VREG
NC
32 31 30 29 28 27 26 25
P0.6/TIO1
P0.5/TIO0
P0.4/INT2
P0.3/INT1
P0.2/INT0
P0.1
P0.0
P2.1
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
P1.0/D+
P2.0
P1.1/D-
VSS
VDD
NC
NC
NC
24
23
22
21
20
19
18
17
P1.5/SMOSI
P1.4/SCLK
P3.1
P3.0
P1.3/SSEL
NC
P1.2/VREG
NC
文件38-08035牧师* K
NC
第83 4
[+ ]反馈
CY7C63310 , CY7C638xx
图5-2 。 CY7C63823裸片形式
23
1
2
3
4
Y
22
Cypress徽标
21
20
19
18
17
16
X
15
14
5
6
7
8
9
12
10
11
13
传说
模具步= 1792.98
μm
x 2272.998
μm
模具尺寸= 1727
μm
x 2187
μm
焊盘开口= 70
μm
x 70
μm
模具厚度= 14密耳
表5-1 。模垫摘要
盘数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
垫名称
P0.7
P0.6
P0.5
P0.4
P0.3
P0.2
P0.1
P0.0 CLKIN
P2.1
P2.0
VSS
PI.0 D +
D- P1.1
VDD
P1.2 VREG
P1.3
P3.0
P3.1
P1.4
P1.5 SMOSI
P1.6 SMISO
P1.7
版权所有
X(微米)
-742.730
-755.060
-755.060
-755.060
-755.060
-755.060
-755.060
-755.060
-755.060
-393.580
537.500
736.110
736.110
736.110
736.110
723.510
723.510
723.510
723.510
723.510
723.510
696.630
-795.400
Y(微米)
911.990
792.200
699.300
606.400
-430.080
-522.980
-618.830
-714.020
-810.220
-977.930
-964.700
-936.680
-625.130
-260.670
53.800
336.780
438.690
532.880
635.310
728.220
839.290
1008.480
1023.270
文件38-08035牧师* K
第83 5
[+ ]反馈
查看更多CY7C63310PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C63310
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C63310
√ 欧美㊣品
▲10/11+
8663
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C63310
√ 欧美㊣品
▲10/11+
9050
贴◆插
【dz37.com】实时报价有图&PDF
查询更多CY7C63310供应信息

深圳市碧威特网络技术有限公司
 复制成功!