CY7C43643
CY7C43663
CY7C43683
功能说明
该CY7C436x3是单片,高速,低功耗,
CMOS单向同步(时钟) FIFO存储器
支持时钟频率高达133 MHz和已读
存取时间快6纳秒。两个独立的1K / 4K / 16K X
36双端口SRAM FIFO的上板中的每个片外缓冲器的数据
相反的方向。在端口B FIFO中的数据可以在输出
36位, 18位或9位的格式,或大或小的选择
端的配置。
该CY7C436x3是同步(时钟) FIFO ,意义
每个端口采用同步接口。所有数据传输
通过端口被选通到一个低电平到高电平转换
端口时钟使能信号。时钟的每个端口都
相互独立的,并且可以是异步或
重合。在使每个端口被配置为提供
微处理器之间的一个简单的单向接口
和/或与公交车同步控制。
各端口之间的通信可以经由绕过FIFO的
2信箱寄存器。邮箱注册“宽度匹配
所选择的端口B总线宽度。每个邮箱寄存器都有一个标志
( MBF1和MBF2 )当新邮件已经存储的信号。
两种复位可在CY7C436x3 :主
复位和部分复位。主复位初始化读取和
写指针到所述存储器阵列的所述第一位置,
配置FIFO的或大或小Endian字节安排
并选择序列标志编程,并行标志
编程中,三个可能的默认标志或一个偏移
设置, 8 , 16 ,或64 FIFO也有两个主复位
销, MRS1和MRS2 。
部分复位还设置了读写指针的第一个
所述存储器的位置。与主复位,任何设置
之前,部分复位现有的(即编程方法和
部分标志默认的偏移量)将被保留。部分复位是非常有用的
因为它允许在FIFO存储器的冲刷而无需改变
任何配置设置。 FIFO中有自己独立的
部分复位引脚, PRS 。
该CY7C436x3有两种操作模式:在CY
标准模式下,写入到一个空的FIFO中的第一个字是
存入存储器阵列。需要读操作
访问字(沿与驻留在所有其他词
存储器) 。在第一道尔直通模式( FWFT )时,
第一个长字( 36位宽)写入FIFO为空出现
自动对输出,无需读出操作
(不过,随后的访问的话确实必要
正式的读请求) 。的BE / FWFT引脚在状态
FIFO的操作确定所使用的模式。
FIFO中有一个组合的空/输出Ready标志( EF / OR)
并且结合全/输入Ready标志( FF / IR) 。在EF和FF
功能在CY标准模式中选择。 EF指示
无论是内存已满或没有。红外和OR功能
在第一个字落空模式选择。 IR表示
FIFO中是否有可用的存储器位置。或
给出了FIFO是否具有可读取或不数据。
它标志着在输出上的有效数据的存在。
[1]
FIFO中有一个可编程殆空标志( AE)和一
可编程几乎满标志( AF) 。 AE指示当
字写FIFO存储器选择的号码实现
预定“几乎是空的状态。 ”AF指示当
字写入到存储器中选择数达到一
预定“快满的状态。 ”
[2]
IR和AF分别同步于时钟端口将数据写入
到其阵列。 OR和AE被同步到该端口的时钟
从它的阵列读取数据。可编程偏移和AE
AF可以并行通过装载使用A口或串行
SD输入。还提供了三个默认偏移设置。该
曝光可以将阈值设定为8 ,16或64的位置
空的边界和AF阈值可设定为8 ,16或64
从完整的边界位置。所有这些选择都做
在主复位使用FS0和FS1输入。
两个或多个设备,可以并行地使用,以创建更宽
数据路径。
该CY7C436x3的特点是工作于0 ° C至
70 ° C商业级和-40° C至85°C的工业。输入
ESD保护大于2001V ,并且闩锁是
阻止通过使用保护环。
信号说明
主复位( MRS1 , MRS2 )
该CY7C436x3的FIFO存储器经历一个完整的
通过采取重置其相关的主复位( MRS1 , MRS2 )
输入低电平至少四端口A时钟( CLKA )和四端口
B时钟( CLKB )低到高的转变。主复位
输入可以异步切换到时钟。主复位
初始化内部读写指针和强制
全/输入Ready标志( FF / IR )低,空/输出就绪
标志( EF /或)低时,几乎空标志(AE)为低,并且
几乎满标志( AF)高。主复位也迫使
邮箱标志并行邮箱寄存器( MBF1 , MBF2 )
HIGH 。一个主复位后, FIFO的满/输入Ready标志
设置高后两个时钟周期来开始正常的操作。
主复位必须在FIFO电源后进行
起来,以前的数据被写入到它的存储器中。
在FIFO主复位由低到高的跳变( MRS1 ,
MRS2 )输入锁存器的大端( BE )输入的值或
确定由哪个字节是通过传送的顺序
端口B.
在FIFO复位由低到高的跳变( MRS1 , MRS2 )
输入锁存标志的值中进行选择( FS0 , FS1 )和
串行编程模式( SPM)的输入选择
几乎满和近空抵消编程方法
(见近空和几乎满标志的偏移编程
下文)。
部分复位( PRS )
每个CY7C436x3两个FIFO存储器经历
通过利用其相关的部分复位有限复位( PRS )
输入低电平至少四端口A时钟( CLKA )和四端口
B时钟( CLKB )低到高的转变。该部分复位
输入端可以异步切换到时钟。一个偏休息
初始化内部读写指针和强制
全/输入Ready标志( FF / IR )低,空/输出就绪
标志( EF /或)低时,几乎空标志(AE)为低,并且
几乎满标志( AF)高。局部复位也迫使
邮箱标志并行邮箱寄存器( MBF1 , MBF2 )
HIGH 。在部分复位时,FIFO的满/输入Ready标志
设置高后两个时钟周期来开始正常的操作。
无论标志偏移,编程方法(或平行
串口) ,和定时模式( FWFT或IDT标准模式)是
目前在部分复位启动,这些时间选择
复位完成后,设置将保持不变
操作。局部复位可能会在情况下非常有用
文件编号: 38-06021牧师* B
第29页5