添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1345页 > CY7C43666AV
3686AV
CY7C43646AV
CY7C43666AV
CY7C43686AV
3.3V 1K / 4K / 16K X36 / x18x2三总线FIFO
特点
3.3V高速,低功耗,先入先出( FIFO )
有三个独立的端口存储器(一个双向
tional × 36 ,以及两个单向×18 )
1K ×36 / ×18× 2( CY7C43646AV )
4K ×36 / ×18× 2( CY7C43666AV )
16K ×36 / ×18× 2( CY7C43686AV )
0.25微米CMOS的最佳速度/功耗
高速133 - MHz工作频率( 7.5纳秒的读/写
周期时间)
低功耗
— I
CC
= 60毫安
— I
SB
= 10毫安
完全异步和同步读写
经营许可
邮箱旁路寄存器为每个FIFO
并行和串行可编程几乎满和
几乎是空的标志
重传功能
标准或FWFT用户可选模式
部分和主复位
字或字节大小的公交车或大或小端格式
128引脚TQFP封装
在宽度和深度可轻松扩展
逻辑框图
MBF1
CLKA
CSA
W / RA
ENA
工商管理硕士
RT2
1K/4K/16K
× 36
双端口
内存
(FIFO1)
产量
总线匹配
输入
注册
注册
端口A
控制
逻辑
Mail1
注册
B
0–17
CLKB
产量
端口B
控制
逻辑
RENB
CSB
SIZEB
MBB
RTI
MRS1
PRS1
FIFO1,
Mail1
RESET
逻辑
指针
指针
FFA / IRA
AFA
状态
国旗逻辑
常见
端口逻辑
(B和C)的
EFB / ORB
AEB
SPM
FS0/SD
FS1/SEN
A
0–35
EFA / ORA
AEA
可编程
旗偏移
注册
定时
模式
BE / FWFT
FFC / IRC
AFC
状态
国旗逻辑
指针
1
指针
输入
总线匹配
FIFO2,
Mail2
RESET
逻辑
输入
注册
MRS2
PRS2
1K/4K/16K
× 36
双端口
内存
(FIFO2)
Mail2
注册
产量
注册
C
0–17
CLKC
端口C
控制
逻辑
WENC
SIZEC
MBC
MBF2
赛普拉斯半导体公司
文件编号: 38-06026牧师* C
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2002年12月26日
CY7C43646AV
CY7C43666AV
CY7C43686AV
引脚配置
TQFP
顶视图
CSA
FFA / IRA
EFA / ORA
PRS1
V
CC
AFA
AEA
MBF2
工商管理硕士
MRS1
FS0/SD
CLKC
GND
FS1/SEN
MRS2
MBB
EFB / ORB
FFC / IRC
GND
CSB
WENC
RENB
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
W / RA
ENA
CLKA
GND
A
35
A
34
A
33
A
32
V
CC
A
31
A
30
GND
A
29
A
28
A
27
A
26
A
25
A
24
A
23
BE / FWFT
GND
A
22
V
CC
A
21
A
20
A
19
A
18
GND
A
17
A
16
A
15
A
14
A
13
RT2
A
12
GND
A
11
A
10
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
MBF1
V
CC
AEB
AFC
CY7C43646AV
CY7C43666AV
CY7C43686AV
CLKB
PRS2
V
CC
C
17
C
16
C
15
C
14
GND
MBC
C
13
C
12
C
11
C
10
C
9
C
8
RT1
C
7
C
6
SIZEB
GND
C
5
C
4
C
3
C
2
C
1
C
0
GND
B
17
B
16
SIZEC
V
CC
B
15
B
14
B
13
B
12
GND
B
11
B
10
A
9
A
8
A
7
A
6
GND
A
5
A
4
A
3
SPM
V
CC
A
2
A
1
A
0
GND
B
0
B
1
文件编号: 38-06026牧师* C
GND
B
6
V
CC
B
7
B
8
B
9
B
2
B
3
B
4
B
5
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
第40 2
CY7C43646AV
CY7C43666AV
CY7C43686AV
功能说明
该CY7C436X6AV是单片,高速,低功耗,
CMOS双向同步FIFO存储器支持
时钟频率高达133 MHz和具有读取访问时间
以最快的速度6纳秒。两个独立的1K / 4K / 16K × 36的双端口
SRAM的FIFO船上相反的方向每个芯片缓冲区中的数据
系统蒸发散。
该CY7C436X6AV是同步(时钟) FIFO ,
这意味着每个端口采用同步接口。所有数据
通过端口传输被选通到低到高
通过使能信号端口的时钟过渡。时钟的每一个
是相互独立的端口,并且可以是异步
或重合。在使每个端口被设置成
提供微处理器的之间的一个简单的双向接口
处理机和/或巴士同步控制。
各端口之间的通信可以经由绕过FIFO的
2信箱寄存器。邮箱注册“宽度匹配
所选择的端口B和端口C总线宽度。每个邮箱注册
有一个标志( MBF1和MBF2 )信号时,新邮件
被存储。可在两种复位
CY7C436X6AV :主复位和部分复位。主
复位初始化的读写指针到第
存储器阵列的位置,可配置的FIFO为大或
Little Endian字节的安排和选择串行标志
编程,并行标志编程,或三者之一
可能的默认标志偏移设置, 8 , 16或64。每个FIFO
拥有自己独立的主复位引脚, MRS1和MRS2 。
部分复位还设置了读写指针的第一个
所述存储器的位置。与主复位,任何设置
之前,部分复位现有的(即编程方法和
部分标志默认的偏移量)将被保留。部分复位是非常有用的
因为它允许在FIFO存储器的冲刷而无需改变
任何配置设置。每个FIFO都有自己的
独立的部分复位引脚, PRS1和PRS2 。
该CY7C436X6AV有操作CY两种模式
标准模式和FWFT模式:在CY标准模式,
写入到一个空的FIFO的第一个字被存入
存储器阵列。需要一个读操作访问
词(连同驻留在内存中的所有其他字) 。在
第一字的下通模式( FWFT ) ,所述第一长字
( 36位宽)写入FIFO为空自动显示
在输出端,无需读取操作(不过,
访问后续的字确实必要的正式阅读
要求提供)。在FWFT / STAN引脚的FIFO中的状态
操作确定所使用的模式。
每个FIFO有一个组合的空/输出Ready标志
( EFA / ORA和EFB / ORB)和联合全/输入就绪
标志( FFA / IRA和FFC / IRC ) 。在EF和FF功能
在CY标准模式中选择。 EF表示是否
内存为空或不是。 FF表示存储器是否是
充分与否。和OR函数在第一选择的红外
词的下通模式。红外光谱指示是否在FIFO
有可用的存储器位置。或显示是否先进先出
具有可读取或不数据。这标志着存在
上的输出有效数据。
每个FIFO具有可编程几乎空标志( AEA和
AEB)和可编程几乎满标志( AFA和AFC) 。
AEA和AEB表示,当词的选择数量阅读
从FIFO存储器实现预定的“几乎
空的状态。 “ AFA和AFC表明,当一个选定的号码
写入到存储器字达到预定
“几乎满状态”(见注61 ) 。
IRA , IRC , AFA和AFC同步到口的时钟
把数据写入到它的数组。 ORA , ORB , AEA和自动包围曝光是
同步到端口的时钟,从它的阵列读取数据。
可编程偏移AEA , AEB , AFA和亚冠都是装
在使用并行端口A或通过SD输入序列。三
还提供了默认偏移设置。在AEA和自动包围曝光
阈值可以从空定为8 ,16或64个存储单元
边界和AFA和AFC阈值可设定为8,16,或
64地点从完整的边界。所有这些选择都做
在主复位使用FS0和FS1输入。
两个或多个设备,可以并行地使用,以创建更宽
数据路径。这样的宽度扩张,不需要额外
外部逻辑。
该CY7C436X6AV的FIFO的特点进行操作
从0 °C - 70 ° C商业级,以及-40°C - 85°C行业
审讯。输入的ESD保护大于2001V ,并且闩锁
防止通过使用保护环。
选购指南
CY7C43646/66/86AV
–7
最大频率
最大访问时间
最小周期时间
最小数据或使建立
最小数据或保持启用
最大国旗延迟
有源电力供应
电流(I
CC1
)
广告
产业
CY7C43646AV
密度
1K × 36/×18 ×2
128 TQFP
CY7C43666AV
4K × 36/×18 ×2
128 TQFP
133
6
7.5
3
0
6
60
CY7C43646/66/86AV-
–10
100
8
10
4
0
8
60
CY7C43646/66/86AV
–15
66.7
10
15
5
0
10
60
60
CY7C43686AV
16K × 36/×18 ×2
128 TQFP
单位
兆赫
ns
ns
ns
ns
ns
mA
文件编号: 38-06026牧师* C
第40 3
CY7C43646AV
CY7C43666AV
CY7C43686AV
引脚德网络nitions
信号名称
A
0–35
AEA
描述
端口A的数据
端口A几乎
空标志
端口B几乎
空标志
端口A几乎
满标志
端口C几乎
满标志
端口B的数据
大尾端/
第一个字下降沿继续
通过选择
I / O
O
功能
可编程几乎空标志同步到CLKA 。
它是低电平时,
在FIFO2的词语的数目小于或等于偏移量的近空A的值
注册, X2 (见注61 ) 。
可编程几乎空标志同步到CLKB 。
它是低电平时,
在FIFO1字的数目小于或等于偏移量的近空B的值
注册, X1 (见注61 ) 。
可编程几乎满标志同步到CLKA 。
它为低电平时数
在FIFO1空位置小于或等于在几乎满甲偏移值
注册, Y1 (见注61 ) 。
可编程几乎满标志同步到CLKC 。
它为低电平时数
在FIFO2的空位置是小于或等于偏移量在几乎满C的值
注册, Y2 (见注61 ) 。
用于端口B的18位的输出数据端口
这是一个双功能引脚。
在主复位,就成为高将选择大端
操作。在这种情况下,根据不同的总线大小,对最显著字节或字
端口A转移到B端口首先为A到B的数据流。对于流动从端口C数据
A口,第一个字/字节写入端口C会出来作为最显著的字/字节
港口答: LOW上会选择小端操作。在这种情况下,至少
在端口A显著字节或字传送到端口B的第一个A到B的数据流。为
从流动C端口到端口的数据,第一个字/字节写入端口C会出来的
在端口A的最小显著字/字节主复位后,该引脚选择的时机
模式。在FWFT一个高CY选择标准模式,低选择第一字下降沿继续
通过模式。一旦定时模式被选择时,上FWFT水平必须是
静态整个设备的运行。
对于端口C的18位输入数据端口
CLKA是一个连续的时钟同步所有的数据传输
通过端口A和
可以是异步或重合CLKB或CLKC 。 FFA / IRA ,全民教育/ ORA , AFA和
AEA都同步到CLKA的低到高的转变。
CLKB是一个连续的时钟同步所有的数据传输
通过端口B和
可以是异步或重合CLKA或CLKC 。 EFB / ORB和AEB都
同步到CLKB的低到高的转变。
CLKC是一个连续的时钟同步所有的数据传输
通过端口C
并且可以异步或重合CLKA或CLKB 。 FFC / IRC和亚冠都
同步到CLKC的低到高的转变。
CSA一定要低,使CLKA的由低到高转变
读或写
在端口A的一
0–35
输出处于高阻抗状态时的CSA为HIGH 。
公务员事务局必须低,使由低到CLKB高的转换
从端口读
B.在B
0–17
输出处于高阻抗状态时, CSB为HIGH 。
这是一个双功能引脚。
在CY标准模式,全民教育的功能被选择。
EFA表示FIFO2存储器是否为空。在FWFT模式下, ORA
功能被选择。 ORA表示对有效数据的存在
0–35
输出,
可供阅读。 EFA / ORA同步到CLKA的低到高的转变。
这是一个双功能引脚。
在CY标准模式下, EFB功能被选择。
EFB表示FIFO1存储器是否为空。在FWFT模式时,ORB
功能被选择。 ORB的指示基于B的有效数据的存在
0–17
输出,
可供阅读。 EFB / ORB同步到CLKB的低到高的转变。
ENA必须为高电平,使CLKA低到高的转变来读取或写入
在端口A的数据
RENB必须为高电平,使CLKB低到高的转变来读取数据
从端口B.
I / O
侧面A. 36位双向数据端口
AEB
O
AFA
O
AFC
O
B
0–17
BE / FWFT
O
I
C
0–17
CLKA
端口CData的
端口A时钟
I
I
CLKB
端口B时钟
I
CLKC
端口C的时钟
I
CSA
CSB
EFA / ORA
端口A片
SELECT
端口B芯片
SELECT
端口A空/
输出就绪
端口B空/
输出就绪
端口A启用
端口B读
启用
I
I
O
EFB / ORB
O
ENA
RENB
I
I
文件编号: 38-06026牧师* C
第40 4
CY7C43646AV
CY7C43666AV
CY7C43686AV
引脚德网络nitions
(续)
信号名称
FFA / IRA
描述
A口全/输入
准备好标志
I / O
O
功能
这是一个双功能引脚。
在CY标准模式下, FFA功能被选择。
FFA表示FIFO1内存是否已满。在FWFT模式下,爱尔兰共和军
功能被选择。 IRA指示是否有可用空间用于写入到
在FIFO1内存。 FFA / IRA同步到CLKA的低到高的转变。
这是一个双功能引脚。
在CY标准模式下, FFC功能被选择。
FFC表示FIFO2内存是否已满。在FWFT模式时,IRC
功能被选择。 IRC指示是否有可用空间用于写入到
在FIFO2内存。 FFC / IRC同步到CLKC的低到高的转变。
FS1 / SEN和FS0 / SD是用于标记的偏移寄存器两用输入
编程。
在主复位, FS1 / SEN和FS0 / SD ,加上SPM ,选择
标志偏移编程方法。三失调寄存器编程方法
可供选择:自动加载的三种预设值( 8 , 16或64 ) ,从并行装入一张
端口A和串行加载。当选择标志偏移寄存器编程串联负载,
FS1 / SEN用作开启同步到CLKA的低到高的转变。
当FS1 / SEN为低,在CLKA上升沿加载位出现在FS0 / SD成
X和Y的寄存器。位的数目进行编程偏移寄存器写操作所需
是40的CY7C43646AV , 48为CY7C43666AV ,56为CY7C43686AV 。
第一比特写入存储在Y寄存器的MSB和最后位的写入存储在X寄存器
LSB 。
在MBA的高层次选择一个邮箱注册
用于读取或写入端口上运行
答:当端口A的读操作,在MBA高电平选择数据
从Mail2寄存器输出和一个低电平选择FIFO2的输出寄存器中的数据
为输出。当写数据到端口A ,对MBA高电平将数据写入
MAIL1注册和LOW将写入FIFO1 。
当端口B的读操作,在MBB高电平选择数据
从MAIL1注册输出
和低电平选择FIFO1输出寄存器数据
为输出。
当写入数据到C端口,在MBC高电平将数据写入到Mail2
注册
和LOW将写入FIFO2 。
MBF1设为低电平CLKA低到高的转变
将数据写入到MAIL1
注册。写入MAIL1寄存器被禁止,而MBF1低。 MBF1设置高
由CLKB低到高的转变时,端口B读取被选中, MBB高。
MBF1设置高继主机或FIFO1的部分复位。
MBF2设为低电平CLKC低到高的转变
将数据写入到Mail2
注册。写入Mail2寄存器被禁止,而MBF2低。 MBF2设置高
通过CLKA低到高的转变,当端口A读选择和MBA高。
MBF2设置高继主机或FIFO2的部分复位。
的低电平引脚初始化FIFO1读写指针到第一个位置
内存和设置端口B输出寄存器为全零。
一个低脉冲上MRS1
选择编程方法(串行或并行),以及三个可编程标志1
默认偏移量为FIFO1 。它还配置端口B总线的大小和字节序的安排。
CLKA的四个低到高的转变和CLKB的四个低到高的转变
必须发生在MRS1低。
的低电平引脚将初始化FIFO2读写指针到第一个位置
内存和设置端口A输出寄存器为全零。
一个低脉冲上MRS2
选择的FIFO2三个可编程标志默认偏移之一。四低到高
CLKA的过渡和CLKB的四个低到高的转变必须发生在MRS2
是低的。
的低电平引脚初始化FIFO1读写指针到第一个位置
内存和设置端口B输出寄存器为全零。
在部分复位,
当前选择的总线宽度,尾数安排,程序设计方法(串行或
并行) ,以及可编程标志设置都保留。
FFC / IRC
C端口全双工/输入
准备好标志
O
FS1/SEN
旗偏移
选择1 /串行
启用
旗偏移
选择0 /串行
数据
I
FS0/SD
I
工商管理硕士
口邮箱
SELECT
I
MBB
端口B邮箱
SELECT
端口C邮箱
SELECT
MAIL1注册
I
MBC
MBF1
I
O
MBF2
Mail2注册
O
MRS1
FIFO1硕士
RESET
I
MRS2
FIFO2硕士
RESET
I
PRS1
FIFO1部分
RESET
I
文件编号: 38-06026牧师* C
第40个5
3686AV
CY7C43646AV
CY7C43666AV
CY7C43686AV
3.3V 1K / 4K / 16K X36 / x18x2三总线FIFO
特点
3.3V高速,低功耗,先入先出( FIFO )
有三个独立的端口存储器(一个双向
tional × 36 ,以及两个单向×18 )
1K ×36 / ×18× 2( CY7C43646AV )
4K ×36 / ×18× 2( CY7C43666AV )
16K ×36 / ×18× 2( CY7C43686AV )
0.25微米CMOS的最佳速度/功耗
高速133 - MHz工作频率( 7.5纳秒的读/写
周期时间)
低功耗
— I
CC
= 60毫安
— I
SB
= 10毫安
完全异步和同步读写
经营许可
邮箱旁路寄存器为每个FIFO
并行和串行可编程几乎满和
几乎是空的标志
重传功能
标准或FWFT用户可选模式
部分和主复位
字或字节大小的公交车或大或小端格式
128引脚TQFP封装
在宽度和深度可轻松扩展
逻辑框图
MBF1
CLKA
CSA
W / RA
ENA
工商管理硕士
RT2
1K/4K/16K
× 36
双端口
内存
(FIFO1)
产量
总线匹配
输入
注册
注册
端口A
控制
逻辑
Mail1
注册
B
0–17
CLKB
产量
端口B
控制
逻辑
RENB
CSB
SIZEB
MBB
RTI
MRS1
PRS1
FIFO1,
Mail1
RESET
逻辑
指针
指针
FFA / IRA
AFA
状态
国旗逻辑
常见
端口逻辑
(B和C)的
EFB / ORB
AEB
SPM
FS0/SD
FS1/SEN
A
0–35
EFA / ORA
AEA
可编程
旗偏移
注册
定时
模式
BE / FWFT
FFC / IRC
AFC
状态
国旗逻辑
指针
1
指针
输入
总线匹配
FIFO2,
Mail2
RESET
逻辑
输入
注册
MRS2
PRS2
1K/4K/16K
× 36
双端口
内存
(FIFO2)
Mail2
注册
产量
注册
C
0–17
CLKC
端口C
控制
逻辑
WENC
SIZEC
MBC
MBF2
赛普拉斯半导体公司
文件编号: 38-06026牧师* C
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2002年12月26日
CY7C43646AV
CY7C43666AV
CY7C43686AV
引脚配置
TQFP
顶视图
CSA
FFA / IRA
EFA / ORA
PRS1
V
CC
AFA
AEA
MBF2
工商管理硕士
MRS1
FS0/SD
CLKC
GND
FS1/SEN
MRS2
MBB
EFB / ORB
FFC / IRC
GND
CSB
WENC
RENB
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
W / RA
ENA
CLKA
GND
A
35
A
34
A
33
A
32
V
CC
A
31
A
30
GND
A
29
A
28
A
27
A
26
A
25
A
24
A
23
BE / FWFT
GND
A
22
V
CC
A
21
A
20
A
19
A
18
GND
A
17
A
16
A
15
A
14
A
13
RT2
A
12
GND
A
11
A
10
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
MBF1
V
CC
AEB
AFC
CY7C43646AV
CY7C43666AV
CY7C43686AV
CLKB
PRS2
V
CC
C
17
C
16
C
15
C
14
GND
MBC
C
13
C
12
C
11
C
10
C
9
C
8
RT1
C
7
C
6
SIZEB
GND
C
5
C
4
C
3
C
2
C
1
C
0
GND
B
17
B
16
SIZEC
V
CC
B
15
B
14
B
13
B
12
GND
B
11
B
10
A
9
A
8
A
7
A
6
GND
A
5
A
4
A
3
SPM
V
CC
A
2
A
1
A
0
GND
B
0
B
1
文件编号: 38-06026牧师* C
GND
B
6
V
CC
B
7
B
8
B
9
B
2
B
3
B
4
B
5
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
第40 2
CY7C43646AV
CY7C43666AV
CY7C43686AV
功能说明
该CY7C436X6AV是单片,高速,低功耗,
CMOS双向同步FIFO存储器支持
时钟频率高达133 MHz和具有读取访问时间
以最快的速度6纳秒。两个独立的1K / 4K / 16K × 36的双端口
SRAM的FIFO船上相反的方向每个芯片缓冲区中的数据
系统蒸发散。
该CY7C436X6AV是同步(时钟) FIFO ,
这意味着每个端口采用同步接口。所有数据
通过端口传输被选通到低到高
通过使能信号端口的时钟过渡。时钟的每一个
是相互独立的端口,并且可以是异步
或重合。在使每个端口被设置成
提供微处理器的之间的一个简单的双向接口
处理机和/或巴士同步控制。
各端口之间的通信可以经由绕过FIFO的
2信箱寄存器。邮箱注册“宽度匹配
所选择的端口B和端口C总线宽度。每个邮箱注册
有一个标志( MBF1和MBF2 )信号时,新邮件
被存储。可在两种复位
CY7C436X6AV :主复位和部分复位。主
复位初始化的读写指针到第
存储器阵列的位置,可配置的FIFO为大或
Little Endian字节的安排和选择串行标志
编程,并行标志编程,或三者之一
可能的默认标志偏移设置, 8 , 16或64。每个FIFO
拥有自己独立的主复位引脚, MRS1和MRS2 。
部分复位还设置了读写指针的第一个
所述存储器的位置。与主复位,任何设置
之前,部分复位现有的(即编程方法和
部分标志默认的偏移量)将被保留。部分复位是非常有用的
因为它允许在FIFO存储器的冲刷而无需改变
任何配置设置。每个FIFO都有自己的
独立的部分复位引脚, PRS1和PRS2 。
该CY7C436X6AV有操作CY两种模式
标准模式和FWFT模式:在CY标准模式,
写入到一个空的FIFO的第一个字被存入
存储器阵列。需要一个读操作访问
词(连同驻留在内存中的所有其他字) 。在
第一字的下通模式( FWFT ) ,所述第一长字
( 36位宽)写入FIFO为空自动显示
在输出端,无需读取操作(不过,
访问后续的字确实必要的正式阅读
要求提供)。在FWFT / STAN引脚的FIFO中的状态
操作确定所使用的模式。
每个FIFO有一个组合的空/输出Ready标志
( EFA / ORA和EFB / ORB)和联合全/输入就绪
标志( FFA / IRA和FFC / IRC ) 。在EF和FF功能
在CY标准模式中选择。 EF表示是否
内存为空或不是。 FF表示存储器是否是
充分与否。和OR函数在第一选择的红外
词的下通模式。红外光谱指示是否在FIFO
有可用的存储器位置。或显示是否先进先出
具有可读取或不数据。这标志着存在
上的输出有效数据。
每个FIFO具有可编程几乎空标志( AEA和
AEB)和可编程几乎满标志( AFA和AFC) 。
AEA和AEB表示,当词的选择数量阅读
从FIFO存储器实现预定的“几乎
空的状态。 “ AFA和AFC表明,当一个选定的号码
写入到存储器字达到预定
“几乎满状态”(见注61 ) 。
IRA , IRC , AFA和AFC同步到口的时钟
把数据写入到它的数组。 ORA , ORB , AEA和自动包围曝光是
同步到端口的时钟,从它的阵列读取数据。
可编程偏移AEA , AEB , AFA和亚冠都是装
在使用并行端口A或通过SD输入序列。三
还提供了默认偏移设置。在AEA和自动包围曝光
阈值可以从空定为8 ,16或64个存储单元
边界和AFA和AFC阈值可设定为8,16,或
64地点从完整的边界。所有这些选择都做
在主复位使用FS0和FS1输入。
两个或多个设备,可以并行地使用,以创建更宽
数据路径。这样的宽度扩张,不需要额外
外部逻辑。
该CY7C436X6AV的FIFO的特点进行操作
从0 °C - 70 ° C商业级,以及-40°C - 85°C行业
审讯。输入的ESD保护大于2001V ,并且闩锁
防止通过使用保护环。
选购指南
CY7C43646/66/86AV
–7
最大频率
最大访问时间
最小周期时间
最小数据或使建立
最小数据或保持启用
最大国旗延迟
有源电力供应
电流(I
CC1
)
广告
产业
CY7C43646AV
密度
1K × 36/×18 ×2
128 TQFP
CY7C43666AV
4K × 36/×18 ×2
128 TQFP
133
6
7.5
3
0
6
60
CY7C43646/66/86AV-
–10
100
8
10
4
0
8
60
CY7C43646/66/86AV
–15
66.7
10
15
5
0
10
60
60
CY7C43686AV
16K × 36/×18 ×2
128 TQFP
单位
兆赫
ns
ns
ns
ns
ns
mA
文件编号: 38-06026牧师* C
第40 3
CY7C43646AV
CY7C43666AV
CY7C43686AV
引脚德网络nitions
信号名称
A
0–35
AEA
描述
端口A的数据
端口A几乎
空标志
端口B几乎
空标志
端口A几乎
满标志
端口C几乎
满标志
端口B的数据
大尾端/
第一个字下降沿继续
通过选择
I / O
O
功能
可编程几乎空标志同步到CLKA 。
它是低电平时,
在FIFO2的词语的数目小于或等于偏移量的近空A的值
注册, X2 (见注61 ) 。
可编程几乎空标志同步到CLKB 。
它是低电平时,
在FIFO1字的数目小于或等于偏移量的近空B的值
注册, X1 (见注61 ) 。
可编程几乎满标志同步到CLKA 。
它为低电平时数
在FIFO1空位置小于或等于在几乎满甲偏移值
注册, Y1 (见注61 ) 。
可编程几乎满标志同步到CLKC 。
它为低电平时数
在FIFO2的空位置是小于或等于偏移量在几乎满C的值
注册, Y2 (见注61 ) 。
用于端口B的18位的输出数据端口
这是一个双功能引脚。
在主复位,就成为高将选择大端
操作。在这种情况下,根据不同的总线大小,对最显著字节或字
端口A转移到B端口首先为A到B的数据流。对于流动从端口C数据
A口,第一个字/字节写入端口C会出来作为最显著的字/字节
港口答: LOW上会选择小端操作。在这种情况下,至少
在端口A显著字节或字传送到端口B的第一个A到B的数据流。为
从流动C端口到端口的数据,第一个字/字节写入端口C会出来的
在端口A的最小显著字/字节主复位后,该引脚选择的时机
模式。在FWFT一个高CY选择标准模式,低选择第一字下降沿继续
通过模式。一旦定时模式被选择时,上FWFT水平必须是
静态整个设备的运行。
对于端口C的18位输入数据端口
CLKA是一个连续的时钟同步所有的数据传输
通过端口A和
可以是异步或重合CLKB或CLKC 。 FFA / IRA ,全民教育/ ORA , AFA和
AEA都同步到CLKA的低到高的转变。
CLKB是一个连续的时钟同步所有的数据传输
通过端口B和
可以是异步或重合CLKA或CLKC 。 EFB / ORB和AEB都
同步到CLKB的低到高的转变。
CLKC是一个连续的时钟同步所有的数据传输
通过端口C
并且可以异步或重合CLKA或CLKB 。 FFC / IRC和亚冠都
同步到CLKC的低到高的转变。
CSA一定要低,使CLKA的由低到高转变
读或写
在端口A的一
0–35
输出处于高阻抗状态时的CSA为HIGH 。
公务员事务局必须低,使由低到CLKB高的转换
从端口读
B.在B
0–17
输出处于高阻抗状态时, CSB为HIGH 。
这是一个双功能引脚。
在CY标准模式,全民教育的功能被选择。
EFA表示FIFO2存储器是否为空。在FWFT模式下, ORA
功能被选择。 ORA表示对有效数据的存在
0–35
输出,
可供阅读。 EFA / ORA同步到CLKA的低到高的转变。
这是一个双功能引脚。
在CY标准模式下, EFB功能被选择。
EFB表示FIFO1存储器是否为空。在FWFT模式时,ORB
功能被选择。 ORB的指示基于B的有效数据的存在
0–17
输出,
可供阅读。 EFB / ORB同步到CLKB的低到高的转变。
ENA必须为高电平,使CLKA低到高的转变来读取或写入
在端口A的数据
RENB必须为高电平,使CLKB低到高的转变来读取数据
从端口B.
I / O
侧面A. 36位双向数据端口
AEB
O
AFA
O
AFC
O
B
0–17
BE / FWFT
O
I
C
0–17
CLKA
端口CData的
端口A时钟
I
I
CLKB
端口B时钟
I
CLKC
端口C的时钟
I
CSA
CSB
EFA / ORA
端口A片
SELECT
端口B芯片
SELECT
端口A空/
输出就绪
端口B空/
输出就绪
端口A启用
端口B读
启用
I
I
O
EFB / ORB
O
ENA
RENB
I
I
文件编号: 38-06026牧师* C
第40 4
CY7C43646AV
CY7C43666AV
CY7C43686AV
引脚德网络nitions
(续)
信号名称
FFA / IRA
描述
A口全/输入
准备好标志
I / O
O
功能
这是一个双功能引脚。
在CY标准模式下, FFA功能被选择。
FFA表示FIFO1内存是否已满。在FWFT模式下,爱尔兰共和军
功能被选择。 IRA指示是否有可用空间用于写入到
在FIFO1内存。 FFA / IRA同步到CLKA的低到高的转变。
这是一个双功能引脚。
在CY标准模式下, FFC功能被选择。
FFC表示FIFO2内存是否已满。在FWFT模式时,IRC
功能被选择。 IRC指示是否有可用空间用于写入到
在FIFO2内存。 FFC / IRC同步到CLKC的低到高的转变。
FS1 / SEN和FS0 / SD是用于标记的偏移寄存器两用输入
编程。
在主复位, FS1 / SEN和FS0 / SD ,加上SPM ,选择
标志偏移编程方法。三失调寄存器编程方法
可供选择:自动加载的三种预设值( 8 , 16或64 ) ,从并行装入一张
端口A和串行加载。当选择标志偏移寄存器编程串联负载,
FS1 / SEN用作开启同步到CLKA的低到高的转变。
当FS1 / SEN为低,在CLKA上升沿加载位出现在FS0 / SD成
X和Y的寄存器。位的数目进行编程偏移寄存器写操作所需
是40的CY7C43646AV , 48为CY7C43666AV ,56为CY7C43686AV 。
第一比特写入存储在Y寄存器的MSB和最后位的写入存储在X寄存器
LSB 。
在MBA的高层次选择一个邮箱注册
用于读取或写入端口上运行
答:当端口A的读操作,在MBA高电平选择数据
从Mail2寄存器输出和一个低电平选择FIFO2的输出寄存器中的数据
为输出。当写数据到端口A ,对MBA高电平将数据写入
MAIL1注册和LOW将写入FIFO1 。
当端口B的读操作,在MBB高电平选择数据
从MAIL1注册输出
和低电平选择FIFO1输出寄存器数据
为输出。
当写入数据到C端口,在MBC高电平将数据写入到Mail2
注册
和LOW将写入FIFO2 。
MBF1设为低电平CLKA低到高的转变
将数据写入到MAIL1
注册。写入MAIL1寄存器被禁止,而MBF1低。 MBF1设置高
由CLKB低到高的转变时,端口B读取被选中, MBB高。
MBF1设置高继主机或FIFO1的部分复位。
MBF2设为低电平CLKC低到高的转变
将数据写入到Mail2
注册。写入Mail2寄存器被禁止,而MBF2低。 MBF2设置高
通过CLKA低到高的转变,当端口A读选择和MBA高。
MBF2设置高继主机或FIFO2的部分复位。
的低电平引脚初始化FIFO1读写指针到第一个位置
内存和设置端口B输出寄存器为全零。
一个低脉冲上MRS1
选择编程方法(串行或并行),以及三个可编程标志1
默认偏移量为FIFO1 。它还配置端口B总线的大小和字节序的安排。
CLKA的四个低到高的转变和CLKB的四个低到高的转变
必须发生在MRS1低。
的低电平引脚将初始化FIFO2读写指针到第一个位置
内存和设置端口A输出寄存器为全零。
一个低脉冲上MRS2
选择的FIFO2三个可编程标志默认偏移之一。四低到高
CLKA的过渡和CLKB的四个低到高的转变必须发生在MRS2
是低的。
的低电平引脚初始化FIFO1读写指针到第一个位置
内存和设置端口B输出寄存器为全零。
在部分复位,
当前选择的总线宽度,尾数安排,程序设计方法(串行或
并行) ,以及可编程标志设置都保留。
FFC / IRC
C端口全双工/输入
准备好标志
O
FS1/SEN
旗偏移
选择1 /串行
启用
旗偏移
选择0 /串行
数据
I
FS0/SD
I
工商管理硕士
口邮箱
SELECT
I
MBB
端口B邮箱
SELECT
端口C邮箱
SELECT
MAIL1注册
I
MBC
MBF1
I
O
MBF2
Mail2注册
O
MRS1
FIFO1硕士
RESET
I
MRS2
FIFO2硕士
RESET
I
PRS1
FIFO1部分
RESET
I
文件编号: 38-06026牧师* C
第40个5
查看更多CY7C43666AVPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C43666AV
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C43666AV
√ 欧美㊣品
▲10/11+
9513
贴◆插
【dz37.com】实时报价有图&PDF
查询更多CY7C43666AV供应信息

深圳市碧威特网络技术有限公司
 复制成功!