添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第755页 > CY7C1565KV18-500BZXC
初步
CY7C1561KV18 , CY7C1576KV18
CY7C1563KV18 , CY7C1565KV18
72 - Mbit的QDR -II + SRAM 4字突发
建筑学( 2.5周期读延迟)
特点
CON连接gurations
2.5循环读周期延迟:
CY7C1561KV18 - 8M ×8
CY7C1576KV18 - 8M ×9
CY7C1563KV18 - 4M ×18
CY7C1565KV18 - 2M ×36
分开独立的读取和写入数据端口
支持并发事务
550 MHz时钟实现高带宽
4字突发降低地址总线频率
双倍数据速率( DDR )的读取和写入接口
在550 MHz的端口(转1100 MHz的数据)
可在2.5个时钟周期延迟
两个输入时钟( K和K )用于精确DDR定时
SRAM仅使用上升沿
在高速路时钟( CQ和CQ )简化了数据采集
系统
数据有效引脚( QVLD )来表示输出有效数据
单复用地址输入总线锁存地址输入
用于读写端口
单独的端口选择深度扩张
同步内部自定时写入
QDR -II +工作在2.5周期读延迟时, DOFF是
置为高电平
操作类似于QDR -I设备与一个周期读延迟
当DOFF为低电平
可在X8 , X9 , X18 , X36和配置
完整的数据一致性,提供最新的数据
核心V
DD
= 1.8V ± 0.1V ; I / O V
DDQ
= 1.4V至V
DD [1]
同时支持1.5V和1.8V的I / O供电
HSTL输入和可变驱动HSTL输出缓冲器
可在165球FBGA封装( 13 ×15 ×1.4 MM)
提供两种无铅和无无铅封装
JTAG 1149.1兼容的测试访问端口
锁相环( PLL ),用于精确的数据放置
描述
功能说明
在CY7C1561KV18 , CY7C1576KV18 , CY7C1563KV18和
CY7C1565KV18是1.8V同步SRAM的流水线,
配备QDR-II +架构。类似于QDR-II架构设计师用手工
tecture , QDR-II +架构由两个单独的端口:在
读端口和写端口以访问存储器阵列。该
读端口有专用的数据输出来支持读操作
和写端口有专用的数据输入来支持写
操作。 QDR-II +架构具有分离的数据输入和
数据输出完全消除需要“翻身仗”的
与常见的I / O设备存在数据总线。每个端口
通过一个公用地址总线访问。读地址
写地址被锁存的备选上升沿
输入( K)时钟。接入到QDR-II +读写端口是
完全相互独立的。为了最大限度地提高数据
吞吐量,读写端口都配备了DDR
接口。每个地址位置与4个8位相关
字( CY7C1561KV18 ),9位字( CY7C1576KV18 ) , 18位
字( CY7C1563KV18 ) ,或36位字( CY7C1565KV18 ),该
相继爆出进入或离开设备。由于数据传输
ferred进入和离开设备的两个输入端的每个上升沿
时钟(K和K) ,存储器带宽最大化而simpli-
fying系统设计,消除公交车“周转” 。
深度扩展完成与港口选择,这
使每个端口独立运作。
所有同步输入都会通过由控制输入寄存器
K或K输入时钟。所有数据输出通过输出
寄存器由K或K输入时钟控制。写的
带有片上同步自定时写电路进行。
表1.选择指南
550兆赫
550
x8
x9
x18
x36
900
900
920
1310
500兆赫
500
830
830
850
1210
450兆赫
450
760
760
780
1100
400兆赫
400
690
690
710
1000
单位
兆赫
mA
最大工作频率
最大工作电流
1.赛普拉斯QDR -II +器件超过QDR联盟规范,可支持V
DDQ
= 1.4V至V
DD
.
赛普拉斯半导体公司
文件编号: 001-15878修订版* E
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2009年4月3日
[+ ]反馈
初步
CY7C1561KV18 , CY7C1576KV18
CY7C1563KV18 , CY7C1565KV18
逻辑框图( CY7C1561KV18 )
D
[7:0]
8
阅读添加。解码
写添加。解码
A
(20:0)
21
REG
地址
注册
REG
REG
REG
地址
注册
21
A
(20:0)
2M ×8阵列
2M ×8阵列
2M ×8阵列
2M ×8阵列
K
K
CLK
将军
控制
逻辑
RPS
DOFF
读取数据寄存器。
CQ
32
V
REF
WPS
NWS
[1:0]
16
控制
逻辑
16
注册。
注册。
注册。 8
8
8
8
CQ
8
Q
[7:0]
QVLD
逻辑框图( CY7C1576KV18 )
D
[8:0]
9
阅读添加。解码
写添加。解码
A
(20:0)
21
REG
地址
注册
REG
REG
REG
地址
注册
21
A
(20:0)
2M ×9阵列
2M ×9阵列
2M ×9阵列
2M ×9阵列
K
K
CLK
将军
控制
逻辑
RPS
DOFF
读取数据寄存器。
CQ
36
V
REF
WPS
BWS
[0]
18
控制
逻辑
18
注册。
注册。
注册。 9
9
9
9
CQ
9
Q
[8:0]
QVLD
文件编号: 001-15878修订版* E
第28 2
[+ ]反馈
初步
CY7C1561KV18 , CY7C1576KV18
CY7C1563KV18 , CY7C1565KV18
逻辑框图( CY7C1563KV18 )
D
[17:0]
18
阅读添加。解码
写添加。解码
A
(19:0)
20
REG
地址
注册
REG
REG
REG
地址
注册
20
A
(19:0)
1M ×18阵列
1M ×18阵列
1M ×18阵列
1M ×18阵列
K
K
CLK
将军
控制
逻辑
RPS
DOFF
读取数据寄存器。
CQ
72
V
REF
WPS
BWS
[1:0]
36
控制
逻辑
36
注册。
注册。
注册。 18
18
18
18
CQ
18
Q
[17:0]
QVLD
逻辑框图( CY7C1565KV18 )
D
[35:0]
36
阅读添加。解码
写添加。解码
A
(18:0)
19
REG
地址
注册
REG
REG
REG
地址
注册
19
A
(18:0)
512K ×36阵列
512K ×36阵列
512K ×36阵列
512K ×36阵列
K
K
CLK
将军
控制
逻辑
RPS
DOFF
读取数据寄存器。
CQ
144
V
REF
WPS
BWS
[3:0]
72
控制
逻辑
72
注册。
注册。
注册。 36
36
36
36
CQ
36
Q
[35:0]
QVLD
文件编号: 001-15878修订版* E
第28 3
[+ ]反馈
初步
CY7C1561KV18 , CY7C1576KV18
CY7C1563KV18 , CY7C1565KV18
引脚配置
引脚配置为CY7C1561KV18 , CY7C1576KV18 , CY7C1563KV18和CY7C1565KV18随之而来。
[2]
165球FBGA ( 13 ×15 ×1.4 MM)引脚
CY7C1561KV18 ( 8M ×8 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
CQ
NC
NC
NC
NC
NC
NC
DOFF
NC
NC
NC
NC
NC
NC
TDO
2
A
NC
NC
D4
NC
NC
D5
V
REF
NC
NC
Q6
NC
D7
NC
TCK
3
A
NC
NC
NC
Q4
NC
Q5
V
DDQ
NC
NC
D6
NC
NC
Q7
A
4
WPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
5
NWS
1
NC/288M
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
6
K
K
NC
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
QVLD
NC
7
NC/144M
NWS
0
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
8
RPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
9
A
NC
NC
NC
NC
NC
NC
V
DDQ
NC
NC
NC
NC
NC
NC
A
10
A
NC
NC
NC
D2
NC
NC
V
REF
Q1
NC
NC
NC
NC
NC
TMS
11
CQ
Q3
D3
NC
Q2
NC
NC
ZQ
D1
NC
Q0
D0
NC
NC
TDI
CY7C1576KV18 ( 8M ×9 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
CQ
NC
NC
NC
NC
NC
NC
DOFF
NC
NC
NC
NC
NC
NC
TDO
2
A
NC
NC
D5
NC
NC
D6
V
REF
NC
NC
Q7
NC
D8
NC
TCK
3
A
NC
NC
NC
Q5
NC
Q6
V
DDQ
NC
NC
D7
NC
NC
Q8
A
4
WPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
5
NC
NC/288M
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
6
K
K
NC
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
QVLD
NC
7
NC/144M
BWS
0
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
8
RPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
9
A
NC
NC
NC
NC
NC
NC
V
DDQ
NC
NC
NC
NC
NC
NC
A
10
A
NC
NC
NC
D3
NC
NC
V
REF
Q2
NC
NC
NC
NC
D0
TMS
11
CQ
Q4
D4
NC
Q3
NC
NC
ZQ
D2
NC
Q1
D1
NC
Q0
TDI
2. NC / 144M和NC / 288M未连接到所述管芯,并且可以连接到任何电压电平。
文件编号: 001-15878修订版* E
第28 4
[+ ]反馈
初步
CY7C1561KV18 , CY7C1576KV18
CY7C1563KV18 , CY7C1565KV18
引脚配置
引脚配置为CY7C1561KV18 , CY7C1576KV18 , CY7C1563KV18和CY7C1565KV18随之而来。
[2]
(续)
165球FBGA ( 13 ×15 ×1.4 MM)引脚
CY7C1563KV18 ( 4M ×18 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
CQ
NC
NC
NC
NC
NC
NC
DOFF
NC
NC
NC
NC
NC
NC
TDO
2
NC/144M
Q9
NC
D11
NC
Q12
D13
V
REF
NC
NC
Q15
NC
D17
NC
TCK
3
A
D9
D10
Q10
Q11
D12
Q13
V
DDQ
D14
Q14
D15
D16
Q16
Q17
A
4
WPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
5
BWS
1
NC
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
6
K
K
NC
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
QVLD
NC
7
NC/288M
BWS
0
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
8
RPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
9
A
NC
NC
NC
NC
NC
NC
V
DDQ
NC
NC
NC
NC
NC
NC
A
10
A
NC
Q7
NC
D6
NC
NC
V
REF
Q4
D3
NC
Q1
NC
D0
TMS
11
CQ
Q8
D8
D7
Q6
Q5
D5
ZQ
D4
Q3
Q2
D2
D1
Q0
TDI
CY7C1565KV18 ( 2M ×36 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
CQ
Q27
D27
D28
Q29
Q30
D30
DOFF
D31
Q32
Q33
D33
D34
Q35
TDO
2
NC/288M
Q18
Q28
D20
D29
Q21
D22
V
REF
Q31
D32
Q24
Q34
D26
D35
TCK
3
A
D18
D19
Q19
Q20
D21
Q22
V
DDQ
D23
Q23
D24
D25
Q25
Q26
A
4
WPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
5
BWS
2
BWS
3
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
6
K
K
NC
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
QVLD
NC
7
BWS
1
BWS
0
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
8
RPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
9
A
D17
D16
Q16
Q15
D14
Q13
V
DDQ
D12
Q12
D11
D10
Q10
Q9
A
10
NC/144M
Q17
Q7
D15
D6
Q14
D13
V
REF
Q4
D3
Q11
Q1
D9
D0
TMS
11
CQ
Q8
D8
D7
Q6
Q5
D5
ZQ
D4
Q3
Q2
D2
D1
Q0
TDI
文件编号: 001-15878修订版* E
第28 5
[+ ]反馈
CY7C1561KV18
CY7C1576KV18
CY7C1565KV18
72 - Mbit的QDR
II + SRAM 4字突发
建筑学( 2.5周期读延迟)
72兆位QDR II + SRAM 4字突发架构( 2.5周期读延迟)
特点
CON连接gurations
2.5循环读周期延迟
CY7C1561KV18 : 8M × 8
CY7C1576KV18 : 8M × 9
CY7C1565KV18 : 2M × 36
分开独立的读取和写入数据端口
支持并发事务
550 - MHz时钟实现高带宽
四字突发降低地址总线频率
双倍数据速率( DDR )的读取和写入端口接口
(在1100 MHz的数据传输),在550 MHz的
可在2.5个时钟周期的延迟
两个输入时钟( K和K )用于精确DDR定时
SRAM仅使用上升沿
在高速路时钟( CQ和CQ )简化了数据采集
系统
数据有效引脚( QVLD )来表示输出有效数据
单复用地址输入总线锁存地址输入
用于读写端口
单独的端口选择深度扩张
同步内部自定时写入
四倍数据率( QDR
) II +工作在2.5周期读延迟
当DOFF置为高电平
操作类似于QDR I设备与一个周期读延迟
当DOFF为低电平
可在× 8 ,× 9 ,和× 36配置
完整的数据一致性,提供最新的数据
核心V
DD
= 1.8 V ±0.1 V ; I / O V
DDQ
= 1.4 V到V
DD [1]
同时支持1.5 V和1.8 V的I / O供电
高速收发器逻辑( HSTL )输入和可变驱动
HSTL输出缓冲器
可在165球细间距球栅阵列( FBGA )封装
(13 × 15 × 1.4 mm)
提供两种无铅和无无铅封装
JTAG 1149.1兼容的测试访问端口
锁相环( PLL ),用于精确的数据放置
功能说明
在CY7C1561KV18 , CY7C1576KV18和CY7C1565KV18
1.8 -V的同步SRAM的流水线,配备了QDR II +
架构。类似于QDR II架构, QDR II +架构
由两个独立的端口:读端口和写端口
存取存储器阵列。读端口有专用的数据
输出来支持读操作,写端口有
专用的数据输入来支持写操作。 QDR II +架构设计师用手工
tecture具有单独的数据输入和数据输出,完全
省去了“翻身仗” ,与存在的数据总线
常见的I / O设备。每个端口都通过共同的访问
地址总线。用于读写地址地址是
锁存输入(K)时钟的备选上升沿。访问
在QDR II +读写端口完全独立
的另一个。为了最大限度地提高数据吞吐量,同时读取和写入
端口都配备了DDR接口。每个地址位置
用4个8位字( CY7C1561KV18 ) , 9位相关
字( CY7C1576KV18 ) ,或36位字( CY7C1565KV18 ),该
相继爆出进入或离开设备。由于数据传输
ferred进入和离开设备的两个输入端的每个上升沿
时钟(K和K) ,存储器带宽最大化而simpli-
fying系统设计,消除公交车“周转” 。
深度扩展完成与港口选择,这
使每个端口独立运作。
所有同步输入都会通过由控制输入寄存器
K或K输入时钟。所有数据输出通过输出
寄存器由K或K输入时钟控制。写的
带有片上同步自定时写电路进行。
选购指南
描述
最大工作频率
最大工作电流
×8
×9
×36
550兆赫
550
900
900
1310
500兆赫
500
830
830
1210
450兆赫
450
760
760
1100
400兆赫
400
690
690
1000
单位
兆赫
mA
1.赛普拉斯QDR II +器件超过QDR联盟规范,可支持V
DDQ
= 1.4 V到V
DD
.
赛普拉斯半导体公司
文件编号: 001-15878修订版* L
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2011年4月10日
[+ ]反馈
CY7C1561KV18
CY7C1576KV18
CY7C1565KV18
逻辑框图( CY7C1561KV18 )
D
[7:0]
8
阅读添加。解码
写添加。解码
A
(20:0)
21
REG
地址
注册
REG
REG
REG
地址
注册
21
A
(20:0)
2M
×
8阵列
2M
×
8阵列
2M
×
8阵列
2M
×
8阵列
K
K
CLK
将军
控制
逻辑
RPS
DOFF
读取数据寄存器。
CQ
32
V
REF
WPS
NWS
[1:0]
16
控制
逻辑
16
注册。
注册。
注册。 8
8
8
8
CQ
8
Q
[7:0]
QVLD
逻辑框图( CY7C1576KV18 )
D
[8:0]
9
阅读添加。解码
写添加。解码
A
(20:0)
21
REG
地址
注册
REG
REG
REG
地址
注册
21
A
(20:0)
2M
×
9阵
2M
×
9阵
2M
×
9阵
2M
×
9阵
K
K
CLK
将军
控制
逻辑
RPS
DOFF
读取数据寄存器。
CQ
36
V
REF
WPS
BWS
[0]
18
控制
逻辑
18
注册。
注册。
注册。 9
9
9
9
CQ
9
Q
[8:0]
QVLD
文件编号: 001-15878修订版* L
第29页2
[+ ]反馈
CY7C1561KV18
CY7C1576KV18
CY7C1565KV18
逻辑框图( CY7C1565KV18 )
D
[35:0]
36
阅读添加。解码
写添加。解码
A
(18:0)
19
REG
地址
注册
REG
REG
REG
地址
注册
19
A
(18:0)
512K
×
36阵列
512K
×
36阵列
512K
×
36阵列
512K
×
36阵列
K
K
CLK
将军
控制
逻辑
RPS
DOFF
读取数据寄存器。
CQ
144
V
REF
WPS
BWS
[3:0]
72
控制
逻辑
72
注册。
注册。
注册。 36
36
36
36
CQ
36
Q
[35:0]
QVLD
文件编号: 001-15878修订版* L
第29页3
[+ ]反馈
CY7C1561KV18
CY7C1576KV18
CY7C1565KV18
目录
引脚配置................................................ ............. 5
165球FBGA ( 13 × 15 × 1.4毫米)引脚.................. 5
引脚定义................................................ .................. 7
功能概述................................................ ........ 9
读操作................................................ ......... 9
写操作................................................ ......... 9
写字节操作............................................... 9 ..
并发事务............................................. 9
深度扩展................................................ ....... 10
可编程阻抗........................................ 10
随路时钟................................................ .............. 10
有效的数据指标( QVLD ) ...................................... 10
PLL ................................................. ........................... 10
应用实例................................................ ...... 10
真值表................................................ ...................... 11
写周期说明............................................... 11
写周期说明............................................... 12
写周期说明............................................... 12
IEEE 1149.1串行边界扫描( JTAG ) .................. 13
禁用JTAG特性...................................... 13
测试访问端口测试时钟................................... 13
测试模式选择( TMS ) ........................................... 13
测试数据输入( TDI ) ........................................... .......... 13
测试数据输出( TDO ) ........................................... ...... 13
执行TAP复位........................................... 13
TAP寄存器................................................ ........... 13
TAP指令集............................................... .... 13
TAP控制器状态图....................................... 15
TAP控制器框图...................................... 16
TAP电气特性...................................... 16
TAP交流开关特性...............................
TAP时序和测试条件..................................
识别寄存器定义................................
扫描寄存器大小............................................... ........
指令代码................................................ ...........
边界扫描顺序............................................... .....
上电顺序的QDR II + SRAM .........................
上电排序.............................................. ...
PLL限制................................................ .........
最大额定值................................................ ...........
经营范围................................................ .............
中子软错误免疫性.........................................
电气特性...............................................
直流电气特性.....................................
AC电气特性.....................................
电容................................................. ...................
热阻................................................ ........
开关特性..............................................
开关波形................................................ ....
读/写/取消序列................................
订购信息................................................ ......
订购代码定义...........................................
包图................................................ ............
与缩略语................................................. .......................
文档历史记录页............................................... ..
销售,解决方案和法律信息......................
全球销售和设计支持.......................
产品................................................. ...................
的PSoC解决方案................................................ .........
17
17
18
18
18
19
20
20
20
21
21
21
21
21
22
23
23
24
25
25
26
26
27
27
28
29
29
29
29
文件编号: 001-15878修订版* L
第29页4
[+ ]反馈
CY7C1561KV18
CY7C1576KV18
CY7C1565KV18
引脚配置
165球FBGA ( 13
×
15
×
1.4毫米)引脚
CY7C1561KV18 ( 8M × 8 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
CQ
NC
NC
NC
NC
NC
NC
DOFF
NC
NC
NC
NC
NC
NC
TDO
2
A
NC
NC
D4
NC
NC
D5
V
REF
NC
NC
Q6
NC
D7
NC
TCK
3
A
NC
NC
NC
Q4
NC
Q5
V
DDQ
NC
NC
D6
NC
NC
Q7
A
4
WPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
5
NWS
1
NC/288M
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
6
K
K
NC
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
QVLD
NC
7
NC/144M
NWS
0
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
8
RPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
9
A
NC
NC
NC
NC
NC
NC
V
DDQ
NC
NC
NC
NC
NC
NC
A
10
A
NC
NC
NC
D2
NC
NC
V
REF
Q1
NC
NC
NC
NC
NC
TMS
11
CQ
Q3
D3
NC
Q2
NC
NC
ZQ
D1
NC
Q0
D0
NC
NC
TDI
CY7C1576KV18 ( 8M × 9 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
CQ
NC
NC
NC
NC
NC
NC
DOFF
NC
NC
NC
NC
NC
NC
TDO
2
A
NC
NC
D5
NC
NC
D6
V
REF
NC
NC
Q7
NC
D8
NC
TCK
3
A
NC
NC
NC
Q5
NC
Q6
V
DDQ
NC
NC
D7
NC
NC
Q8
A
4
WPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
5
NC
NC/288M
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
6
K
K
NC
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
QVLD
NC
7
NC/144M
BWS
0
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
8
RPS
A
V
SS
V
SS
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
SS
V
SS
A
A
9
A
NC
NC
NC
NC
NC
NC
V
DDQ
NC
NC
NC
NC
NC
NC
A
10
A
NC
NC
NC
D3
NC
NC
V
REF
Q2
NC
NC
NC
NC
D0
TMS
11
CQ
Q4
D4
NC
Q3
NC
NC
ZQ
D2
NC
Q1
D1
NC
Q0
TDI
2. NC / 144M和NC / 288M未连接到所述管芯,并且可以连接到任何电压电平。
文件编号: 001-15878修订版* L
第29页5
[+ ]反馈
查看更多CY7C1565KV18-500BZXCPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C1565KV18-500BZXC
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2881677436 复制 点击这里给我发消息 QQ:2881620402 复制

    电话:18922805453
    联系人:连
    地址:福田区华强北路1019号华强广场D座23楼

    CY7C1565KV18-500BZXC
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CY7C1565KV18-500BZXC
CYPRESS
2425+
11280
BGA165
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:1316996791 复制

电话:18913062888
联系人:陈先生
地址:江苏省苏州市昆山市昆山开发区朝阳东路109号
CY7C1565KV18-500BZXC
Infineon
24+
5200
PG-BGA-165
原装正品现货
QQ: 点击这里给我发消息 QQ:97877807 复制

电话:171-4755-1968(微信同号)
联系人:周小姐171-4755-196微信同号,无线联通更快捷!8
地址:体验愉快问购元件!帮您做大生意!!深圳市福田区3037号南光捷佳大厦2418室
CY7C1565KV18-500BZXC
CYPRESS
24+
36
BGA-165
2518¥/片,★体验愉快问购元件!!就找我吧!单价:2518元
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
CY7C1565KV18-500BZXC
Infineon Technologies
24+
10000
165-FBGA(13x15)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
CY7C1565KV18-500BZXC
Cypress Semiconductor Corp
24+
10000
165-FBGA(13x15)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
CY7C1565KV18-500BZXC
Infineon
24+
25000
165-FBGA (13x15)
全新原装现货,原厂代理。
QQ: 点击这里给我发消息 QQ:2236823936 复制

电话:0755-82569753-32922817-36561078-801
联系人:李小姐
地址:深圳市福田区华强北振兴路101号华匀大厦2栋5楼508-510室 本公司可以开13%增值税发票 以及3%普通发票!!
CY7C1565KV18-500BZXC
CYPRESS
1922+
6852
FBGA165
只做原装正品假一赔十为客户做到零风险!!
QQ: 点击这里给我发消息 QQ:280773285 复制 点击这里给我发消息 QQ:2748708193 复制
电话:0755-83015506-23947236
联系人:朱先生
地址:广东省深圳市福田区华强北路上步工业区101栋518室
CY7C1565KV18-500BZXC
CYPRESS
24+
9850
原厂原封
100%原装正品,可长期订货
QQ: 点击这里给我发消息 QQ:2276945435 复制 点击这里给我发消息 QQ:2801615837 复制

电话:0755-82522939
联系人:彭小姐
地址:广东省深圳市福田区福华路嘉汇新汇商中心1020
CY7C1565KV18-500BZXC
INFINEON
14253
23+
原包装原标现货,假一罚十,
0.1
QQ: 点击这里给我发消息 QQ:1281623813 复制 点击这里给我发消息 QQ:1281623813 复制

电话:0755-23914006/18318877587
联系人:陈佳隆
地址:深圳市福田区华强北新亚洲电子市场一期2A108●国利大厦1502室
CY7C1565KV18-500BZXC
CYPRESS/赛普拉斯
24+
21000
FBGA-165
真实库存信息/只做原装正品/支持实单
查询更多CY7C1565KV18-500BZXC供应信息

深圳市碧威特网络技术有限公司
 复制成功!