CY7C1561KV18
CY7C1576KV18
CY7C1565KV18
目录
引脚配置................................................ ............. 5
165球FBGA ( 13 × 15 × 1.4毫米)引脚.................. 5
引脚定义................................................ .................. 7
功能概述................................................ ........ 9
读操作................................................ ......... 9
写操作................................................ ......... 9
写字节操作............................................... 9 ..
并发事务............................................. 9
深度扩展................................................ ....... 10
可编程阻抗........................................ 10
随路时钟................................................ .............. 10
有效的数据指标( QVLD ) ...................................... 10
PLL ................................................. ........................... 10
应用实例................................................ ...... 10
真值表................................................ ...................... 11
写周期说明............................................... 11
写周期说明............................................... 12
写周期说明............................................... 12
IEEE 1149.1串行边界扫描( JTAG ) .................. 13
禁用JTAG特性...................................... 13
测试访问端口测试时钟................................... 13
测试模式选择( TMS ) ........................................... 13
测试数据输入( TDI ) ........................................... .......... 13
测试数据输出( TDO ) ........................................... ...... 13
执行TAP复位........................................... 13
TAP寄存器................................................ ........... 13
TAP指令集............................................... .... 13
TAP控制器状态图....................................... 15
TAP控制器框图...................................... 16
TAP电气特性...................................... 16
TAP交流开关特性...............................
TAP时序和测试条件..................................
识别寄存器定义................................
扫描寄存器大小............................................... ........
指令代码................................................ ...........
边界扫描顺序............................................... .....
上电顺序的QDR II + SRAM .........................
上电排序.............................................. ...
PLL限制................................................ .........
最大额定值................................................ ...........
经营范围................................................ .............
中子软错误免疫性.........................................
电气特性...............................................
直流电气特性.....................................
AC电气特性.....................................
电容................................................. ...................
热阻................................................ ........
开关特性..............................................
开关波形................................................ ....
读/写/取消序列................................
订购信息................................................ ......
订购代码定义...........................................
包图................................................ ............
与缩略语................................................. .......................
文档历史记录页............................................... ..
销售,解决方案和法律信息......................
全球销售和设计支持.......................
产品................................................. ...................
的PSoC解决方案................................................ .........
17
17
18
18
18
19
20
20
20
21
21
21
21
21
22
23
23
24
25
25
26
26
27
27
28
29
29
29
29
文件编号: 001-15878修订版* L
第29页4
[+ ]反馈