CY7C1480V33
CY7C1482V33
CY7C1486V33
72兆位( 2M ×36 / 4M ×18 / 1M X 72 )
流水线同步SRAM
特点
支持总线运行在高达250MHz的
可用的速度等级为250 , 200和167 MHz的
注册的输入和输出的流水线操作
3.3V核心供电
2.5V / 3.3V的I / O操作
快速时钟到输出时间
- 3.0纳秒( 250 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
单周期芯片取消
CY7C1480V33 , CY7C1482V33可用
JEDEC标准的无铅100引脚TQFP ,无铅和
非无铅165球FBGA封装。 CY7C1486V33
在可用的无铅和无无铅209球FBGA
包
IEEE 1149.1 JTAG兼容的边界扫描
“ZZ”睡眠模式选项
功能说明
[1]
该CY7C1480V33 / CY7C1482V33 / CY7C1486V33 SRAM
集成了2M ×36 / 4M ×18 / 1M × 72的SRAM单元与
高级同步外围电路和一个2位的
计数器内部突发操作。所有的同步输入是
通过用正沿触发控制寄存器控
时钟输入( CLK ) 。同步输入包括所有
地址,所有的数据输入,地址流水线芯片使能
( CE
1
) ,深度扩展芯片启用( CE
2
和CE
3
) ,突发
控制输入( ADSC , ADSP和ADV ) ,写入启用( BW
X
,
和BWE )和全局写( GW ) 。异步输入
包括输出使能( OE )和ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或
地址选通脉冲控制器( ADSC )是活动的。随后
猝发地址可以内部产生由作为控制
前进针( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见引脚说明和真值表进行进一步
详细说明) 。写周期可以包含一到两个或四个字节宽
由字节写入控制输入进行控制。 GW的时候主动
低导致要写入的所有字节。
该CY7C1480V33 / CY7C1482V33 / CY7C1486V33工作
从+ 3.3V核心供电,而所有输出可以操作
与无论是2.5或+ 3.3V供电。所有的输入和输出
JEDEC标准的JESD8-5兼容。
选购指南
250兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
3.0
500
120
200兆赫
3.0
500
120
167兆赫
3.4
450
120
单位
ns
mA
mA
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05283牧师* G
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年7月24日
[+ ]反馈
CY7C1480V33
CY7C1482V33
CY7C1486V33
1
逻辑框图 - CY7C1480V33 ( 2M ×36 )
A0, A1, A
地址
注册
2
A
[1:0]
模式
ADV
CLK
Q1
ADSC
ADSP
BW
D
DQ
D ,
DQP
D
字节
写注册
DQ
C ,
DQP
C
字节
写注册
DQ
B ,
DQP
B
字节
写注册
DQ
A ,
DQP
A
字节
写注册
BURST
计数器
CLR
和
Q0
逻辑
DQ
D
, DQP
D
字节
写入驱动器
DQ
C ,
DQP
C
字节
写入驱动器
DQ
B ,
DQP
B
字节
写入驱动器
DQ
A ,
DQP
A
字节
写入驱动器
BW
C
内存
ARRAY
SENSE
安培
产量
注册
产量
缓冲器
E
BW
B
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
BW
A
BWE
GW
CE
1
CE
2
CE
3
OE
启用
注册
流水线
启用
输入
注册
ZZ
睡觉
控制
2
逻辑框图 - CY7C1482V33 ( 4M ×18 )
A0, A1, A
模式
地址
注册
2 A[1:0]
ADV
CLK
BURST Q1
计数器
逻辑
CLR
Q0
ADSC
ADSP
DQ
B,
DQP
B
写注册
DQ
B,
DQP
B
写入驱动器
内存
ARRAY
BW
A
BWE
GW
CE
1
CE2
CE3
OE
启用
注册
DQ
A,
DQP
A
写注册
DQ
A,
DQP
A
写入驱动器
SENSE
安培
BW
B
产量
注册
产量
缓冲器
E
的DQ
DQP
A
DQP
B
流水线
启用
输入
注册
ZZ
睡觉
控制
文件编号: 38-05283牧师* G
第31 2
[+ ]反馈
CY7C1480V33
CY7C1482V33
CY7C1486V33
逻辑框图 - CY7C1486V33 ( 1M X 72 )
A0, A1,A
地址
注册
A[1:0]
模式
ADV
CLK
Q1
二进制
计数器
CLR
Q0
ADSC
ADSP
BW
H
DQ
H
, DQP
H
写入驱动器
DQ
F
, DQP
F
写入驱动器
DQ
F
, DQP
F
写入驱动器
DQ
E
, DQP
E
写入驱动器
DQ
D
, DQP
D
写入驱动器
DQ
H
, DQP
H
写入驱动器
DQ
G
, DQP
G
写入驱动器
DQ
F
, DQP
F
写入驱动器
DQ
E
, DQP
E
字节
“a”
写入驱动器
DQ
D
, DQP
D
写入驱动器
DQ
C
, DQP
C
写入驱动器
SENSE
安培
BW
G
BW
F
BW
E
内存
ARRAY
BW
D
BW
C
DQ
C
, DQP
C
写入驱动器
产量
注册
BW
B
DQ
B
, DQP
B
写入驱动器
DQ
B
, DQP
B
写入驱动器
DQ
A
, DQP
A
写入驱动器
产量
缓冲器
E
BW
A
BWE
GW
CE1
CE2
CE3
OE
DQ
A
, DQP
A
写入驱动器
启用
注册
流水线
启用
输入
注册
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
DQP
E
DQP
F
DQP
G
DQP
H
ZZ
睡觉
控制
文件编号: 38-05283牧师* G
第31 3
[+ ]反馈
CY7C1480V33
CY7C1482V33
CY7C1486V33
销刀豆网络gurations
(续)
165球FBGA ( 15× 17 ×1.4 MM)引脚
CY7C1480V33 ( 2M ×36 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
NC/288M
NC/144M
DQP
C
DQ
C
DQ
C
DQ
C
DQ
C
NC
DQ
D
DQ
D
DQ
D
DQ
D
DQP
D
NC
模式
2
A
A
NC
DQ
C
DQ
C
DQ
C
DQ
C
NC
DQ
D
DQ
D
DQ
D
DQ
D
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BW
C
BW
D
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
5
BW
B
BW
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
CE
3
CLK
7
BWE
GW
8
ADSC
OE
9
ADV
ADSP
10
A
A
NC/1G
DQ
B
DQ
B
DQ
B
DQ
B
NC
DQ
A
DQ
A
DQ
A
DQ
A
NC
A
A
11
NC
NC/576M
DQP
B
DQ
B
DQ
B
DQ
B
DQ
B
ZZ
DQ
A
DQ
A
DQ
A
DQ
A
DQP
A
A
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
A1
A0
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
A
A
A
CY7C1482V33 ( 4M ×18 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
NC/288M
NC/144M
NC
NC
NC
NC
NC
NC
DQ
B
DQ
B
DQ
B
DQ
B
DQP
B
NC
模式
2
A
A
NC
DQ
B
DQ
B
DQ
B
DQ
B
NC
NC
NC
NC
NC
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BW
B
NC
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
5
NC
BW
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
CE
3
CLK
7
BWE
GW
8
ADSC
OE
9
ADV
ADSP
10
A
A
11
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
A1
A0
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
NC/576M
NC/1G
DQP
A
DQ
A
NC
NC
NC
NC
NC
DQ
A
DQ
A
DQ
A
DQ
A
NC
A
A
DQ
A
DQ
A
DQ
A
ZZ
NC
NC
NC
NC
NC
A
A
A
A
A
文件编号: 38-05283牧师* G
第31 5
[+ ]反馈
CY7C1480V33
CY7C1482V33
CY7C1486V33
72兆位( 2M ×36 / 4M ×18 / 1M X 72 )
流水线同步SRAM
特点
支持总线运行在高达250MHz的
可用速度等级是250 , 200 ,和167 MHz的
注册的输入和输出的流水线操作
3.3V内核电源
2.5V / 3.3V的I / O操作
快时钟到输出时间
- 3.0纳秒( 250 MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
单周期芯片取消
CY7C1480V33 , CY7C1482V33可用
JEDEC标准的无铅100引脚TQFP无铅和
非无铅165球FBGA封装。 CY7C1486V33
在提供无铅和无无铅209球FBGA
包
IEEE 1149.1 JTAG兼容的边界扫描
“ ZZ ”睡眠模式选项
功能说明
[1]
该CY7C1480V33 / CY7C1482V33 / CY7C1486V33 SRAM
集成了2M ×36 / 4M ×18 / 1M × 72的SRAM单元与
高级同步外围电路和一个2位的
计数器内部突发操作。所有的同步输入是
通过用正沿触发控制寄存器控
时钟输入( CLK ) 。同步输入包括所有
地址,所有的数据输入,地址流水线芯片使能
( CE
1
) ,深度扩展芯片启用( CE
2
和CE
3
) ,突发
控制输入( ADSC , ADSP和ADV ) ,写入启用( BW
X
,
和BWE )和全局写( GW ) 。异步输入
包括输出使能( OE )和ZZ引脚。
地址和芯片使被登记在上升沿
时钟的时任一地址选通处理器( ADSP )或
地址选通脉冲控制器( ADSC )是活动的。随后
猝发地址可以内部产生由作为控制
前进针( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见
7页的“引脚定义”
和
“真值表”
第10页
对于进一步的细节) 。写周期可以是一到两
或四个字节宽的字节写控制输入进行控制。
GW时,低电平有效使写入所有字节。
该CY7C1480V33 / CY7C1482V33 / CY7C1486V33工作
从+ 3.3V核心供电,而所有输出可以操作
与无论是2.5或+ 3.3V供电。所有的输入和输出
JEDEC标准JESD8-5兼容。
选购指南
250兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
3.0
500
120
200兆赫
3.0
500
120
167兆赫
3.4
450
120
单位
ns
mA
mA
记
1.为了达到最佳做法的建议,请参阅赛普拉斯应用笔记
AN1064 , SRAM系统的指导。
赛普拉斯半导体公司
文件编号: 38-05283牧师* H
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2007年4月23日
[+ ]反馈
CY7C1480V33
CY7C1482V33
CY7C1486V33
逻辑框图 - CY7C1480V33 ( 2M ×36 )
A 0, A1, A
地址
注册
2
A
[1:0]
模式
ADV
CLK
Q1
ADSC
ADSP
BW
D
DQ
D ,
DQP
D
字节
写注册
DQ
C ,
DQP
C
字节
写注册
DQ
B ,
DQP
B
字节
写注册
DQ
A ,
DQP
A
字节
写注册
BURST
计数器
CLR
和
逻辑
Q0
DQ
D
, DQP
D
字节
写入驱动器
DQ
C ,
DQP
C
字节
写入驱动器
DQ
B ,
DQP
B
字节
写入驱动器
DQ
A ,
DQP
A
字节
写入驱动器
BW
C
内存
ARRAY
SENSE
安培
产量
注册
产量
缓冲器
E
BW
B
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
BW
A
BWE
GW
CE
1
CE
2
CE
3
OE
启用
注册
流水线
启用
输入
注册
ZZ
睡觉
控制
逻辑框图 - CY7C1482V33 ( 4M ×18 )
A0, A1, A
模式
地址
注册
2
A[1:0]
ADV
CLK
BURST Q1
计数器
逻辑
CLR
Q0
ADSC
ADSP
DQ
B,
DQP
B
写注册
DQ
B,
DQP
B
写入驱动器
内存
ARRAY
BW
A
BWE
GW
CE
1
CE2
CE3
OE
启用
注册
DQ
A,
DQP
A
写注册
DQ
A,
DQP
A
写入驱动器
SENSE
安培
BW
B
产量
注册
产量
缓冲器
E
的DQ
DQP
A
DQP
B
流水线
启用
输入
注册
ZZ
睡觉
控制
文件编号: 38-05283牧师* H
第32 2
[+ ]反馈
CY7C1480V33
CY7C1482V33
CY7C1486V33
逻辑框图 - CY7C1486V33 ( 1M X 72 )
A 0, A1,A
地址
注册
A[1:0]
模式
ADV
CLK
Q1
二进制
计数器
CLR
Q0
ADSC
ADSP
BW
H
DQ
H
, DQP
H
写入驱动器
DQ
F
, DQP
F
写入驱动器
DQ
F
, DQP
F
写入驱动器
DQ
E
, DQP
E
写入驱动器
DQ
D
, DQP
D
写入驱动器
DQ
H
, DQP
H
写入驱动器
DQ
G
, DQP
G
写入驱动器
DQ
F
, DQP
F
写入驱动器
DQ
E
, DQP
E
字节
“a”
写入驱动器
DQ
D
, DQP
D
写入驱动器
DQ
C
, DQP
C
写入驱动器
SENSE
安培
BW
G
BW
F
BW
E
内存
ARRAY
BW
D
BW
C
DQ
C
, DQP
C
写入驱动器
产量
注册
BW
B
DQ
B
, DQP
B
写入驱动器
DQ
B
, DQP
B
写入驱动器
DQ
A
, DQP
A
写入驱动器
产量
缓冲器
E
BW
A
BWE
GW
CE1
CE2
CE3
OE
DQ
A
, DQP
A
写入驱动器
启用
注册
流水线
启用
输入
注册
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
DQP
E
DQP
F
DQP
G
DQP
H
ZZ
睡觉
控制
文件编号: 38-05283牧师* H
第32 3
[+ ]反馈
CY7C1480V33
CY7C1482V33
CY7C1486V33
销刀豆网络gurations
(续)
165球FBGA ( 15× 17 ×1.4 MM)引脚
CY7C1480V33 ( 2M ×36 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
NC/288M
NC/144M
DQP
C
DQ
C
DQ
C
DQ
C
DQ
C
NC
DQ
D
DQ
D
DQ
D
DQ
D
DQP
D
NC
模式
2
A
A
NC
DQ
C
DQ
C
DQ
C
DQ
C
NC
DQ
D
DQ
D
DQ
D
DQ
D
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BW
C
BW
D
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
5
BW
B
BW
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
CE
3
CLK
7
BWE
GW
8
ADSC
OE
9
ADV
ADSP
10
A
A
NC/1G
DQ
B
DQ
B
DQ
B
DQ
B
NC
DQ
A
DQ
A
DQ
A
DQ
A
NC
A
A
11
NC
NC/576M
DQP
B
DQ
B
DQ
B
DQ
B
DQ
B
ZZ
DQ
A
DQ
A
DQ
A
DQ
A
DQP
A
A
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
A1
A0
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
A
A
A
CY7C1482V33 ( 4M ×18 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
NC/288M
NC/144M
NC
NC
NC
NC
NC
NC
DQ
B
DQ
B
DQ
B
DQ
B
DQP
B
NC
模式
2
A
A
NC
DQ
B
DQ
B
DQ
B
DQ
B
NC
NC
NC
NC
NC
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BW
B
NC
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
5
NC
BW
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
CE
3
CLK
7
BWE
GW
8
ADSC
OE
9
ADV
ADSP
10
A
A
11
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
A1
A0
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
NC/576M
NC/1G
DQP
A
DQ
A
NC
NC
NC
NC
NC
DQ
A
DQ
A
DQ
A
DQ
A
NC
A
A
DQ
A
DQ
A
DQ
A
ZZ
NC
NC
NC
NC
NC
A
A
A
A
A
文件编号: 38-05283牧师* H
第32 5
[+ ]反馈