添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第250页 > CY7C1470V25-200AXC
CY7C1470V25
CY7C1472V25
CY7C1474V25
72兆位( 2M ×36 / 4M ×18 / 1M X 72 )
流水线SRAM与NOBL 架构
特点
引脚兼容和功能上等同于ZBT
支持250 - MHz的零等待状态的总线操作
可用的速度等级为250 , 200和167 MHz的
内部自定时输出缓冲控制,以消除
需要使用异步OE
完全注册(输入和输出)的流水线
手术
字节写能力
单2.5V电源
2.5V / 1.8V的I / O电压(V
DDQ
)
快速时钟到输出时间
- 3.0纳秒( 250 - MHz器件)
时钟使能( CEN )引脚停业
同步自定时写
CY7C1470V25 , CY7C1472V25可用
JEDEC标准的无铅100引脚TQFP ,无铅和
非无铅165球FBGA封装。 CY7C1474V25
在可用的无铅和无无铅209球FBGA
IEEE 1149.1 JTAG边界扫描兼容
连拍能力直线或交错突发订单
“ZZ”睡眠模式选项和停止时钟选项
功能说明
该CY7C1470V25 / CY7C1472V25 / CY7C1474V25是2.5V ,
2M ×36 / 4M ×18 / 1M X 72同步流水线突发SRAM的
与无总线延迟 ( NOBL )的逻辑,分别。他们是
设计为支持无限真背到背读/写
操作
no
等待
状态。
CY7C1470V25 / CY7C1472V25 / CY7C1474V25配
凭借着先进( NOBL )逻辑才能启用consec-
utive读/写操作的数据传送上
每个时钟周期。该功能极大地提高了
吞吐量数据在需要频繁写入的系统/读
转场。该CY7C1470V25 / CY7C1472V25 / CY7C1474V25
引脚兼容和功能上等同于ZBT设备。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。该
时钟输入的时钟使能( CEN )信号的资格,
其中,当去断言暂停操作并延长了
先前时钟周期。写操作是由控制
字节写选择( BW
a
-BW
h
对于CY7C1474V25 , BW
a
-BW
d
对于CY7C1470V25和BW
a
-BW
b
对于CY7C1472V25 )和一个
写使能( WE)输入。所有的写操作都带有片上进行
同步自定时写电路。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步三态
在写过程的数据部分。
逻辑框图, CY7C1470V25 ( 2M ×36 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
赛普拉斯半导体公司
文件编号: 38-05290牧师* I
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年6月21日
[+ ]反馈
CY7C1470V25
CY7C1472V25
CY7C1474V25
逻辑框图, CY7C1472V25 ( 4M ×18 )
A0, A1, A
模式
CLK
CEN
C
写地址
注册1
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册2
ADV / LD
BW
a
BW
b
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
的DQ
DQP
a
DQP
b
E
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
逻辑框图, CY7C1474V25 ( 1M X 72 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
BW
e
BW
f
BW
g
BW
h
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
DQP
e
DQP
f
DQP
g
DQP
h
WE
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
选购指南
250兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
3.0
450
120
200兆赫
3.0
450
120
167兆赫
3.4
400
120
单位
ns
mA
mA
文件编号: 38-05290牧师* I
第28 2
[+ ]反馈
CY7C1470V25
CY7C1472V25
CY7C1474V25
销刀豆网络gurations
100引脚TQFP引脚
A
A
CE
1
CE
2
BWD
BWC
BWB
BWA
CE
3
V
DD
V
SS
CLK
WE
CEN
OE
ADV / LD
A
A
A
A
CE
1
CE
2
NC
NC
BWB
BWA
CE
3
V
DD
V
SS
CLK
WE
CEN
OE
ADV / LD
A
A
NC
DQPb
NC
DQB
NC
DQB
V
DDQ
V
DDQ
V
SS
V
SS
NC
DQB
DQB
NC
DQB
DQB
DQB
DQB
V
SS
V
SS
V
DDQ
V
DDQ
DQB
DQB
DQB
DQB
NC
V
SS
V
DD
NC
NC
V
DD
V
SS
ZZ
DQB
DQA
DQA
DQB
V
DDQ
V
DDQ
V
SS
V
SS
DQA
DQB
DQA
DQB
DQA DQPb
DQA
NC
V
SS
V
SS
V
DDQ
V
DDQ
NC
DQA
DQA
NC
DQPa
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
A
A
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
DQPc
DQC
DQC
V
DDQ
V
SS
DQC
DQC
DQC
DQC
V
SS
V
DDQ
DQC
DQC
NC
V
DD
NC
V
SS
DQD
DQD
V
DDQ
V
SS
DQD
DQD
DQD
DQD
V
SS
V
DDQ
DQD
DQD
DQPd
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
A
A
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
NC
NC
V
DDQ
V
SS
NC
DQPa
DQA
DQA
V
SS
V
DDQ
DQA
DQA
V
SS
NC
V
DD
ZZ
DQA
DQA
V
DDQ
V
SS
DQA
DQA
NC
NC
V
SS
V
DDQ
NC
NC
NC
CY7C1470V25
(2M × 36)
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
CY7C1472V25
(4M × 18)
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
模式
A
A
A
A
A
1
A
0
NC(288)
NC(144)
模式
A
A
A
A
A
1
A
0
V
SS
V
DD
NC(288)
NC(144)
A
A
A
A
A
A
A
A
A
文件编号: 38-05290牧师* I
V
SS
V
DD
A
A
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第28 3
[+ ]反馈
CY7C1470V25
CY7C1472V25
CY7C1474V25
销刀豆网络gurations
(续)
165球FBGA ( 15× 17 ×1.4 MM)引脚
CY7C1470V25 ( 2M ×36 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
NC/576M
NC/1G
DQP
c
DQ
c
DQ
c
DQ
c
DQ
c
NC
DQ
d
DQ
d
DQ
d
DQ
d
DQP
d
NC/144M
模式
2
A
A
NC
DQ
c
DQ
c
DQ
c
DQ
c
NC
DQ
d
DQ
d
DQ
d
DQ
d
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BW
c
BW
d
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
5
BW
b
BW
a
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
CE
3
CLK
7
CEN
WE
8
ADV / LD
9
A
10
A
A
NC
DQ
b
DQ
b
DQ
b
DQ
b
NC
DQ
a
DQ
a
DQ
a
DQ
a
NC
A
A
11
NC
NC
DQP
b
DQ
b
DQ
b
DQ
b
DQ
b
ZZ
DQ
a
DQ
a
DQ
a
DQ
a
DQP
a
OE
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
A1
A0
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
NC/288M
A
A
A
A
CY7C1472V25 ( 4M ×18 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
NC/576M
NC/1G
NC
NC
NC
NC
NC
NC
DQ
b
DQ
b
DQ
b
DQ
b
DQP
b
NC/144M
模式
2
A
A
NC
DQ
b
DQ
b
DQ
b
DQ
b
NC
NC
NC
NC
NC
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BW
b
NC
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
5
NC
BW
a
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
CE
3
CLK
7
CEN
WE
V
SS
8
ADV / LD
9
A
10
A
A
NC
NC
NC
NC
NC
NC
DQ
a
DQ
a
DQ
a
DQ
a
NC
A
A
11
A
NC
DQPa
DQ
a
DQ
a
DQ
a
DQ
a
ZZ
NC
NC
NC
NC
NC
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
A1
A0
OE
V
SS
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
NC/288M
A
A
A
A
文件编号: 38-05290牧师* I
第28 4
[+ ]反馈
CY7C1470V25
CY7C1472V25
CY7C1474V25
销刀豆网络gurations
(续)
209球FBGA ( 14 ×22× 1.76毫米)引脚
CY7C1474V25 ( 1M X 72 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
DQG
DQG
DQG
DQG
DQPG
DQC
DQC
DQC
DQC
NC
DQH
DQH
DQH
DQH
DQPd
DQD
DQD
DQD
DQD
2
DQG
DQG
DQG
DQG
DQPc
DQC
DQC
DQC
DQC
NC
DQH
DQH
DQH
DQH
DQPH
DQD
DQD
DQD
DQD
3
A
BWS
c
BWS
h
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
CLK
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
NC/144M
A
TMS
4
CE
2
BWS
g
BWS
d
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
A
A
TDI
5
A
NC
NC/576M
NC/1G
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
NC
A
A
A
6
ADV / LD
WE
CE
1
OE
V
DD
NC
NC
NC
NC
CEN
NC
NC
NC
ZZ
V
DD
模式
A
A1
A0
7
A
A
NC
NC
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
NC
A
A
A
8
CE
3
BWS
b
BWS
e
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
A
A
TDO
9
A
BWS
f
BWS
a
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
NC/288M
A
TCK
10
DQB
DQB
DQB
DQB
DQPF
DQF
DQF
DQF
DQF
NC
DQA
DQA
DQA
DQA
DQPa
DQE
DQE
DQE
DQE
11
DQB
DQB
DQB
DQB
DQPb
DQF
DQF
DQF
DQF
NC
DQA
DQA
DQA
DQA
DQPE
DQE
DQE
DQE
DQE
引脚德网络nitions
引脚名称
A0
A1
A
BW
a
BW
b
BW
c
BW
d
BW
e
BW
f
BW
g
BW
h
WE
I / O类型
输入 -
同步
输入 -
同步
引脚说明
用于选择的地址位置中的一个地址输入。
取样的上升沿
在CLK 。
字节写选择输入,低电平有效。
合格与我们进行写入SRAM 。
采样在CLK的上升沿。 BW
a
控制DQ
a
和DQP
a
, BW
b
控制DQ
b
和DQP
b
,
BW
c
控制DQ
c
和DQP
c
, BW
d
控制DQ
d
和DQP
d
, BW
e
控制DQ
e
和DQP
e,
BW
f
控制DQ
f
和DQP
f,
BW
g
控制DQ
g
和DQP
g,
BW
h
控制DQ
h
和DQP
h
.
输入 -
同步
写使能输入,低电平有效。
采样CLK的上升沿,如果CEN为低电平有效。这
信号必须置为低电平来启动写序列。
文件编号: 38-05290牧师* I
第28 5
[+ ]反馈
初步
CY7C1470V25
CY7C1472V25
CY7C1474V25
72兆位( 2M ×36 / 4M ×18 / 1M X 72 )流水线
SRAM与NOBL 架构
特点
引脚兼容和功能上等同于ZBT
支持250 - MHz的零等待状态的总线操作
- 可用的速度等级是250 , 200 ,和167 MHz的
内部自定时输出缓冲控制,以消除
需要使用异步OE
完全注册(输入和输出)的流水线
手术
字节写能力
单2.5V电源
2.5V / 1.8V的I / O操作
快速时钟到输出时间
- 3.0纳秒( 250 - MHz器件)
- 3.0纳秒( 200 - MHz器件)
- 3.4纳秒( 167 - MHz器件)
时钟使能( CEN )引脚停业
同步自定时写
CY7C1470V25和CY7C1472V25提供无铅
100 TQFP和165 FBGA封装。 CY7C1474V25
提供209球FBGA封装。
兼容IEEE 1149.1 JTAG边界扫描
连拍能力直线或交错突发订单
“ZZ”睡眠模式选项和停止时钟选项
功能说明
该CY7C1470V25 / CY7C1472V25 / CY7C1474V25是2.5V ,
2M ×36 / 4M ×18 / 1M X 72同步流水线突发SRAM的
与无总线延迟 ( NOBL )的逻辑,分别。他们是
设计为支持无限真背到背读/写
操作无等待状态。该CY7C1470V25 /
CY7C1472V25 / CY7C1474V25所搭载的
高级( NOBL )逻辑才能启用连续
读/写操作与正在传输的每个数据
时钟周期。该功能极大地提高了吞吐量
在需要频繁写入系统的数据/阅读转变。
CY7C1470V25/CY7C1472V25/CY7C1474V25
管脚兼容和功能等效ZBT设备。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。该
时钟输入的时钟使能( CEN )信号的资格,
其中,当去断言暂停操作并延长了
先前时钟周期。写操作是由控制
字节写选择( BW
a
-BW
h
对于CY7C1474V25 , BW
a
-BW
d
对于CY7C1470V25和BW
a
-BW
b
对于CY7C1472V25 )和一个
写使能( WE)输入。所有的写操作都带有片上进行
同步自定时写电路。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步三态
在写过程的数据部分。
逻辑框图, CY7C1470V25 ( 2M ×36 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
赛普拉斯半导体公司
文件编号: 38-05290牧师* E
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年12月5日
初步
逻辑框图, CY7C1472V25 ( 4M ×18 )
A0, A1, A
模式
CLK
CEN
C
写地址
注册1
CY7C1470V25
CY7C1472V25
CY7C1474V25
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册2
ADV / LD
BW
a
BW
b
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
的DQ
DQP
a
DQP
b
E
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
逻辑框图, CY7C1474V25 ( 1M X 72 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
BW
e
BW
f
BW
g
BW
h
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
DQP
e
DQP
f
DQP
g
DQP
h
WE
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
选购指南
CY7C1470V25-250
CY7C1472V25-250
CY7C1474V25-250
最大访问时间
最大工作电流
最大的CMOS待机电流
3.0
450
120
CY7C1470V25-200
CY7C1472V25-200
CY7C1474V25-200
3.0
450
120
CY7C1470V25-167
CY7C1472V25-167
CY7C1474V25-167
3.4
400
120
单位
ns
mA
mA
阴影区域包含预览。请联系您当地的赛普拉斯销售代表对这些部件的可用性。
文件编号: 38-05290牧师* E
第27 2
初步
销刀豆网络gurations
100引脚TQFP封装
A
A
CE
1
CE
2
BWD
BWC
BWB
BWA
CE
3
V
DD
V
SS
CLK
WE
CEN
OE
ADV / LD
A
A
CY7C1470V25
CY7C1472V25
CY7C1474V25
A
A
CE
1
CE
2
NC
NC
BWB
BWA
CE
3
V
DD
V
SS
CLK
WE
CEN
OE
ADV / LD
A
A
NC
DQPb
NC
DQB
NC
DQB
V
DDQ
V
DDQ
V
SS
V
SS
NC
DQB
DQB
NC
DQB
DQB
DQB
DQB
V
SS
V
SS
V
DDQ
V
DDQ
DQB
DQB
DQB
DQB
NC
V
SS
V
DD
NC
NC
V
DD
V
SS
ZZ
DQB
DQA
DQA
DQB
V
DDQ
V
DDQ
V
SS
V
SS
DQA
DQB
DQA
DQB
DQA DQPb
NC
DQA
V
SS
V
SS
V
DDQ
V
DDQ
NC
DQA
DQA
NC
DQPa
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
A
A
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
DQPc
DQC
DQC
V
DDQ
V
SS
DQC
DQC
DQC
DQC
V
SS
V
DDQ
DQC
DQC
NC
V
DD
NC
V
SS
DQD
DQD
V
DDQ
V
SS
DQD
DQD
DQD
DQD
V
SS
V
DDQ
DQD
DQD
DQPd
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
A
A
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
NC
NC
V
DDQ
V
SS
NC
DQPa
DQA
DQA
V
SS
V
DDQ
DQA
DQA
V
SS
NC
V
DD
ZZ
DQA
DQA
V
DDQ
V
SS
DQA
DQA
NC
NC
V
SS
V
DDQ
NC
NC
NC
CY7C1470V25
(2M × 36)
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
CY7C1472V25
(4M × 18)
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
模式
A
A
A
A
A
1
A
0
E(288)
E(144)
V
SS
V
DD
A
A
A
A
A
A
A
A
A
模式
A
A
A
A
A
1
A
0
E(288)
E(144)
文件编号: 38-05290牧师* E
V
SS
V
DD
A
A
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第27 3
初步
销刀豆网络gurations
(续)
165球FBGA封装引脚
CY7C1470V25
CY7C1472V25
CY7C1474V25
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
E(288)
NC
DQP
c
DQ
c
DQ
c
DQ
c
DQ
c
NC
DQ
d
DQ
d
DQ
d
DQ
d
DQP
d
NC
模式
2
A
A
NC
DQ
c
DQ
c
DQ
c
DQ
c
NC
DQ
d
DQ
d
DQ
d
DQ
d
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
CY7C1470V25 ( 2M × 36 )
4
5
6
7
BW
c
BW
d
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
8
ADV / LD
9
A
10
A
A
NC
DQ
b
DQ
b
DQ
b
DQ
b
NC
DQ
a
DQ
a
DQ
a
DQ
a
NC
A
A
11
NC
E(144)
DQP
b
DQ
b
DQ
b
DQ
b
DQ
b
ZZ
DQ
a
DQ
a
DQ
a
DQ
a
DQP
a
NC
A
BW
b
BW
a
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
CE
3
CLK
CEN
WE
OE
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
A1
A0
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
A
A
A
CY7C1472V25 ( 4M × 18 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
E(288)
NC
NC
NC
NC
NC
NC
NC
DQ
b
DQ
b
DQ
b
DQ
b
DQP
b
NC
模式
2
A
A
NC
DQ
b
DQ
b
DQ
b
DQ
b
NC
NC
NC
NC
NC
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BW
b
NC
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
5
NC
BW
a
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
CE
3
CLK
7
CEN
WE
V
SS
8
ADV / LD
9
A
10
A
A
NC
NC
NC
NC
NC
NC
DQ
a
DQ
a
DQ
a
DQ
a
NC
A
A
11
A
E(144)
DQPa
DQ
a
DQ
a
DQ
a
DQ
a
ZZ
NC
NC
NC
NC
NC
NC
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
A1
A0
OE
V
SS
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
A
A
A
文件编号: 38-05290牧师* E
第27 4
初步
销刀豆网络gurations
(续)
209球BGA焊球
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
DQG
DQG
DQG
DQG
DQPG
DQC
DQC
DQC
DQC
NC
DQH
DQH
DQH
DQH
DQPd
DQD
DQD
DQD
DQD
CY7C1470V25
CY7C1472V25
CY7C1474V25
2
DQG
DQG
DQG
DQG
DQPc
DQC
DQC
DQC
DQC
NC
DQH
DQH
DQH
DQH
DQPH
DQD
DQD
DQD
DQD
3
A
BWS
c
BWS
h
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
CLK
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
NC
A
TMS
4
CE
2
BWS
g
BWS
d
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
A
A
TDI
CY7C1474V25 ( 1M X 72 )
5
6
7
A
NC
NC
NC
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
NC
A
A
A
ADV / LD
WE
CE
1
OE
V
DD
NC
NC
NC
NC
CEN
NC
NC
NC
ZZ
V
DD
模式
A
A1
A0
A
A
NC
NC
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
NC
A
A
A
8
CE
3
BWS
b
BWS
e
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
A
A
TDO
9
A
BWS
f
BWS
a
V
SS
V
DDQ
V
SS
V
DDQ
V
SSQ
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
NC
A
TCK
10
DQB
DQB
DQB
DQB
DQPF
DQF
DQF
DQF
DQF
NC
DQA
DQA
DQA
DQA
DQPa
DQE
DQE
DQE
DQE
11
DQB
DQB
DQB
DQB
DQPb
DQF
DQF
DQF
DQF
NC
DQA
DQA
DQA
DQA
DQPE
DQE
DQE
DQE
DQE
引脚德网络nitions
引脚名称
A0
A1
A
BW
a
BW
b
BW
c
BW
d
BW
e
BW
f
BW
g
BW
h
WE
I / O类型
输入 -
同步
输入 -
同步
引脚说明
用于选择的地址位置中的一个地址输入。
取样的上升沿
在CLK 。
字节写选择输入,低电平有效。
合格与我们进行写入SRAM 。
采样在CLK的上升沿。 BW
a
控制DQ
a
和DQP
a
, BW
b
控制DQ
b
和DQP
b
,
BW
c
控制DQ
c
和DQP
c
, BW
d
控制DQ
d
和DQP
d
, BW
e
控制DQ
e
和DQP
e,
BW
f
控制DQ
f
和DQP
f,
BW
g
控制DQ
g
和DQP
g,
BW
h
控制DQ
h
和DQP
h
.
输入 -
同步
写使能输入,低电平有效。
采样CLK的上升沿,如果CEN为低电平有效。这
信号必须置为低电平来启动写序列。
文件编号: 38-05290牧师* E
第27 5
初步
CY7C1470V25
CY7C1472V25
CY7C1474V25
72兆位( 2M ×36 / 4M ×18 / 1M X 72 )流水线
SRAM与NOBL 架构
特点
引脚兼容和功能上等同于ZBT
支持250 - MHz的零等待状态的总线操作
- 可用的速度等级是250 , 200 ,和167 MHz的
内部自定时输出缓冲控制,以消除
需要使用异步OE
完全注册(输入和输出)的流水线
手术
字节写能力
单2.5V电源
2.5V / 1.8V的I / O操作
快速时钟到输出时间
- 3.0纳秒( 250 - MHz器件)
- 3.0纳秒( 200 - MHz器件)
- 3.4纳秒( 167 - MHz器件)
时钟使能( CEN )引脚停业
同步自定时写
CY7C1470V25和CY7C1472V25提供无铅
100 TQFP和165 FBGA封装。 CY7C1474V25
提供209球FBGA封装。
兼容IEEE 1149.1 JTAG边界扫描
连拍能力直线或交错突发订单
“ZZ”睡眠模式选项和停止时钟选项
功能说明
该CY7C1470V25 / CY7C1472V25 / CY7C1474V25是2.5V ,
2M ×36 / 4M ×18 / 1M X 72同步流水线突发SRAM的
与无总线延迟 ( NOBL )的逻辑,分别。他们是
设计为支持无限真背到背读/写
操作无等待状态。该CY7C1470V25 /
CY7C1472V25 / CY7C1474V25所搭载的
高级( NOBL )逻辑才能启用连续
读/写操作与正在传输的每个数据
时钟周期。该功能极大地提高了吞吐量
在需要频繁写入系统的数据/阅读转变。
CY7C1470V25/CY7C1472V25/CY7C1474V25
管脚兼容和功能等效ZBT设备。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。该
时钟输入的时钟使能( CEN )信号的资格,
其中,当去断言暂停操作并延长了
先前时钟周期。写操作是由控制
字节写选择( BW
a
-BW
h
对于CY7C1474V25 , BW
a
-BW
d
对于CY7C1470V25和BW
a
-BW
b
对于CY7C1472V25 )和一个
写使能( WE)输入。所有的写操作都带有片上进行
同步自定时写电路。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步三态
在写过程的数据部分。
逻辑框图, CY7C1470V25 ( 2M ×36 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
赛普拉斯半导体公司
文件编号: 38-05290牧师* E
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年12月5日
初步
逻辑框图, CY7C1472V25 ( 4M ×18 )
A0, A1, A
模式
CLK
CEN
C
写地址
注册1
CY7C1470V25
CY7C1472V25
CY7C1474V25
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册2
ADV / LD
BW
a
BW
b
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
的DQ
DQP
a
DQP
b
E
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
逻辑框图, CY7C1474V25 ( 1M X 72 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
BW
e
BW
f
BW
g
BW
h
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
DQP
e
DQP
f
DQP
g
DQP
h
WE
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
选购指南
CY7C1470V25-250
CY7C1472V25-250
CY7C1474V25-250
最大访问时间
最大工作电流
最大的CMOS待机电流
3.0
450
120
CY7C1470V25-200
CY7C1472V25-200
CY7C1474V25-200
3.0
450
120
CY7C1470V25-167
CY7C1472V25-167
CY7C1474V25-167
3.4
400
120
单位
ns
mA
mA
阴影区域包含预览。请联系您当地的赛普拉斯销售代表对这些部件的可用性。
文件编号: 38-05290牧师* E
第27 2
初步
销刀豆网络gurations
100引脚TQFP封装
A
A
CE
1
CE
2
BWD
BWC
BWB
BWA
CE
3
V
DD
V
SS
CLK
WE
CEN
OE
ADV / LD
A
A
CY7C1470V25
CY7C1472V25
CY7C1474V25
A
A
CE
1
CE
2
NC
NC
BWB
BWA
CE
3
V
DD
V
SS
CLK
WE
CEN
OE
ADV / LD
A
A
NC
DQPb
NC
DQB
NC
DQB
V
DDQ
V
DDQ
V
SS
V
SS
NC
DQB
DQB
NC
DQB
DQB
DQB
DQB
V
SS
V
SS
V
DDQ
V
DDQ
DQB
DQB
DQB
DQB
NC
V
SS
V
DD
NC
NC
V
DD
V
SS
ZZ
DQB
DQA
DQA
DQB
V
DDQ
V
DDQ
V
SS
V
SS
DQA
DQB
DQA
DQB
DQA DQPb
NC
DQA
V
SS
V
SS
V
DDQ
V
DDQ
NC
DQA
DQA
NC
DQPa
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
A
A
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
DQPc
DQC
DQC
V
DDQ
V
SS
DQC
DQC
DQC
DQC
V
SS
V
DDQ
DQC
DQC
NC
V
DD
NC
V
SS
DQD
DQD
V
DDQ
V
SS
DQD
DQD
DQD
DQD
V
SS
V
DDQ
DQD
DQD
DQPd
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
A
A
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
NC
NC
V
DDQ
V
SS
NC
DQPa
DQA
DQA
V
SS
V
DDQ
DQA
DQA
V
SS
NC
V
DD
ZZ
DQA
DQA
V
DDQ
V
SS
DQA
DQA
NC
NC
V
SS
V
DDQ
NC
NC
NC
CY7C1470V25
(2M × 36)
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
CY7C1472V25
(4M × 18)
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
模式
A
A
A
A
A
1
A
0
E(288)
E(144)
V
SS
V
DD
A
A
A
A
A
A
A
A
A
模式
A
A
A
A
A
1
A
0
E(288)
E(144)
文件编号: 38-05290牧师* E
V
SS
V
DD
A
A
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第27 3
初步
销刀豆网络gurations
(续)
165球FBGA封装引脚
CY7C1470V25
CY7C1472V25
CY7C1474V25
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
E(288)
NC
DQP
c
DQ
c
DQ
c
DQ
c
DQ
c
NC
DQ
d
DQ
d
DQ
d
DQ
d
DQP
d
NC
模式
2
A
A
NC
DQ
c
DQ
c
DQ
c
DQ
c
NC
DQ
d
DQ
d
DQ
d
DQ
d
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
CY7C1470V25 ( 2M × 36 )
4
5
6
7
BW
c
BW
d
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
8
ADV / LD
9
A
10
A
A
NC
DQ
b
DQ
b
DQ
b
DQ
b
NC
DQ
a
DQ
a
DQ
a
DQ
a
NC
A
A
11
NC
E(144)
DQP
b
DQ
b
DQ
b
DQ
b
DQ
b
ZZ
DQ
a
DQ
a
DQ
a
DQ
a
DQP
a
NC
A
BW
b
BW
a
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
CE
3
CLK
CEN
WE
OE
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
A1
A0
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
A
A
A
CY7C1472V25 ( 4M × 18 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
E(288)
NC
NC
NC
NC
NC
NC
NC
DQ
b
DQ
b
DQ
b
DQ
b
DQP
b
NC
模式
2
A
A
NC
DQ
b
DQ
b
DQ
b
DQ
b
NC
NC
NC
NC
NC
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BW
b
NC
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
5
NC
BW
a
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
CE
3
CLK
7
CEN
WE
V
SS
8
ADV / LD
9
A
10
A
A
NC
NC
NC
NC
NC
NC
DQ
a
DQ
a
DQ
a
DQ
a
NC
A
A
11
A
E(144)
DQPa
DQ
a
DQ
a
DQ
a
DQ
a
ZZ
NC
NC
NC
NC
NC
NC
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
A1
A0
OE
V
SS
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
A
A
A
文件编号: 38-05290牧师* E
第27 4
初步
销刀豆网络gurations
(续)
209球BGA焊球
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
DQG
DQG
DQG
DQG
DQPG
DQC
DQC
DQC
DQC
NC
DQH
DQH
DQH
DQH
DQPd
DQD
DQD
DQD
DQD
CY7C1470V25
CY7C1472V25
CY7C1474V25
2
DQG
DQG
DQG
DQG
DQPc
DQC
DQC
DQC
DQC
NC
DQH
DQH
DQH
DQH
DQPH
DQD
DQD
DQD
DQD
3
A
BWS
c
BWS
h
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
CLK
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
NC
A
TMS
4
CE
2
BWS
g
BWS
d
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
A
A
TDI
CY7C1474V25 ( 1M X 72 )
5
6
7
A
NC
NC
NC
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
NC
A
A
A
ADV / LD
WE
CE
1
OE
V
DD
NC
NC
NC
NC
CEN
NC
NC
NC
ZZ
V
DD
模式
A
A1
A0
A
A
NC
NC
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
V
SS
V
DD
NC
A
A
A
8
CE
3
BWS
b
BWS
e
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
NC
A
A
TDO
9
A
BWS
f
BWS
a
V
SS
V
DDQ
V
SS
V
DDQ
V
SSQ
V
DDQ
NC
V
DDQ
V
SS
V
DDQ
V
SS
V
DDQ
V
SS
NC
A
TCK
10
DQB
DQB
DQB
DQB
DQPF
DQF
DQF
DQF
DQF
NC
DQA
DQA
DQA
DQA
DQPa
DQE
DQE
DQE
DQE
11
DQB
DQB
DQB
DQB
DQPb
DQF
DQF
DQF
DQF
NC
DQA
DQA
DQA
DQA
DQPE
DQE
DQE
DQE
DQE
引脚德网络nitions
引脚名称
A0
A1
A
BW
a
BW
b
BW
c
BW
d
BW
e
BW
f
BW
g
BW
h
WE
I / O类型
输入 -
同步
输入 -
同步
引脚说明
用于选择的地址位置中的一个地址输入。
取样的上升沿
在CLK 。
字节写选择输入,低电平有效。
合格与我们进行写入SRAM 。
采样在CLK的上升沿。 BW
a
控制DQ
a
和DQP
a
, BW
b
控制DQ
b
和DQP
b
,
BW
c
控制DQ
c
和DQP
c
, BW
d
控制DQ
d
和DQP
d
, BW
e
控制DQ
e
和DQP
e,
BW
f
控制DQ
f
和DQP
f,
BW
g
控制DQ
g
和DQP
g,
BW
h
控制DQ
h
和DQP
h
.
输入 -
同步
写使能输入,低电平有效。
采样CLK的上升沿,如果CEN为低电平有效。这
信号必须置为低电平来启动写序列。
文件编号: 38-05290牧师* E
第27 5
CY7C1470V25
CY7C1472V25
CY7C1474V25
72兆位(2M × 36/4米× 18/1米× 72 )
流水线SRAM与NOBL 架构
72兆位(2M × 36/4为M× 18/1米× 72 )流水线SRAM与NOBL
TM
架构
特点
功能说明
该CY7C1470V25 / CY7C1472V25 / CY7C1474V25是2.5 V , 2
米× 36/4为M× 18/1米× 72同步流水线突发SRAM的
与无总线延迟 ( NoBL逻辑上。他们是
设计为支持无限真背到背读/写
操作
no
等待
状态。
CY7C1470V25 / CY7C1472V25 / CY7C1474V25配
凭借着先进( NOBL )逻辑才能启用连续
读/写操作与正在传送的数据在每个时钟
周期。此功能极大地增加了数据的吞吐量
在需要频繁写入的系统/读转换。该
CY7C1470V25 / CY7C1472V25 / CY7C1474V25引脚兼容
和功能上等同于ZBT设备。
所有同步输入都会通过由控制输入寄存器
在时钟的上升沿。所有数据输出通过输出
寄存器由时钟的上升沿来控制。时钟
输入是由时钟使能( CEN)的信号,限定其中当
去断言暂停操作和扩展了先前的时钟
周期。写操作是通过字节写选择控制
( BW
a
-BW
h
对于CY7C1474V25 , BW
a
-BW
d
对于CY7C1470V25
和BW
a
-BW
b
对于CY7C1472V25 )和写使能(WE )
输入。所有的写操作都带有片上同步进行
自定时写电路。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步期间三态
写序列的数据部分。
管脚兼容和功能上等同于ZBT
支持250 - MHz的总线操作零等待状态
可用速度等级为250 , 200和167 MHz的
在内部自定时输出缓冲器控制,这样就不需要
使用异步OE
完全注册(输入和输出)进行流水线操作
字节写能力
2.5 V单电源供电
2.5 V / 1.8 V的I / O电压(V
DDQ
)
快时钟到输出时间
3.0纳秒( 250 - MHz器件)
时钟使能( CEN )引脚停业
同步自定时写
CY7C1470V25 ,在符合JEDEC标准的可CY7C1472V25
无铅100引脚TQFP无铅和
非无铅165球FBGA封装。 CY7C1474V25可用
在无铅和无无铅209球FBGA封装
IEEE 1149.1 JTAG边界扫描兼容
连拍能力直线或交错突发订单
“ ZZ ”睡眠模式选项和停止时钟选项
逻辑框图 - CY7C1470V25 (2M × 36 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
赛普拉斯半导体公司
文件编号: 38-05290牧师* L
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2011年3月28日
[+ ]反馈
CY7C1470V25
CY7C1472V25
CY7C1474V25
逻辑框图 - CY7C1472V25 ( 4米× 18 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
的DQ
DQP
a
DQP
b
E
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
逻辑框图 - CY7C1474V25 ( 1米× 72 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
BW
e
BW
f
BW
g
BW
h
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
DQP
e
DQP
f
DQP
g
DQP
h
WE
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
文件编号: 38-05290牧师* L
第31 2
[+ ]反馈
CY7C1470V25
CY7C1472V25
CY7C1474V25
目录
选型指南................................................ ................ 4
引脚配置................................................ ........... 4
引脚定义................................................ .................. 6
功能概述................................................ 8 ........
单一的读访问............................................... 8
突发读访问............................................... 8 ...
单写访问............................................... 8 ..
突发写访问............................................... 9 ...
睡眠模式................................................ ................. 9
线性突发地址表( MODE = GND) .................. 9
交错突发地址表
( MODE =浮动或VDD ) ........................................... 9 ....
ZZ模式电气特性................................. 9
真值表................................................ ..................... 10
部分写周期说明..................................... 10
IEEE 1149.1串行边界扫描( JTAG ) .................. 12
禁用JTAG特性...................................... 12
TAP控制器状态图....................................... 12
测试访问端口( TAP ) ............................................ 12
TAP控制器框图...................................... 12
执行TAP复位.................................. 12
TAP寄存器................................................ ...... 12
TAP指令集............................................... .... 13
TAP时序................................................ ...................... 14
TAP交流开关特性............................... 14
2.5 V TAP交流测试条件....................................... 15
2.5 V TAP AC输出负载等效......................... 15
1.8 V TAP交流测试条件....................................... 15
1.8 V TAP AC输出负载等效........................ 15
TAP直流电气特性和
工作条件................................................ ..... 15
识别寄存器定义................................ 15
扫描寄存器大小............................................... ........ 16
识别码................................................ ....... 16
边界扫描出口订单(2M × 36 ) ........................... 17
边界扫描出口订单( 4米× 18 ) ........................... 17
边界扫描出口订单( 1米× 72 ) ........................... 18
最大额定值................................................ ........... 19
经营范围................................................ ............. 19
电气特性............................................... 19
电容................................................. ................... 20
热阻................................................ ........ 20
交流测试负载和波形..................................... 21
开关特性.............................................. 22
开关波形................................................ .... 23
读/写/时序............................................. ........ 23
NOP ,失速,并取消循环....................... 24
ZZ模式时序............................................... ......... 24
订购信息................................................ ...... 25
订购代码定义......................................... 25
包图................................................ .......... 26
与缩略语................................................. ....................... 28
文档约定................................................ 28
计量单位............................................... ........ 28
文档历史记录页............................................... .. 29
销售,解决方案和法律信息...................... 31
全球销售和设计支持....................... 31
产品................................................. ................... 31
的PSoC解决方案................................................ ......... 31
文件编号: 38-05290牧师* L
第31 3
[+ ]反馈
CY7C1470V25
CY7C1472V25
CY7C1474V25
选购指南
250兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
3.0
450
120
200兆赫
3.0
450
120
167兆赫
3.4
400
120
单位
ns
mA
mA
销刀豆网络gurations
100引脚TQFP引脚
A
A
CE
1
CE
2
BWD
BWC
BWB
BWA
CE
3
V
DD
V
SS
CLK
WE
CEN
OE
ADV / LD
A
A
A
A
CE
1
CE
2
NC
NC
BWB
BWA
CE
3
V
DD
V
SS
CLK
WE
CEN
OE
ADV / LD
A
A
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQB
DQB
V
SS
V
DDQ
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
A
A
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
DQPc
DQC
DQC
V
DDQ
V
SS
DQC
DQC
DQC
DQC
V
SS
V
DDQ
DQC
DQC
NC
V
DD
NC
V
SS
DQD
DQD
V
DDQ
V
SS
DQD
DQD
DQD
DQD
V
SS
V
DDQ
DQD
DQD
DQPd
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
DQPb
DQB
DQB
V
DDQ
V
SS
A
A
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
NC
NC
V
DDQ
V
SS
NC
DQPa
DQA
DQA
V
SS
V
DDQ
DQA
DQA
V
SS
NC
V
DD
ZZ
DQA
DQA
V
DDQ
V
SS
DQA
DQA
NC
NC
V
SS
V
DDQ
NC
NC
NC
CY7C1470V25
(2 M × 36)
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
DQB
DQB
DQB
DQB
V
SS
V
DDQ
DQB
DQB
DQB
DQB
NC
V
SS
V
DD
NC
NC
V
DD
V
SS
ZZ
DQB
DQA
DQA
DQB
V
DDQ
V
DDQ
V
SS
V
SS
DQA
DQB
DQA
DQB
DQA DQPb
NC
DQA
V
SS
V
SS
V
DDQ
V
DDQ
NC
DQA
DQA
NC
DQPa
NC
CY7C1472V25
(4 M × 18)
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
模式
A
A
A
A
A
1
A
0
NC(288)
NC(144)
模式
A
A
A
A
A
1
A
0
V
SS
V
DD
NC(288)
NC(144)
A
A
A
A
A
A
A
A
A
文件编号: 38-05290牧师* L
V
SS
V
DD
A
A
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第31 4
[+ ]反馈
CY7C1470V25
CY7C1472V25
CY7C1474V25
销刀豆网络gurations
(续)
165球FBGA ( 15 × 17 × 1.4毫米)引脚
CY7C1470V25 (2M × 36)的
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
NC/576M
NC/1G
DQP
c
DQ
c
DQ
c
DQ
c
DQ
c
NC
DQ
d
DQ
d
DQ
d
DQ
d
DQP
d
NC/144M
模式
2
A
A
NC
DQ
c
DQ
c
DQ
c
DQ
c
NC
DQ
d
DQ
d
DQ
d
DQ
d
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BW
c
BW
d
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
5
BW
b
BW
a
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
CE
3
CLK
7
CEN
WE
8
ADV / LD
9
A
10
A
A
NC
DQ
b
DQ
b
DQ
b
DQ
b
NC
DQ
a
DQ
a
DQ
a
DQ
a
NC
A
A
11
NC
NC
DQP
b
DQ
b
DQ
b
DQ
b
DQ
b
ZZ
DQ
a
DQ
a
DQ
a
DQ
a
DQP
a
OE
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
A1
A0
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
NC/288M
A
A
A
A
CY7C1472V25 ( 4米× 18 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
NC/576M
NC/1G
NC
NC
NC
NC
NC
NC
DQ
b
DQ
b
DQ
b
DQ
b
DQP
b
NC/144M
模式
2
A
A
NC
DQ
b
DQ
b
DQ
b
DQ
b
NC
NC
NC
NC
NC
NC
A
3
CE
1
CE2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BW
b
NC
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
5
NC
BW
a
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
CE
3
CLK
7
CEN
WE
V
SS
8
ADV / LD
9
A
10
A
A
NC
NC
NC
NC
NC
NC
DQ
a
DQ
a
DQ
a
DQ
a
NC
A
A
11
A
NC
DQPa
DQ
a
DQ
a
DQ
a
DQ
a
ZZ
NC
NC
NC
NC
NC
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
A1
A0
OE
V
SS
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
NC/288M
A
A
A
A
文件编号: 38-05290牧师* L
第31 5
[+ ]反馈
CY7C1470V25
CY7C1472V25
CY7C1474V25
72兆位(2M × 36/4米× 18/1米× 72 )
流水线SRAM与NOBL 架构
72兆位(2M × 36/4为M× 18/1米× 72 )流水线SRAM与NOBL
TM
架构
特点
功能说明
该CY7C1470V25 / CY7C1472V25 / CY7C1474V25是2.5 V ,
的2M × 36/4米× 18/1米× 72同步流水线突发SRAM的
与无总线延迟 ( NoBL逻辑上。他们是
设计为支持无限真背到背读/写
操作
no
等待
状态。
CY7C1470V25 / CY7C1472V25 / CY7C1474V25配
凭借着先进( NOBL )逻辑才能启用连续
读/写操作与正在传送的数据在每个时钟
周期。此功能极大地增加了数据的吞吐量
在需要频繁写入的系统/读转换。该
CY7C1470V25 / CY7C1472V25 / CY7C1474V25引脚兼容
和功能上等同于ZBT设备。
所有同步输入都会通过由控制输入寄存器
在时钟的上升沿。所有数据输出通过输出
寄存器由时钟的上升沿来控制。时钟
输入是由时钟使能( CEN)的信号,限定其中当
去断言暂停操作和扩展了先前的时钟
周期。写操作是通过字节写选择控制
( BW
a
-BW
h
对于CY7C1474V25 , BW
a
-BW
d
对于CY7C1470V25
和BW
a
-BW
b
对于CY7C1472V25 )和写使能(WE )
输入。所有的写操作都带有片上同步进行
自定时写电路。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步期间三态
写序列的数据部分。
管脚兼容和功能上等同于ZBT
支持200MHz的总线操作零等待状态
可用速度等级是200和167 MHz的
在内部自定时输出缓冲器控制,这样就不需要
使用异步OE
完全注册(输入和输出)进行流水线操作
字节写能力
2.5 V单电源供电
2.5 V / 1.8 V的I / O电压(V
DDQ
)
快时钟到输出时间
3.0纳秒( 200 - MHz器件)
时钟使能( CEN )引脚停业
同步自定时写
CY7C1470V25在JEDEC标准的无铅100引脚可用
TQFP无铅和无无铅165球FBGA封装。
CY7C1472V25在JEDEC标准的无铅100引脚可用
TQFP 。 CY7C1474V25无铅和无无铅可用
209球FBGA封装
IEEE 1149.1 JTAG边界扫描兼容
连拍能力 - 线性或交错突发订单
“ ZZ ”睡眠模式选项和停止时钟选项
选购指南
描述
最大访问时间
最大工作电流
最大的CMOS待机电流
200兆赫
3.0
450
120
167兆赫
3.4
400
120
单位
ns
mA
mA
赛普拉斯半导体公司
文件编号: 38-05290牧师*○
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2012年6月6日
CY7C1470V25
CY7C1472V25
CY7C1474V25
逻辑框图 - CY7C1470V25
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
文件编号: 38-05290牧师*○
第38 2
CY7C1470V25
CY7C1472V25
CY7C1474V25
逻辑框图 - CY7C1472V25
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
BURST A0 “
D0
Q0
逻辑
ADV / LD
C
C
写地址
注册1
写地址
注册2
ADV / LD
BW
a
BW
b
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
的DQ
DQP
a
DQP
b
E
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
文件编号: 38-05290牧师*○
第38 3
CY7C1470V25
CY7C1472V25
CY7C1474V25
逻辑框图 - CY7C1474V25
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
BURST A0 “
D0
Q0
逻辑
ADV / LD
C
C
写地址
注册1
写地址
注册2
ADV / LD
BW
a
BW
b
BW
c
BW
d
BW
e
BW
f
BW
g
BW
h
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
DQP
e
DQP
f
DQP
g
DQP
h
WE
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
文件编号: 38-05290牧师*○
第38 4
CY7C1470V25
CY7C1472V25
CY7C1474V25
目录
引脚配置................................................ 6 ...........
引脚定义................................................ .................. 9
功能概述................................................ ...... 10
单一的读访问.............................................. 10
突发读访问............................................... 10
单写访问............................................... 10
突发写访问............................................... 11
睡眠模式................................................ ............... 11
线性突发地址表....................................... 11
交错突发地址表............................... 11
ZZ模式电气特性............................ 11
真值表................................................ ...................... 12
部分真值表进行读/写................................ 13
部分真值表进行读/写................................ 14
部分真值表进行读/写................................ 14
IEEE 1149.1串行边界扫描( JTAG ) .................. 15
禁用JTAG特性...................................... 15
测试访问端口( TAP ) ............................................ 15
执行TAP复位.................................. 15
TAP寄存器................................................ ...... 15
TAP指令集............................................... .... 15
TAP控制器状态图....................................... 17
TAP控制器框图...................................... 18
TAP时序................................................ ...................... 18
TAP交流开关特性............................... 19
2.5 V TAP交流测试条件....................................... 19
2.5 V TAP AC输出负载等效......................... 19
1.8 V TAP交流测试条件....................................... 19
1.8 V TAP AC输出负载等效......................... 19
TAP直流电气特性和
工作条件................................................ ..... 20
识别寄存器定义................................ 21
扫描寄存器大小............................................... ........ 21
指令代码................................................ ........... 21
边界扫描出口订单............................................. 22
边界扫描出口订单............................................. 23
最大额定值................................................ ........... 24
经营范围................................................ ............. 24
电气特性............................................... 24
电容................................................. ................... 25
热阻................................................ ........ 25
交流测试负载和波形..................................... 26
开关特性.............................................. 27
开关波形................................................ .... 28
订购信息................................................ ...... 30
订购代码定义......................................... 30
包图................................................ .......... 31
与缩略语................................................. ....................... 34
文档约定................................................ 34
计量单位............................................... ........ 34
文档历史记录页............................................... 35 ..
销售,解决方案和法律信息...................... 38
全球销售和设计支持....................... 38
产品................................................. ................... 38
的PSoC解决方案................................................ ......... 38
文件编号: 38-05290牧师*○
第38 5
CY7C1470V25
CY7C1472V25
CY7C1474V25
72兆位(2M × 36/4米× 18/1米× 72 )
流水线SRAM与NOBL 架构
72兆位(2M × 36/4为M× 18/1米× 72 )流水线SRAM与NOBL
TM
架构
特点
功能说明
该CY7C1470V25 / CY7C1472V25 / CY7C1474V25是2.5 V ,
的2M × 36/4米× 18/1米× 72同步流水线突发SRAM的
与无总线延迟 ( NoBL逻辑上。他们是
设计为支持无限真背到背读/写
操作
no
等待
状态。
CY7C1470V25 / CY7C1472V25 / CY7C1474V25配
凭借着先进( NOBL )逻辑才能启用连续
读/写操作与正在传送的数据在每个时钟
周期。此功能极大地增加了数据的吞吐量
在需要频繁写入的系统/读转换。该
CY7C1470V25 / CY7C1472V25 / CY7C1474V25引脚兼容
和功能上等同于ZBT设备。
所有同步输入都会通过由控制输入寄存器
在时钟的上升沿。所有数据输出通过输出
寄存器由时钟的上升沿来控制。时钟
输入是由时钟使能( CEN)的信号,限定其中当
去断言暂停操作和扩展了先前的时钟
周期。写操作是通过字节写选择控制
( BW
a
-BW
h
对于CY7C1474V25 , BW
a
-BW
d
对于CY7C1470V25
和BW
a
-BW
b
对于CY7C1472V25 )和写使能(WE )
输入。所有的写操作都带有片上同步进行
自定时写电路。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步期间三态
写序列的数据部分。
管脚兼容和功能上等同于ZBT
支持200MHz的总线操作零等待状态
可用速度等级是200和167 MHz的
在内部自定时输出缓冲器控制,这样就不需要
使用异步OE
完全注册(输入和输出)进行流水线操作
字节写能力
2.5 V单电源供电
2.5 V的I / O电压(V
DDQ
)
快时钟到输出时间
3.0纳秒( 200 - MHz器件)
时钟使能( CEN )引脚停业
同步自定时写
CY7C1470V25在JEDEC标准的无铅100引脚可用
TQFP无铅和无无铅165球FBGA封装。
CY7C1472V25在JEDEC标准的无铅100引脚可用
TQFP 。 CY7C1474V25无铅和无无铅可用
209球FBGA封装
IEEE 1149.1 JTAG边界扫描兼容
连拍能力 - 线性或交错突发订单
“ ZZ ”睡眠模式选项和停止时钟选项
选购指南
描述
最大访问时间
最大工作电流
最大的CMOS待机电流
200兆赫
3.0
450
120
167兆赫
3.4
400
120
单位
ns
mA
mA
勘误表:
有关芯片勘误表的信息,请参阅
勘误表第35页上。
详细信息包括触发条件,受影响的设备,并提出了解决方法
赛普拉斯半导体公司
文件编号: 38-05290牧师* R
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2013年6月27日
CY7C1470V25
CY7C1472V25
CY7C1474V25
逻辑框图 - CY7C1470V25
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
文件编号: 38-05290牧师* R
第39 2
CY7C1470V25
CY7C1472V25
CY7C1474V25
逻辑框图 - CY7C1472V25
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
BURST A0 “
D0
Q0
逻辑
ADV / LD
C
C
写地址
注册1
写地址
注册2
ADV / LD
BW
a
BW
b
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
的DQ
DQP
a
DQP
b
E
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
文件编号: 38-05290牧师* R
第39 3
CY7C1470V25
CY7C1472V25
CY7C1474V25
逻辑框图 - CY7C1474V25
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
BURST A0 “
D0
Q0
逻辑
ADV / LD
C
C
写地址
注册1
写地址
注册2
ADV / LD
BW
a
BW
b
BW
c
BW
d
BW
e
BW
f
BW
g
BW
h
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
DQP
e
DQP
f
DQP
g
DQP
h
WE
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
文件编号: 38-05290牧师* R
第39 4
CY7C1470V25
CY7C1472V25
CY7C1474V25
目录
引脚配置................................................ 6 ...........
引脚定义................................................ .................. 9
功能概述................................................ ...... 10
单一的读访问.............................................. 10
突发读访问............................................... 10
单写访问............................................... 11
突发写访问............................................... 11
睡眠模式................................................ ............... 11
线性突发地址表....................................... 11
交错突发地址表............................... 11
ZZ模式电气特性............................ 11
真值表................................................ ...................... 12
部分真值表进行读/写................................ 13
部分真值表进行读/写................................ 14
部分真值表进行读/写................................ 14
IEEE 1149.1串行边界扫描( JTAG ) .................. 15
禁用JTAG特性...................................... 15
测试访问端口( TAP ) ............................................ 15
执行TAP复位.................................. 15
TAP寄存器................................................ ...... 15
TAP指令集............................................... .... 15
TAP控制器状态图....................................... 17
TAP控制器框图...................................... 18
TAP时序................................................ ...................... 18
TAP交流开关特性............................... 19
2.5 V TAP交流测试条件....................................... 19
2.5 V TAP AC输出负载等效......................... 19
TAP DC电气特性和操作条件
系统蒸发散................................................. ................................ 20
识别寄存器定义................................ 21
扫描寄存器大小............................................... ........ 21
指令代码................................................ ........... 21
边界扫描出口订单............................................. 22
最大额定值................................................ ........... 24
经营范围................................................ ............. 24
电气特性............................................... 24
电容................................................. ................... 25
热阻................................................ ........ 25
交流测试负载和波形..................................... 26
开关特性.............................................. 27
开关波形................................................ .... 28
订购信息................................................ ...... 30
订购代码定义......................................... 30
包图................................................ .......... 31
与缩略语................................................. ....................... 34
文档约定................................................ 34
计量单位............................................... ........ 34
勘误表................................................. .............................. 35
零件编号影响.............................................. 35
产品状态................................................ ........... 35
Ram9同步/ NOBL ZZ引脚问题勘误汇总.... 35
文档历史记录页............................................... .. 36
销售,解决方案和法律信息...................... 39
全球销售和设计支持....................... 39
产品................................................. ................... 39
PSoC解决方案............................................... ....... 39
赛普拉斯开发者社区................................. 39
技术支援................................................ ..... 39
文件编号: 38-05290牧师* R
第39 5
查看更多CY7C1470V25-200AXCPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2881677436 复制 点击这里给我发消息 QQ:2881620402 复制

    电话:18922805453
    联系人:连
    地址:福田区华强北路1019号华强广场D座23楼

    CY7C1470V25-200AXC
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C1470V25-200AXC
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CY7C1470V25-200AXC
CYPRESS
2425+
11280
TQFP100
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:1002316308 复制 点击这里给我发消息 QQ:515102657 复制
电话:0755-83777708/83777607/82799993
联系人:朱咸华
地址:美驻深办公室:深圳市福田区华强北上步工业区201栋4楼A18室/ 分公司:深圳华强北深纺大厦C座西7楼/ 市场部:华强北新亚洲电子市场3B047展销柜
CY7C1470V25-200AXC
CYPRESS
25+23+
53000
QFP100
绝对进口原装原包原盘!深圳优势现货渠道商!
QQ: 点击这里给我发消息 QQ:1337449016 复制 点击这里给我发消息 QQ:851428111 复制

电话:0755-23051326
联系人:张先生
地址:深圳市福田区华强北佳和大厦A座11B03室
CY7C1470V25-200AXC
CYPRESS/赛普拉斯
2023+
6845
TQFP100
专注进口原装,公司现货出售
QQ: 点击这里给我发消息 QQ:2881495423 复制 点击这里给我发消息 QQ:2881495422 复制 点击这里给我发消息 QQ:2881495424 复制

电话:0755-82704952/28227524/89202071/82704952/13528737027
联系人:李小姐/陈先生/李先生【只售原装假一罚百】豪迈兴你值得信赖的供应商!
地址:深圳市福田区中航路新亚洲二期N1B166,深圳市福田区华强北都会大厦B座17i 香港九龙湾临兴街21号美罗中心二期1908室
CY7C1470V25-200AXC
CYPRESS/赛普拉斯
2346+
23600
QFP100
假一罚十!原装现货!强势库存!特价!
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
CY7C1470V25-200AXC
Cypress Semiconductor Corp
18+
6
100-TQFP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:2881689482 复制 点击这里给我发消息 QQ:2881689480 复制

电话:0755-8322-5385 8277-7362
联系人:李先生
地址:深圳市福田区华富街道上步工业区501栋8楼808室
CY7C1470V25-200AXC
CYPRESS
最新批号
12500
原厂原封
原装正品假一赔十实单可提供图片
QQ: 点击这里给我发消息 QQ:1275936203 复制 点击这里给我发消息 QQ:1833158415 复制 点击这里给我发消息 QQ:3110308500 复制

电话:029-13289230882
联系人:杨先生
地址:陕西省西安市高新区大寨路/陕西省铜川市耀州新区华夏南道
CY7C1470V25-200AXC
CY
17+
100
2#库存
QQ: 点击这里给我发消息 QQ:1807086236 复制 点击这里给我发消息 QQ:2322757237 复制

电话:0755-82533156 82710336
联系人:朱经理、张小姐
地址:深圳市福田区华强北上步工业区501栋11楼1109-1110室
CY7C1470V25-200AXC
CYPRESS
19+
5000
QFP100
十年专营,供应原装正品!热卖现货!
QQ: 点击这里给我发消息 QQ:1316996791 复制

电话:18913062888
联系人:陈先生
地址:江苏省苏州市昆山市昆山开发区朝阳东路109号
CY7C1470V25-200AXC
Infineon
24+
5200
PG-TQFP-100
原装正品现货
QQ: 点击这里给我发消息 QQ:1294342618 复制 点击这里给我发消息 QQ:2765319833 复制 点击这里给我发消息 QQ:1363272801 复制

电话:13528893675
联系人:朱先生
地址:广东省深圳市福田区上步工业区201栋5楼B01室。 香港特別行政區中环皇后大道中5號衡怡大厦2432室
CY7C1470V25-200AXC
CYPRESS/赛普拉斯
22+
10000███★★(保证原装)★★
一级优质供应原装正品现货
查询更多CY7C1470V25-200AXC供应信息

深圳市碧威特网络技术有限公司
 复制成功!