CY7C1461AV33
CY7C1463AV33
CY7C1465AV33
36兆位( 1M X 36/2的M× 18 / 512K X 72 )
流通SRAM与NOBL 架构
特点
无总线延迟 ( NOBL )架构消除
读写周期之间的死循环
可支持高达133 MHz的总线操作零
等待状态
- 数据传送在每个时钟
引脚兼容和功能上等同于ZBT
器件
内部自定时输出缓冲控制,以消除
需要使用参考
注册的投入流通型操作
字节写能力
3.3V / 2.5V的I / O电源
快速时钟到输出时间
- 6.5纳秒( 133 - MHz器件)
时钟使能( CEN )引脚使能时钟和暂停
手术
同步自定时写
异步输出使能
CY7C1461AV33 , CY7C1463AV33可用
JEDEC标准的无铅100引脚TQFP封装,
无铅和无无铅165球FBGA封装。
CY7C1465AV33中无铅和无无铅可用
209球FBGA封装
三个芯片使简单的深度扩张
使用ZZ自动断电功能可
模式或CE取消
IEEE 1149.1 JTAG兼容的边界扫描
连拍能力直线或交错突发订单
低待机功耗
功能说明
[1]
该CY7C1461AV33 / CY7C1463AV33 / CY7C1465AV33是
3.3V , 1M ×36 / 2M ×18 / 512K X 72同步流程 - 通过
突发SRAM专为支持真正的无限
背来背读/写操作,而不会插入
等待状态。该CY7C1461AV33 / CY7C1463AV33 / CY7C1465AV33
配备了先进的无总线延迟( NOBL )逻辑
需要启用连续读/写操作与
数据被传送在每个时钟周期。此功能
极大地提高了数据的通过的通过
SRAM中,尤其是在需要频繁的系统写 - 读
转场。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。时钟输入由合格
时钟使能( CEN )的信号,当其无效
暂停操作和扩展了前面的时钟周期。
从时钟的上升最高接入时延是6.5纳秒( 133 - MHz的
装置) 。
写操作是由两个或四个字节写入控制
选择( BW
X
)和写使能( WE)输入。所有的写操作
带有片上同步自定时写电路进行。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步三态
在写过程的数据部分。
选购指南
133兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
6.5
310
120
100兆赫
8.5
290
120
单位
ns
mA
mA
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05356牧师* E
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年6月23日
[+ ]反馈
CY7C1461AV33
CY7C1463AV33
CY7C1465AV33
逻辑框图 - CY7C1461AV33 ( 1M ×36 )
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
Q1 A1 “
A0'
Q0
BURST
逻辑
ADV / LD
BW
A
BW
B
BW
C
BW
D
WE
写入注册表
与数据一致性
控制逻辑
写
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
OE
CE1
CE2
CE3
ZZ
1
输入
E
注册
读逻辑
睡觉
控制
逻辑框图 - CY7C1463AV33 ( 2M ×18 )
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
Q1 A1 “
A0'
Q0
BURST
逻辑
ADV / LD
BW
A
BW
B
写入注册表
与数据一致性
控制逻辑
写
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
WE
OE
CE1
CE2
CE3
ZZ
输入
E
注册
读逻辑
睡觉
控制
文件编号: 38-05356牧师* E
第29页2
[+ ]反馈
CY7C1461AV33
CY7C1463AV33
CY7C1465AV33
2
逻辑框图 - CY7C1465AV33 ( 512K X 72 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
C
写地址
注册1
写地址
注册2
ADV / LD
BW
a
BW
b
BW
c
BW
d
BW
e
BW
f
BW
g
BW
h
写入注册表
与数据一致性
控制逻辑
写
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
DQP
e
DQP
f
DQP
g
DQP
h
WE
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
文件编号: 38-05356牧师* E
第29页3
[+ ]反馈