添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第621页 > CY7C1365B
CY7C1365B
9 -MB ( 265K ×32 )流通型同步SRAM
特点
256K ×32个通用I / O
3.3V -5 %到+ 10 %核心供电(V
DD
)
3.3V的I / O电压(V
DDQ
)
快速时钟到输出时间
- 6.5纳秒( 133 - MHz的版本)
- 7.5纳秒( 117 - MHz的版本)
提供高性能2-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
支持3.3V的I / O电平
在提供的JEDEC标准的100引脚TQFP封装
- 两个2和3芯片使能为TQFP选项
“ZZ”睡眠模式选项
最小的胶合逻辑。从时钟的上升最高的访问延迟
6.5纳秒( 133 - MHz的版本) 。 2位芯片计数器捕获
在一个脉冲串的第一个地址,并递增地址automati-
对于美云的突发访问的其余部分。所有同步输入
通过用正边沿触发的控制寄存器被选通
时钟输入( CLK ) 。同步输入包括所有
地址,所有的数据输入,地址流水线芯片使能
( CE
1
) ,深度扩展芯片启用( CE
2
和CE
3
) ,突发
控制输入( ADSC , ADSP和ADV ) ,写入启用
( BW
[A :D ]
和BWE )和全局写(GW) 。异步
输入包括输出使能( OE )和ZZ引脚。
该CY7C1365B允许使用交错式或线性爆裂
序列,由MODE输入管脚选择。一个高选择
交错的脉冲串序列,而一个低电平选择一个线性
爆序列。突发的访问可以与启动
处理器地址选通( ADSP )或高速缓冲存储器控制器
地址选通( ADSC )的投入。地址是进步
由地址的进步( ADV )输入控制。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或
地址选通脉冲控制器( ADSC )是活动的。随后
猝发地址可以内部产生由作为控制
前进针( ADV ) 。
该CY7C1365B从+ 3.3V内核电源供电
而所有输出可工作于+ 3.3V电源。所有输入
和输出JEDEC标准的JESD8-5兼容。
功能说明
[1]
该CY7C1365B是256K ×32的同步高速缓存RAM
设计的高速微处理器与接口
逻辑框图
A0, A1, A
地址
注册
A
[1:0]
模式
ADV
CLK
BURST Q1
计数器
逻辑
Q0
CLR
ADSC
ADSP
DQ
D
BW
D
字节
写注册
DQ
C
字节
写注册
DQ
B
字节
写注册
DQ
A
BW
A
BWE
GW
CE1
CE2
CE3
OE
DQ
A
字节
写注册
字节
写注册
DQ
D
字节
写注册
DQ
C
字节
写注册
DQ
B
BW
B
字节
写注册
BW
C
内存
ARRAY
SENSE
安培
产量
缓冲器
的DQ
启用
注册
输入
注册
ZZ
睡觉
控制
注意事项:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com
2. CE
3
是不是可以在2芯片使能TQFP封装。
赛普拉斯半导体公司
文件编号: 38-05433牧师**
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2003年1月29日
CY7C1365B
选购指南
133兆赫
最大访问时间
最大工作电流
最大待机电流
6.5
250
30
117兆赫
7.5
220
30
单位
ns
mA
mA
销刀豆网络gurations
100引脚TQFP ( 2芯片使能)
BWS
D
BWS
C
BWS
B
BWS
A
A
CE
1
V
DD
V
SS
OE
ADSC
ADSP
ADV
86
85
84
83
CE
2
CLK
GW
BWE
A
A
82
A
99
98
97
96
95
94
93
92
91
90
89
88
87
NC
DQ
C
DQ
C
V
DDQ
V
SSQ
DQ
C
DQ
C
字节
DQ
C
DQ
C
V
SSQ
V
DDQ
DQ
C
DQ
C
NC
V
DD
NC
V
SS
DQ
D
DQ
D
V
DDQ
V
SSQ
DQ
D
DQ
D
DQ
D
DQ
D
V
SSQ
V
DDQ
DQ
D
DQ
D
NC
BYTE
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
100
81
A
CY7C1365B
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
43
44
45
46
47
48
49
50
NC
DQ
B
DQ
B
V
DDQ
V
SSQ
DQ
B
DQ
B
DQ
B
DQ
B
V
SSQ
V
DDQ
DQ
B
DQ
B
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SSQ
DQ
A
DQ
A
DQ
A
DQ
A
V
SSQ
V
DDQ
DQ
A
DQ
A
NC
BYTE B
一个字节
38
39
40
V
SS
41
V
DD
模式
A
NC
NC
A
A
NC
NC
A
1
A
0
A
A
A
42
A
A
A
A
文件编号: 38-05433牧师**
A
第16页2
CY7C1365B
销刀豆网络gurations
(续)
100引脚TQFP ( 3芯片使能)
BWS
D
BWS
C
BWS
B
BWS
A
CE
3
CE
1
V
DD
V
SS
OE
ADSC
ADSP
ADV
86
85
84
83
CE
2
CLK
GW
BWE
A
A
82
A
99
98
97
96
95
94
93
92
91
90
89
88
87
NC
DQ
C
DQ
C
V
DDQ
V
SSQ
DQ
C
DQ
C
字节
DQ
C
DQ
C
V
SSQ
V
DDQ
DQ
C
DQ
C
NC
V
DD
NC
V
SS
DQ
D
DQ
D
V
DDQ
V
SSQ
DQ
D
DQ
D
DQ
D
DQ
D
V
SSQ
V
DDQ
DQ
D
DQ
D
NC
BYTE
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
100
81
A
CY7C1365B
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
43
44
45
46
47
48
49
50
NC
DQ
B
DQ
B
V
DDQ
V
SSQ
DQ
B
DQ
B
DQ
B
DQ
B
V
SSQ
V
DDQ
DQ
B
DQ
B
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SSQ
DQ
A
DQ
A
DQ
A
DQ
A
V
SSQ
V
DDQ
DQ
A
DQ
A
NC
BYTE B
一个字节
38
39
40
V
SS
41
V
DD
NC
NC
模式
A
NC
A
A
A
A
1
A
0
A
A
A
42
A
A
A
A
文件编号: 38-05433牧师**
A
第16页3
CY7C1365B
引脚说明
名字
A0, A1, A
TQFP
I / O
描述
37,36,32,33,34,35,44,45,46,
输入 -
用地址输入选择256K地址之一某些地区可能
47,48,49,50,81,82,99,100
同步
系统蒸发散。
采样在CLK的上升沿,如果ADSP或ADSC是
92 ( 2芯片使能版)
低电平有效,而CE
1
,CE
2
和CE
3
采样活跃。一
[1:0]
饲料
43 ( 3芯片使能版)
的2位计数器。
输入 -
字节写选择输入,低电平有效。
合格与BWE到CON组
同步管道字节写入到SRAM中。采样在CLK的上升沿。
输入 -
全局写使能输入,低电平有效。
当低的断言
CLK的同步的上升沿,一个全局写进行(所有字节都
写不论在BW的值,
[A :D ]
和BWE ) 。
输入 -
字节写使能输入,低电平有效。
取样的上升沿
同步的CLK 。此信号必须被拉低,进行字节写操作。
输入时钟
时钟输入。
用于捕获所有的同步输入到设备中。
还用于增加突发计数器时, ADV为低电平时,
在一个脉冲串操作。
BW
A,
BW
B,
93,94,
BW
C,
BW
D
95,96
GW
88
BWE
CLK
87
89
CE
1
98
输入 -
芯片使能1输入,低电平有效。
采样的上升沿
同步的CLK 。使用与CE联
2
和CE
3
选择/取消
装置。如果CE ADSP被忽略
1
为高。
输入 -
芯片使能2输入,高电平有效。
采样的上升沿
同步的CLK 。使用与CE联
1
和CE
3
选择/取消
装置。
输入 -
芯片使能3输入,低电平有效。
采样的上升沿
同步的CLK 。用于CE和CE相结合来选择/取消
1
2
装置。
输入 -
输出使能,异步输入,低电平有效。
控制
的I / O引脚Asynchro-方向。当低时, I / O引脚用作输出。
常识
当拉高高, I / O引脚三态,并作为输入
数据引脚。在一个读周期时的第一时钟参考被屏蔽
刚刚脱离取消选中状态。
输入 -
超前输入信号,采样在CLK的上升沿。
同步断言,它会自动增加一个突发周期的地址。
输入 -
地址选通从处理器,采样的上升沿
同步
CLK ,低电平有效。
当置为低电平,地址提交
设备被捕获在地址寄存器中。一
[1:0]
也装
入脉冲串计数器。当ADSP和ADSC都断言,
只是ADSP是公认的。 ASDP被忽略时, CE
1
被拉高
高。
输入 -
地址选通从控制器,采样的上升沿
同步
CLK ,低电平有效。
当置为低电平,地址提交
设备被捕获在地址寄存器中。一
[1:0]
也装
入脉冲串计数器。当ADSP和ADSC都断言,
只是ADSP是公认的。
输入 -
ZZ “休眠”输入,高电平有效。
当置为高电平地方
Asynchro-设备在非时间关键的“休眠”状态的数据完整性的预
常识
服。正常工作时,该引脚为低电平或悬空。
ZZ引脚具有内部上拉下来。
CE
2
97
CE
3
92 ( 3芯片使能版)
OE
86
ADV
ADSP
83
84
ADSC
85
ZZ
64
的DQ
52,53,56, 57,58,59, 62,63,68,
I / O-
双向数据I / O线。
作为输入,它们馈入一个片上
由CLK的上升沿触发69,72,73,74,75,78,79,2,3,6,7 ,同步数据寄存器。为输出,
8,9,12,13,18,19,22,23,24,25,
它们提供包含在由所指定的存储器位置中的数据
28,29
在读取的先前时钟的上升呈现的地址
周期。销的方向由OE控制。当OE
低电平时,引脚用作输出。高电平时, DQS就会
置于三态条件。
15,41,65, 91
动力
供应
电源输入到该装置的核心。
V
DD
文件编号: 38-05433牧师**
第16页4
CY7C1365B
引脚说明
(续)
名字
V
SS
V
DDQ
V
SSQ
模式
TQFP
17,40,67,90
4,11,20,27,54,61,70,77
,
5,10,21,26,55,60,71,76
31
I / O
I / O电源
供应
I / O接地
输入 -
STATIC
描述
地面的装置的核心。
电源为I / O电路。
地面的I / O电路。
选择爆秩序。
当连接到GND选择线性爆
序列。当连接到V
DD
或悬空选择交错爆裂
序列。这是一个带针,并应装置在保持静态
操作。模式引脚具有内部上拉电阻。
未连接。
内部没有连接到芯片。
NC
1,30,51,80,14,16,38,39,42,66
43 ( 2芯片使能版)
功能概述
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。从最大访问延迟
在时钟的上升(T
CDV
)为6.5纳秒( 133 - MHz器件) 。
该CY7C1365B支持系统的二级缓存
利用线性或交错突发序列。该
交错突发为了支持Pentium和i486的处理器。
线性脉冲串序列适合于采用的处理器
线性突发序列。突发顺序是用户可选择的,
并且通过采样MODE输入来确定。可以访问
可与任何处理器地址选通脉冲启动( ADSP )
或控制器地址选通( ADSC ) 。地址
通过脉冲串序列的进步是由控制
ADV输入。一个双位片上环绕突发计数器
捕捉到的第一个地址中的一个脉冲串序列并自动
自动递增的地址的突发访问的其余部分。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW [A :D ] )输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据
所有四个字节。所有的写操作都简化片上
同步自定时写电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。如果CE ADSP被忽略
1
为高。
单一的读访问
一个单一的读访问开始时,在下列条件
是满足于时钟的上升: ( 1 ) CE
1
,CE
2
和CE
3
持有效的;(2 ) ADSP或ADSC为低电平(如果
访问是由ADSC开始,写输入必须
在这第一个周期无效) 。地址提交给
地址输入锁存到地址寄存器和
突发计数器/控制逻辑和呈现给存储器核心。
如果OE输入为低电平时,所请求的数据会
可在数据输出一个最大值,以吨
CDV
钟后
上升。如果CE ADSP被忽略
1
为高。
单写访问发起的ADSP
当满足以下条件,该访问被启动
满足于时钟的上升: ( 1 ) CE
1
,CE
2
,CE
3
都断言
活跃, ( 2 ) ADSP被置为低电平。地址
呈现被加载到地址寄存器和脉冲串
输入( GW , BWE和BW [A :D ] )都在此先忽略
时钟周期。如果写输入被置为有效(见写
周期说明表中的相应规定,指示
在下一个时钟上升写) ,相应的数据将
锁存,并写入到device.Byte写是允许的。
在字节写入, BWA控制DQA和BWB控制
DQB , BWC控制DQC和BWD控制DQD 。所有I / O
一个字节期间三态write.Since这是一种常见的I / O
设备,异步OE输入信号应被撤消
和I / O都必须是三态之前的介绍
数据的DQ 。为安全起见,数据线
三态一旦写周期被检测,而不管
OE的状态。
单写访问发起ADSC
当满足下列条件,这写访问权限启动
满足于时钟的上升: ( 1 ) CE
1
,CE
2
和CE
3
都断言
活跃的, ( 2 ) ADSC为低电平, ( 3 ) ADSP被拉高
高, ( 4 )写输入信号( GW , BWE和BW [A :D ] )
表示写访问。 ADSC被忽略,如果ADSP活跃
低。
给出的地址被加载到地址寄存器
并且该数据串计数器/控制逻辑和递送到
内存核心。向DQ [ D: A]的信息将是
写入到指定的地址位置。字节写操作
允许的。在字节写入, BWA控制DQA , BWB控制
DQB , BWC控制DQC和BWD控制DQD 。所有I / O
是三态时写被检测到,甚至一个字节写操作。
由于这是一种常见的I / O设备,异步输入OE
信号必须被拉高,并且I / O的必须是三态
之前的数据的表示给的DQ 。作为安全
起见,数据线被三态一旦写周期
被检测到,无论OE的状态。
突发序列
该CY7C1365B提供一个片上2位的环绕
在SRAM内爆计数器。该数据串计数器是由供给
A [ 1:0] ,并且可以按照线性或交错猝发顺序。
脉冲串顺序由MODE输入的状态来确定。
一个低电平模式选择线性突发序列。一个高
在模式选择交错突发秩序。离开
MODE悬空会导致设备默认为一个接口
阔叶爆序列。
文件编号: 38-05433牧师**
第16页5
查看更多CY7C1365BPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C1365B
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C1365B
√ 欧美㊣品
▲10/11+
8133
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C1365B
√ 欧美㊣品
▲10/11+
10268
贴◆插
【dz37.com】实时报价有图&PDF
查询更多CY7C1365B供应信息

深圳市碧威特网络技术有限公司
 复制成功!