CY7C1355C
CY7C1357C
9兆位( 256K ×36 / 512K ×18 )
流通SRAM与NOBL 架构
特点
无总线延迟 ( NOBL )架构消除
读写周期之间的死循环
可支持高达133 MHz的总线操作零
等待状态
- 数据传送在每个时钟
引脚兼容,功能上等同于ZBT
器件
内部自定时输出缓冲控制,以消除
需要使用参考
注册的投入流通型操作
字节写能力
3.3V / 2.5V的I / O电源(V
DDQ
)
快速时钟到输出时间
- 6.5纳秒( 133 - MHz器件)
时钟使能( CEN )引脚使能时钟和暂停
手术
同步自定时写
异步输出使能
提供JEDEC标准和无铅100引脚
TQFP ,无铅和无无铅119球BGA
包和165球FBGA封装
三个芯片使简单的深度扩展。
使用ZZ自动断电功能可
模式或CE取消
IEEE 1149.1 JTAG兼容的边界扫描
连拍能力直线或交错突发订单
低待机功耗
功能说明
[1]
该CY7C1355C / CY7C1357C是3.3V , 256K ×36 / 512K ×18
同步流通式突发SRAM专
支持真正的无限回至后端的读/写操作
没有
该
插入
of
等待
状态。
该
CY7C1355C / CY7C1357C配备有先进无
总线延迟( NOBL )逻辑才能启用连续
读/写操作与正在传输的每个数据
时钟周期。该功能极大地提高了吞吐量
通过SRAM数据,特别是在需要的系统的
频繁的写 - 读过渡。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。时钟输入由合格
时钟使能( CEN )的信号,当其无效
暂停操作和扩展了前面的时钟周期。
从时钟的上升最高接入时延是6.5纳秒( 133 - MHz的
装置) 。
写操作是由两个或四个字节写入控制
选择( BW
X
)和写使能( WE)输入。所有的写操作
带有片上同步自定时写电路进行。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步三态
在写过程的数据部分。
选购指南
133兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
6.5
250
40
100兆赫
7.5
180
40
单位
ns
mA
mA
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05539牧师* E
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年9月14日
[+ ]反馈
CY7C1355C
CY7C1357C
1
逻辑框图 - CY7C1355C ( 256K ×36 )
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
Q1 A1 “
A0'
Q0
BURST
逻辑
ADV / LD
BW
A
BW
B
BW
C
BW
D
WE
写入注册表
与数据一致性
控制逻辑
写
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
OE
CE1
CE2
CE3
ZZ
2
输入
E
注册
读逻辑
睡觉
控制
逻辑框图 - CY7C1357C ( 512K ×18 )
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
Q1 A1 “
A0'
Q0
BURST
逻辑
ADV / LD
BW
A
BW
B
写入注册表
与数据一致性
控制逻辑
写
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
WE
OE
CE1
CE2
CE3
ZZ
输入E
注册
读逻辑
睡觉
控制
文件编号: 38-05539牧师* E
第28 2
[+ ]反馈
初步
CY7C1355C
CY7C1357C
9兆位( 256K ×36 / 512K ×18 )流通型
SRAM与NOBL 架构
特点
无总线延迟 ( NOBL )架构消除
读写周期之间的死循环。
可支持高达133 MHz的总线操作零
等待状态
- 数据传送在每个时钟
引脚兼容,功能上等同于ZBT
器件
内部自定时输出缓冲控制,以消除
需要使用参考
注册的投入流通型操作
字节写能力
3.3V / 2.5V的I / O电源
快速时钟到输出时间
- 6.5纳秒( 133 - MHz器件)
- 7.0纳秒( 117 - MHz器件)
- 7.5纳秒( 100 - MHz器件)
时钟使能( CEN )引脚使能时钟和暂停
手术
同步自定时写
异步输出使能
在提供的JEDEC标准的100 TQFP , 119球BGA和
165球FBGA封装
三个芯片使简单的深度扩展。
使用ZZ自动断电功能可
模式或CE取消
用于BGA和FBGA封装JTAG边界扫描
连拍能力直线或交错突发订单
低待机功耗
功能说明
[1]
该CY7C1355C / CY7C1357C是3.3V , 256K ×36 / 512K ×18
同步流通式突发SRAM专
支持真正的无限回至后端的读/写操作
没有
该
插入
of
等待
状态。
该
CY7C1355C / CY7C1357C配备有先进无
总线延迟( NOBL )逻辑才能启用连续
读/写操作与正在传输的每个数据
时钟周期。该功能极大地提高了吞吐量
通过SRAM数据,特别是在需要的系统的
频繁的写 - 读过渡。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。时钟输入由合格
时钟使能( CEN )的信号,当其无效
暂停操作和扩展了前面的时钟周期。
从时钟的上升最高接入时延是6.5纳秒( 133 - MHz的
装置) 。
写操作是由两个或四个字节写入控制
选择( BW
X
)和写使能( WE)输入。所有的写操作
带有片上同步自定时写电路进行。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步三态
在写过程的数据部分。
选购指南
133兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
6.5
250
30
117兆赫
7.0
220
30
100兆赫
7.5
180
30
单位
ns
mA
mA
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05539牧师**
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年4月12日
初步
CY7C1355C
CY7C1357C
1
逻辑框图 - CY7C1355C ( 256K ×36 )
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
Q1 A1 “
A0'
Q0
BURST
逻辑
ADV / LD
BW
A
BW
B
A0, A1, A
BW
C
写入注册表
地址
与数据一致性
控制逻辑
A1
注册
写
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
模式
BW
D
CLK
CEN
WE
C
D1
A0
D0
CE
ADV / LD
C
写地址
注册
BURST
逻辑
Q1 A1 “
A0'
Q0
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
OE
CE1
CE2
CE3
ZZ
输入
E
注册
读逻辑
ADV / LD
BW
A
2
睡觉
控制
BW
B
逻辑框图 - CY7C1357C ( 512K ×18 )
WE
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
读逻辑
注册
地址
注册
A1
D1
A0
D0
Q1 A1 “
A0'
Q0
写入注册表
与数据一致性
控制逻辑
写
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
BURST
逻辑
OE
CE1
CE2
CE3
ZZ
输入E
注册
O
U
T
P
U
T
B
U
F
F
E
R
S
E
睡觉
控制
ADV / LD
BW
A
BW
B
写入注册表
与数据一致性
控制逻辑
写
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
的DQ
DQP
A
DQP
B
WE
OE
CE1
CE2
CE3
ZZ
输入
E
注册
读逻辑
睡觉
控制
文件编号: 38-05539牧师**
第33 2