添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第440页 > CY7C1351G-100AXI
CY7C1351G
4兆位( 128K ×36 )流通式SRAM
与NOBL 架构
特点
可支持高达133 MHz的总线操作零
等待状态
- 数据传送在每个时钟
引脚兼容,功能上等同于ZBT
器件
内部自定时输出缓冲控制,以消除
需要使用参考
注册的投入流通型操作
字节写能力
128K ×36个通用I / O架构
2.5V / 3.3V的I / O电源(V
DDQ
)
快速时钟到输出时间
- 6.5纳秒( 133 - MHz器件)
时钟使能( CEN )引脚停业
同步自定时写
异步输出使能
提供无铅100引脚TQFP封装,无铅
和非无铅119球的BGA封装
连拍能力直线或交错突发订单
低待机功耗
功能说明
[1]
该CY7C1351G是3.3V , 128K ×36同步
流过突发SRAM专为支持
没有真正的无限制背到背读/写操作
插入等待状态。该CY7C1351G配备的
先进的无总线延迟 ( NOBL )的逻辑要求
让数据是连续的读/写操作
转印在每个时钟周期。此功能大大
通过对SRAM提高了数据的吞吐量,特别是
在需要频繁写入读取的转换系统。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。时钟输入由合格
时钟使能( CEN )的信号,当其无效
暂停操作和扩展了前面的时钟周期。
从时钟的上升最高接入时延是6.5纳秒( 133 - MHz的
装置) 。
写操作是由四个字节写选择控制
( BW
[A :D ]
)和写使能( WE)输入。所有的写操作
带有片上同步自定时写电路进行。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步三态
在写过程的数据部分。
逻辑框图
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
Q1 A1 “
A0'
Q0
BURST
逻辑
ADV / LD
BW
A
BW
B
BW
C
BW
D
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
OE
CE1
CE2
CE3
ZZ
输入
注册
读逻辑
E
睡觉
控制
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05513牧师* D
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年7月4日
[+ ]反馈
CY7C1351G
选购指南
133兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
6.5
225
40
100兆赫
8.0
205
40
单位
ns
mA
mA
销刀豆网络gurations
100引脚TQFP引脚
ADV / LD
NC/18M
BW
D
BW
C
BW
B
BW
A
CE
1
CE
2
CE
3
V
DD
V
SS
CEN
CLK
WE
OE
NC/9M
A
A
A
82
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
字节
DQP
C
DQ
C
DQ
C
V
DDQ
V
SS
DQ
C
DQ
C
DQ
C
DQ
C
V
SS
V
DDQ
DQ
C
DQ
C
NC
V
DD
NC
BYTE
V
SS
DQ
D
DQ
D
V
DDQ
V
SS
DQ
D
DQ
D
DQ
D
DQ
D
V
SS
V
DDQ
DQ
D
DQ
D
DQP
D
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
81
A
CY7C1351G
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
44
45
46
47
48
49
50
DQP
B
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
DQP
A
BYTE B
一个字节
39
40
41
42
NC/72M
NC/288M
NC/144M
模式
NC/36M
A1
A0
V
SS
V
DD
A
A
A
A
43
A
A
A
文件编号: 38-05513牧师* D
A
A
A
A
第14页2
[+ ]反馈
CY7C1351G
销刀豆网络gurations
(续)
119球BGA引脚
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC/576M
NC/1G
DQ
C
DQ
C
V
DDQ
DQ
C
DQ
C
V
DDQ
DQ
D
DQ
D
V
DDQ
DQ
D
DQ
D
2
A
CE
2
A
DQP
C
DQ
C
DQ
C
DQ
C
DQ
C
V
DD
DQ
D
DQ
D
DQ
D
DQ
D
DQP
D
3
A
A
A
V
SS
V
SS
V
SS
BW
C
V
SS
V
SS
V
SS
BW
D
V
SS
V
SS
V
SS
模式
A
NC
4
NC/18M
ADV / LD
V
DD
NC
CE
1
OE
NC/9M
WE
V
DD
CLK
NC
CEN
A1
A0
V
DD
A
NC
5
A
A
A
V
SS
V
SS
V
SS
BW
B
V
SS
V
SS
V
SS
BW
A
V
SS
V
SS
V
SS
NC
A
NC
6
A
CE
3
A
DQP
B
DQ
B
DQ
B
DQ
B
DQ
B
V
DD
DQ
A
DQ
A
DQ
A
DQ
A
DQP
A
7
V
DDQ
NC
NC
DQ
B
DQ
B
V
DDQ
DQ
B
DQ
B
V
DDQ
DQ
A
DQ
A
V
DDQ
DQ
A
DQ
A
A
NC/144M
NC
NC/72M
V
DDQ
NC
A
NC/288M
ZZ
NC/36M
NC
V
DDQ
引脚德网络nitions
名字
A
0
, A
1
, A
BW
[A :D ]
WE
ADV / LD
I / O
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
描述
用于选择的128K地址位置中的一个地址输入。
采样上升沿
的CLK 。一
[1:0]
被馈送到两比特串计数器。
字节写输入,低电平有效。
合格与我们进行写入SRAM 。采样
CLK的上升沿。
写使能输入,低电平有效。
采样CLK的上升沿,如果CEN为低电平有效。这
信号必须置为低电平来启动写序列。
前进/负载输入。
用于推进的芯片上地址计数器或装入一个新的地址。
当高(和CEN为低电平)内部突发计数器前进。 LOW时,一
新的地址可以被装载到该装置用于接入。被取消后, ADV / LD应
被驱动为低,以装入新的地址。
时钟输入。
用于捕获所有的同步输入到设备中。 CLK为合格与CEN 。
如果CEN为低电平有效CLK时,才能识别。
芯片使能1输入,低电平有效。
采样在CLK的上升沿。配合使用
CE
2
和CE
3
选择/取消选择该设备。
芯片使能2输入,高电平有效。
采样在CLK的上升沿。配合使用
CE
1
和CE
3
选择/取消选择该设备。
芯片使能3输入,低电平有效。
采样在CLK的上升沿。配合使用
CE
1
和CE
2
选择/取消选择该设备。
输出使能,异步输入,低电平有效。
结合同步逻辑块
在设备内,以控制的I / O引脚的方向。当低时,I / O引脚允许
表现为输出。当拉高高, I / O引脚为三态,并作为输入数据引脚。
OE是一个写序列的数据部分,在第一个时钟期间出现的时候屏蔽
从取消选择状态,当装置已被取消。
时钟使能输入,低电平有效。
当置位低电平的时钟信号被识别
SRAM 。当无效高电平的时钟信号被屏蔽。由于取消断言CEN不
取消选择该设备,岑可用于在需要时扩展的前一周期。
第14页3
CLK
CE
1
CE
2
CE
3
OE
输入时钟
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
异步
CEN
输入 -
同步
文件编号: 38-05513牧师* D
[+ ]反馈
CY7C1351G
引脚德网络nitions
(续)
名字
ZZ
I / O
输入 -
异步
I / O-
同步
描述
ZZ “休眠”输入。
此高电平输入将器件置于一个非时间关键“休眠”状态
数据完整性保护。在正常操作期间,该引脚为低或悬空。 ZZ引脚
有一个内部上拉下来。
双向数据I / O线。
作为输入,它们馈入,则触发芯片上的数据寄存器
由CLK的上升沿。作为输出,它们提供包含在存储位置中的数据
在读周期的时钟的上升由地址指定。引脚方向控制
通过OE和内部控制逻辑。当OE为低电平时,引脚可以表现为输出。
当HIGH , DQ
s
和DQP
[A :D ]
被放置在一个三态条件。输出是自动
从出现在写入序列的数据部分中的三态,在第一时钟
取消选择状态,当设备被取消,不管OE的状态。
双向数据奇偶校验I / O线。
在功能上,这些信号是相同的DQ
s
。在写
序列, DQP
[A :D ]
通过控制体重
[A :D ]
水涨船高。
模式输入。选择设备的脉冲串顺序。
当连接到GND选择线性爆
序列。当连接到V
DD
或悬空选择交错突发序列。
电源输入到该装置的核心。
地面的装置。
未连接。
内部没有连接到芯片。
未连接。
内部没有连接到芯片。 NC / 9M , NC / 18M , NC / 36M , NC / 72M , NC / 144M ,
NC / 288M , NC / 576M和NC / 1G的地址扩展引脚没有内部连接到
死了。
DQ
s
DQP
[A :D ]
模式
V
DD
V
DDQ
V
SS
NC
NC/9M,
NC/18M
NC/36M
NC/72M,
NC/144M,
NC/288M,
NC/576M,
NC/1G
I / O-
同步
输入
表带针
电源
I / O电源
电源为I / O电路。
功能概述
该CY7C1351G是一个同步流过一阵SRAM
专门设计的过程中,消除等待状态
写 - 读过渡。所有同步输入通过
输入寄存器的时钟的上升沿来控制。该
时钟信号是合格的时钟使能输入信号
( CEN ) 。如果CEN为高电平时,时钟信号不被识别和
所有的内部状态被保持。所有的同步操作
有资格与CEN 。来自时钟最大接入延迟
上升(T
CDV
)为6.5纳秒( 133 - MHz器件) 。
访问可通过发出三个芯片使启动
( CE
1
,CE
2
,CE
3
)活性在时钟的上升沿。如果时钟
启用( CEN )为低电平有效和ADV / LD为低电平时,
提供给该装置的地址将被锁存。该
访问既可以一个读或写操作,这取决于
写的状态使能( WE) 。 BW
[A :D ]
可用于
进行字节写操作。
写操作是通过写使能( WE)资格。所有
写操作被简化片上同步自定时写
电路。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )简化了深度扩展。
所有操作(读,写,并取消)是流水线。
ADV / LD应驱动至低电平,一旦设备已被
取消选择以加载新的地址的下一个
操作。
单一的读访问
当满足下列条件的读取访问启动
满意在时钟的上升: ( 1 ) CEN为低电平, ( 2 ) CE
1
,CE
2
,
和CE
3
所有的断言活跃, ( 3 )写使能输入
信号WE为无效高电平,并且4) ADV / LD被断言
低。呈现给地址输入端的地址被锁存
入地址寄存器,并提交给存储器阵列
和控制逻辑。所述控制逻辑确定读
访问过程中,允许所请求的数据,以
传播到输出缓冲器。的数据是可用的内
6.5纳秒( 133 - MHz器件)提供OE是低电平有效。后
的读取访问第一时钟,所述输出缓冲器控制
通过OE和内部控制逻辑。 OE必须驱动为低电平
为了使该装置驱出所请求的数据。对
随后的时钟,另一个操作(读/写/取消)
可以启动。当SRAM被取消,在时钟上升沿
通过芯片中的一个使能信号,其输出将为三态
马上。
突发读访问
该CY7C1351G有一个片上的突发计数器,其允许
用户提供一个单一的地址,并进行到能力
4读取无重新确立的地址输入。 ADV / LD
必须被驱动为低,以装入新的地址进
SRAM中,如上面所述的单读访问部分中描述。
该数据串计数器的顺序由模式决定的
输入信号。在MODE低输入选择线爆裂
模式中,一个高电平选择一个交错突发序列。两
突发计数器使用A0和A1的突发序列,并将
充分递增,当环绕。在高输入
第14页4
文件编号: 38-05513牧师* D
[+ ]反馈
CY7C1351G
ADV /劳工处会增加内部突发计数器不管
芯片的状态下使能输入和WE 。 WE被锁在
开始一阵周期。因此,访问类型(读
或写)保持在整个突发序列。
单写访问
写访问时,以下条件为发起
满意在时钟的上升: ( 1 ) CEN为低电平, ( 2 ) CE
1
,CE
2
,
和CE
3
是全部置为有效,和(3)的写信号WE
为低电平。出现在地址总线上的地址
被加载到地址寄存器。写信号是
锁存到控制逻辑块。数据线是
自动三态不管OE输入的状态
信号。这允许外部逻辑来呈现所述数据
DQS和DQP
[A :D ]
.
在下一个时钟上升提交的DQ和DQP的数据
[A :D ]
(或字节写操作的一个子集,见真值表
详情)输入锁存到设备和写入是
完整的。额外的访问(读/写/取消)即可
启动了这个周期。
在写操作期间写入的数据由控制
BW
[A :D ]
信号。该CY7C1351G提供字节写
这是事实表中描述的能力。断言
写使能输入( WE)与选定的字节写选择
输入将有选择地写入到只有所需的字节数。不是字节
字节写操作过程中选择将保持不变。一
同步自定时写入机制已经提供
为了简化写入操作。字节写能力有了
包括以大大简化的读/修改/写
序列,其可以减少到简单的字节写操作
系统蒸发散。
由于CY7C1351G是一种常见的I / O设备,数据
不应该被驱入装置,同时输出
活跃的。输出使能( OE )可以拉高高
提交数据到DQS和DQP前
[A :D ]
输入。干
所以将三态输出驱动器。为安全起见,部门宿舍
和DQP
[A :D ]
该数据在.are自动三态
写周期部分,无论OE的状态。
突发写入访问
该CY7C1351G有一个片上的突发计数器,其允许
用户提供一个单一的地址,并进行到能力
四个写入操作,而不会重新确立的地址输入。
ADV / LD必须驱动为低电平以加载初始
地址,如单写访问部分描述
以上。当ADV / LD驱动为高电平在随后的时钟
上升,芯片使能( CE
1
,CE
2
和CE
3
)和WE输入是
忽略,并且该数据串计数器递增。正确的
BW
[A :D ]
输入必须被驱动的突发写入的每个循环中,
为了写入数据的正确字节。
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ
放置的SRAM中一个节电“睡眠”模式。两
时钟周期都需要从这个“休眠”进入或退出
模式。在此模式下,数据的完整性是有保证。
访问时进入“睡眠”模式挂起并不是
认为是有效的,也不是完成操作
保证。该设备必须在进入之前,取消
在“睡眠”模式。 CE
1
,CE
2
和CE
3
,必须保持非活动状态
在t的持续时间
ZZREC
之后, ZZ输入返回低电平。
线性突发地址表( MODE = GND)
第一次
地址
A1, A0
00
01
10
11
第二
地址
A1, A0
01
10
11
00
第三
地址
A1, A0
10
11
00
01
第四
地址
A1, A0
11
00
01
10
交错突发地址表
( MODE =浮动或V
DD
)
第一次
地址
A1, A0
00
01
10
11
第二
地址
A1, A0
01
00
11
10
第三
地址
A1, A0
10
11
00
01
第四
地址
A1, A0
11
10
01
00
ZZ模式电气特性
参数
I
DDZZ
t
ZZS
t
ZZREC
t
ZZI
t
RZZI
描述
休眠模式下的待机电流
设备操作ZZ
ZZ恢复时间
ZZ积极睡觉电流
ZZ无效退出休眠电流
测试条件
ZZ > V
DD
0.2V
ZZ > V
DD
0.2V
ZZ < 0.2V
此参数被采样
此参数被采样
分钟。
马克斯。
40
2t
CYC
2t
CYC
0
单位
mA
ns
ns
ns
ns
2t
CYC
文件编号: 38-05513牧师* D
第14页5
[+ ]反馈
查看更多CY7C1351G-100AXIPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C1351G-100AXI
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C1351G-100AXI
√ 欧美㊣品
▲10/11+
8200
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:3350142453 复制 点击这里给我发消息 QQ:2885393564 复制

电话:0755-83247290
联系人:吴先生/吴小姐/李小姐
地址:深圳市福田区航都大厦17F1
CY7C1351G-100AXI
CYPRESS
23+
2590
原厂原封装
绝对进口原装,公司现货
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C1351G-100AXI
√ 欧美㊣品
▲10/11+
10206
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:1002316308 复制 点击这里给我发消息 QQ:515102657 复制
电话:0755-83777607/83777708/82799993
联系人:销售部1部
地址:美驻深办公室:广东省深圳市福田区上步工业区201栋4楼A18室/分公司:深圳市福田区华强北深纺大厦C座西7楼,展销柜:深圳市福田区华强北新亚洲电子城3B047柜,分展销柜:湖南省桂阳和平杉林下展销柜
CY7C1351G-100AXI
CYPRESS
25+23+
73697
TQFP
绝对原装全新正品现货/优势渠道商、原盘原包原盒
QQ: 点击这里给我发消息 QQ:1131021506 复制 点击这里给我发消息 QQ:2885814660 复制
电话:0755-83231869
联系人:张
地址:福田区上步工业区505栋六楼608室(钟表市场楼上)
CY7C1351G-100AXI
CYPRESS
2020+
8700
原厂封装
全新原装正品,可售样,可开13%增值税
QQ: 点击这里给我发消息 QQ:2850388356 复制 点击这里给我发消息 QQ:2850388351 复制
电话:0755-83039139
联系人:邓小姐
地址:深圳市福田区福华路29号16G(深圳市华美锐科技有限公司)
CY7C1351G-100AXI
CYPRESS
26
原装正品!价格优势!
QQ: 点击这里给我发消息 QQ:2441261114 复制
电话:0755-82731800
联系人:付先生
地址:深圳市福田区振华路118号华丽装饰大厦2栋2单元320室
CY7C1351G-100AXI
CYRESS
24+
6500
TQFP
只做原装正品
查询更多CY7C1351G-100AXI供应信息

深圳市碧威特网络技术有限公司
 复制成功!