CY7C1339F
4兆位( 128K ×32)流水线同步SRAM
特点
注册的输入和输出的流水线操作
128K × 32个通用I / O架构
3.3V核心供电
2.5V / 3.3V的I / O操作
快速时钟到输出时间
- 2.6纳秒( 250 - MHz器件)
- 2.6纳秒( 225 - MHz器件)
- 2.8纳秒( 200 - MHz器件)
- 3.5纳秒( 166 - MHz器件)
- 4.0纳秒( 133 - MHz器件)
- 4.5纳秒( 100 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
在提供的JEDEC标准的100引脚TQFP和119球
BGA封装
“ZZ”睡眠模式选项
功能说明
[1]
该CY7C1339F SRAM集成131,072 ×32的SRAM单元
有先进同步外围电路和一个二位
计数器内部突发操作。所有的同步输入是
通过用正沿触发控制寄存器控
时钟输入( CLK ) 。同步输入包括所有
地址,所有的数据输入,地址流水线芯片使能
( CE
1
) ,深度扩展芯片启用( CE
2
和CE
3
) ,突发
控制输入( ADSC , ADSP和ADV ) ,写入启用
( BW
[A :D ]
和BWE )和全局写(GW) 。异步
输入包括输出使能( OE )和ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或
地址选通脉冲控制器( ADSC )是活动的。随后
猝发地址可以内部产生由作为控制
前进针( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见引脚说明和真值表进行进一步
详细说明) 。写周期可一到四个字节宽
由字节写入控制输入进行控制。 GW的时候主动
低导致要写入的所有字节。
该CY7C1339F从+ 3.3V内核电源供电
而所有输出可与任何一个+2.5或+ 3.3V工作
供应量。所有输入和输出都符合JEDEC标准
JESD8-5-compatible.
逻辑框图
A 0, A 1, A
一个地址H1
注册
2
A
[1:0]
模式
一个DV
CLK
BURST
计数器
CLR
钕
Q0
逻辑
Q1
一个DSC
一个DSP
BW
D
DQ
D
字节
W RITE注册
DQ
C
字节
W RITE注册
DQ
B
字节
W RITE注册
DQ
A
字节
W RITE注册
DQ
D
字节
W RITE DRIVER
DQ
C
字节
W RITE DRIVER
DQ
B
字节
W RITE DRIVER
DQ
A
字节
W RITE DRIVER
BW
C
M EM ORY
一个RRA
SENSE
A M PS
产量
注册
产量
缓冲器
E
的DQ
BW
B
BW
A
BW ê
GW
CE
1
CE
2
CE
3
OE
ENA BLE
注册
流水线
启用
输入
注册
ZZ
睡觉
控制
1
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05217牧师* C
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年4月9日
CY7C1339F
选购指南
250兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
2.6
325
40
225兆赫
2.6
290
40
200兆赫
2.8
265
40
166兆赫
3.5
240
40
133兆赫
4.0
225
40
100兆赫
4.5
205
40
单位
ns
mA
mA
阴影区域包含先进的信息。请联系您当地的赛普拉斯销售代表对这些部件的可用性。
销刀豆网络gurations
A
A
CE
1
CE
2
BW
D
BW
C
BW
B
BW
A
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
A
NC
DQ
C
DQ
C
V
DDQ
V
SSQ
DQ
C
DQ
C
DQ
C
DQ
C
V
SSQ
V
DDQ
DQ
C
DQ
C
NC
V
DD
NC
V
SS
DQ
D
DQ
D
V
DDQ
V
SSQ
DQ
D
DQ
D
DQ
D
DQ
D
V
SSQ
V
DDQ
DQ
D
DQ
D
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
字节
BYTE
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100引脚TQFP
CY7C1339F
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
NC
DQ
B
DQ
B
V
DDQ
V
SSQ
DQ
B
DQ
B
DQ
B
DQ
B
V
SSQ
V
DDQ
DQ
B
DQ
B
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SSQ
DQ
A
DQ
A
DQ
A
DQ
A
V
SSQ
V
DDQ
DQ
A
DQ
A
NC
BYTE B
一个字节
模式
A
A
A
A
A
1
A
0
文件编号: 38-05217牧师* C
NC
NC
V
SS
V
DD
NC
NC
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第17页2
CY7C1339F
销刀豆网络gurations
(续)
119球BGA
CY7C1339F ( 128K × 32 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC
NC
DQ
C
DQ
C
V
DDQ
DQ
C
DQ
C
V
DDQ
DQ
D
DQ
D
V
DDQ
DQ
D
DQ
D
NC
NC
V
DDQ
2
A
CE
2
A
NC
DQ
C
DQ
C
DQ
C
DQ
C
V
DD
DQ
D
DQ
D
DQ
D
DQ
D
NC
A
NC
NC
3
A
A
A
V
SS
V
SS
V
SS
BW
c
V
SS
NC
V
SS
BW
D
V
SS
V
SS
V
SS
模式
A
NC
4
ADSP
ADSC
V
DD
NC
CE
1
OE
ADV
GW
V
DD
CLK
NC
BWE
A1
A0
V
DD
A
NC
5
A
A
A
V
SS
V
SS
V
SS
BW
B
V
SS
NC
V
SS
BW
A
V
SS
V
SS
V
SS
NC
A
NC
6
A
NC
A
NC
DQ
B
DQ
B
DQ
B
DQ
B
V
DD
DQ
A
DQ
A
DQ
A
DQ
A
NC
A
NC
NC
7
V
DDQ
NC
NC
DQ
B
DQ
B
V
DDQ
DQ
B
DQ
B
V
DDQ
DQ
A
DQ
A
V
DDQ
DQ
A
DQ
A
NC
ZZ
V
DDQ
引脚德网络nitions
名字
A
0
, A
1
, A
BGA
P4,N4,
A2,C2,R2,
A3,B3,C3,
T3,T4,A5,
B5,C5,T5,
A6,C6,R6
L5,G5,G3,
L3
H4
TQFP
37,36,
32,33,34,
35,44,45,
46,47,48,
49,50,81,
82,99,
100
93,94,95,
96
88
I / O
输入 -
同步
描述
用于选择的128K地址位置中的一个地址输入。
采样在CLK的上升沿,如果ADSP或ADSC是低电平有效,
和CE
1
,CE
2
和CE
3
采样活跃。 A1,A0被馈送到两个位
专柜..
BW
A,
BW
B
BW
C,
BW
D
GW
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
时钟
输入 -
同步
输入 -
同步
字节写选择输入,低电平有效。
合格与BWE进行
字节写入到SRAM中。采样在CLK的上升沿。
全局写使能输入,低电平有效。
当在低电平
上升的CLK ,一个全球性的写操作进行的边缘(所有字节写入,
无论在BW的价值观
[A :D ]
和BWE ) 。
字节写使能输入,低电平有效。
采样的上升沿
CLK 。此信号必须被拉低,进行字节写操作。
时钟输入。
用于捕获所有的同步输入到设备中。还
用于增加突发计数器时ADV为低电平时,在
一个脉冲串操作。
芯片使能1输入,低电平有效。
采样在CLK的上升沿。
使用与CE联
2
和CE
3
选择/取消选择该设备。
如果CE ADSP被忽略
1
为高。
芯片使能2输入,高电平有效。
采样在CLK的上升沿。
使用与CE联
1
和CE
3
选择/取消选择该设备。
BWE
CLK
M4
K4
87
89
CE
1
CE
2
E4
98
B2
97
文件编号: 38-05217牧师* C
第17页3
CY7C1339F
引脚德网络nitions
(续)
名字
CE
3
BGA
-
TQFP
92
I / O
输入 -
同步
描述
芯片使能3输入,低电平有效。
采样在CLK的上升沿。
使用与CE联
1
和CE
2
选择/取消选择该设备。不
连接的BGA 。凡引用,CE
3
假定活跃
本文档中的BGA 。
输入 -
输出使能,异步输入,低电平有效。
控制
的I / O引脚异步方向。当低时, I / O引脚用作输出。
当拉高高, I / O引脚三态,并作为输入数据
销。 OE是在一个读周期的第一个时钟出现时掩蔽
从取消选择状态。
输入 -
同步
输入 -
同步
超前输入信号,采样在CLK的上升沿,活性
低。
当断言,它会自动在一阵递增地址
周期。
地址选通从处理器,采样的上升沿
CLK ,低电平有效。
当置为低电平,地址提交
设备被捕获在地址寄存器中。 A1 , A0也加载到
突发计数器。当ADSP和ADSC都断言,只有ADSP
是公认的。 ASDP被忽略时, CE
1
被拉高高。
地址选通从控制器,采样的上升沿
CLK ,低电平有效。
当置为低电平,地址提交
设备被捕获在地址寄存器中。 A1 , A0也加载到
突发计数器。当ADSP和ADSC都断言,只有ADSP
是公认的。
OE
F4
86
ADV
G4
83
ADSP
A4
84
ADSC
B4
85
输入 -
同步
ZZ
T7
64
输入 -
ZZ “休眠”输入,高电平有效。
当置为高电平时,器件
异步在非时间关键的“休眠”状态与数据完整性保护。为
正常工作时,该引脚为低电平或悬空。 ZZ引脚具有
内部上拉下来。
I / O-
同步
双向数据I / O线。
作为输入,它们馈入一个片上的数据
的寄存器,是由CLK的上升沿触发。作为输出,他们
送由指定包含在存储位置中的数据
地址在读周期的前一个时钟的上升呈现。
销的方向由OE控制。当OE是低电平,
该引脚用作输出。当HIGH ,的DQ被放置在一个三态
条件。
的DQ
K6,L6,M6,
N6,K7,L7,
N7,P7,E6,
F6,G6,H6,
D7,E7,G7,
H7,D1,E1,
G1,H1,E2,
F2,G2,H2,
K1,L1,N1,
P1,K2,L2,
M2,N2
J2,J4,R4
D3,E3,F3,
K3,M3,N3,
P3,D5,E5,
F5,H5,K5,
M5,N5,P5
A1,F1,J1,
M1,U1,A7,
F7,J7,M7,
U7
-
52,53,56,
57,58,59,
62,63,68,
69,72,73,
74,75,78,
79,2,3,6,
7,8,9,12,
13,18,19,
22,23,24,
25,28,29
15,41,65,
91
17,40,67,
90
V
DD
V
SS
电源
电源输入到该装置的核心。
地
地面的装置的核心。
V
DDQ
4,11,20,
27,54,61,
70,77
5,10,21,
26,55,60,
71,76
31
I / O电源
供应
电源为I / O电路。
V
SSQ
模式
I / O接地
地面的I / O电路。
R3
输入 -
STATIC
选择爆秩序。
当连接到GND选择线性突发序列。
当连接到V
DD
或悬空选择交错突发序列。这
是带针,并应装置运行过程中保持不变。模式
引脚具有内部上拉电阻。
文件编号: 38-05217牧师* C
第17页4
CY7C1339F
引脚德网络nitions
(续)
名字
NC
BGA
B1,C1,R1,
T1,D2,P2,
T2,U2,J3,
U3,D4,L4,
U4,J5,U5,
B6,D6,P6,
T6,U6,B7,
C7,R5,R7
TQFP
1,14,16,
30,38,39,
42,43,51,
66,80
I / O
描述
未连接。
内部没有连接到芯片
功能概述
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。
从时钟的上升最高接入时延(T
CO
)为3.5纳秒
( 166 - MHz器件) 。
该CY7C1339F支持系统的二级缓存
利用线性或交错突发序列。该
交错突发为了支持Pentium和i486
处理器。线性脉冲串序列适合于处理器的
即利用线性突发序列。突发顺序是用户
可选择的,并且是由采样MODE输入来确定。
访问可以与任何处理器地址启动
频闪( ADSP )或控制器地址选通( ADSC ) 。
通过突发序列地址是进步
由ADV输入控制。一个双位片上环绕
突发计数器捕获所述第一地址中的脉冲串序列
并自动递增地址的休息
突发存取。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW
[A :D ]
)输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据
所有四个字节。所有的写操作都简化片上
同步自定时写电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。如果ADSP被忽略
CE
1
为高。
单一的读访问
当满足以下条件,该访问被启动
满意在时钟的上升: ( 1 ) ADSP或ADSC为低电平, ( 2 )
CE
1
,CE
2
,CE
3
都置为有效,和(3)的写
信号( GW , BWE )都冷清HIGH 。如果ADSP被忽略
CE
1
为HIGH 。出现在地址输入地址(A )
被存储到地址前进逻辑和地址
注册而被呈现到所述存储器阵列。该
对应的数据被允许传播到的输入
输出寄存器。在下一时钟的数据的上升沿
被允许通过输出寄存器和上传播
在3.5纳秒( 166 - MHz器件) ,如果OE处于活动状态的数据总线
低。当SRAM是新兴的出现唯一的例外
从取消选择状态为选中状态,其输出为
接入的第一个周期内始终三态。后
的存取的第一个周期中,输出由所述控制
OE信号。连续的单个读周期总是得到支持。
一旦SRAM被取消的芯片在时钟上升沿选择
而无论是ADSP或ADSC信号,其输出将三态
马上。
单写访问发起的ADSP
此访问被启动时,同时满足以下两个条件
是满足于时钟的上升: ( 1 ) ADSP为低电平,并
( 2 ) CE
1
,CE
2
,CE
3
都置为有效。地址
呈现给A被加载到地址寄存器和
同时被输送到地址前进逻辑
存储器阵列。写信号( GW , BWE和BW
[A :D ]
)和
在这第一个周期ADV输入将被忽略。
ADSP-触发的写访问需要两个时钟周期来
完整的。如果网关被置为低电平的第二个时钟崛起,
提交的DQ的输入数据被写入,对应
在存储器阵列中应的地址位置。如果GW为高,
然后写操作是由BWE和带宽控制
[A :D ]
信号。该CY7C1339F提供字节写入功能,是
在写周期说明表所述。断言
字节写使能输入( BWE )与选定的字节写
( BW
[A :D ]
)输入时,将有选择地写入到只有所需的字节数。
字节写操作字节时没有选择将维持
不变。一个同步自定时写机制有
被提供以简化的写操作。
由于CY7C1339F是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
以DQS的输入。这样做将三态输出驱动器。
为安全起见, DQS就会自动三态
每当一个写周期被检测,而不管该状态
OE 。
单写访问发起ADSC
ADSC写访问被当以下条件启动
系统蒸发散是满足: ( 1 ) ADSC为低电平, ( 2 )是ADSP
冷清HIGH , ( 3 ) CE
1
,CE
2
,CE
3
都置为有效,并
( 4)写输入相应组合( GW , BWE ,
和BW
[A :D ]
)被置为有效进行写入
所需的字节( S) 。 ADSC触发的写访问需要
单时钟周期来完成。呈现给的地址是
装入地址寄存器和地址
同时被输送到存储器阵列前进逻辑。
在这个周期的阿德福韦输入被忽略。如果一个全局写的
进行的,提交的DQ的数据被写入到
在该存储芯对应的地址位置。如果一个字节
写操作进行的,只有被选中的字节写入。字节
字节写操作期间未选择将维持
不变。一个同步自定时写机制有
被提供以简化的写操作。
由于CY7C1339F是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
以DQS的输入。这样做将三态输出驱动器。
为安全起见, DQS就会自动三态
每当一个写周期被检测,而不管该状态
OE 。
文件编号: 38-05217牧师* C
第17页5