添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第839页 > CY7C1338B-100AI
CY7C1338B
128K ×32的同步,流通型3.3V高速缓存RAM
特点
支持117 - MHz的微处理器的高速缓存系统
零等待状态
128K由32个通用I / O
快速时钟到输出时间
- 7.5纳秒( 117 - MHz的版本)
双位环绕式计数器支持两种接口
叶或线性突发序列
独立的处理器和控制器地址选通亲
韦迪直接接口与所述处理器和外部
高速缓存控制器
同步自定时写
异步输出使能
3.3V / 2.5V的I / O
JEDEC标准的引脚排列
100引脚TQFP封装
ZZ “睡眠”模式
提供商业和工业温度
功能说明
该CY7C1338B是3.3V , 128K 32同步缓存
RAM的设计,高速微处理器接口
以最小的胶合逻辑。从时钟的最大访问延迟
上升为7.5纳秒( 117 -MHz的版本) 。 2位芯片的Cap-柜台
Tures的第一地址中的一个脉冲串和递增地址
自动的突发访问的其余部分。
该CY7C1338B同时允许交错和线性突发SE-
quences ,由MODE输入管脚选择。高一的选择
交错突发序列,而低选择线性爆
序列。突发的访问可以与处理器来启动
地址选通( ADSP )或高速缓存控制器地址
频闪( ADSC )的投入。地址前进,由此来控制
地址地位( ADV )的输入。
一个同步自定时写机构设置SIM-
化了的写接口。一个同步的芯片使能输入和
异步输出使能输入提供了方便的控制
银行选择和输出三态控制。
逻辑框图
CLK
ADV
ADSC
ADSP
A
[16:0]
GW
BWE
BW 3
BW 2
BW 1
模式
(A
0
,A
1
) 2
BURST Q0
CE计数器
Q1
CLR
Q
地址
CE注册
D
D
DQ [31:24 ]问
BYTEWRITE
注册
15
17
17
15
128K ×32
内存
ARRAY
DQ [23:16 ]问
BYTEWRITE
注册
D
DQ [15 : 8 ]问
BYTEWRITE
注册
Q
DQ [7:0 ]
BYTEWRITE
注册
D
BW 0
CE1
CE2
CE 3
32
32
D
ENABLE Q
CE注册
CLK
输入
注册
CLK
OE
ZZ
睡觉
控制
DQ
[31:0]
选购指南
-117
最大访问时间(纳秒)
最大工作电流(mA )
最大待机电流(mA )
Pentium是Intel Corporation的注册商标。
-100
8.0
325
2.0
7.5
350
2.0
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134
408-943-2600
2001年1月18日
CY7C1338B
销刀豆网络gurations
100引脚TQFP
A6
A7
CE
1
CE
2
BW
3
BW
2
BW
1
BW
0
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
8
A
9
NC
DQ
16
DQ
17
V
DDQ
V
SSQ
DQ
18
DQ
19
DQ
20
DQ
21
V
SSQ
V
DDQ
DQ
22
DQ
23
NC
V
DD
NC
V
SS
DQ
24
DQ
25
V
DDQ
V
SSQ
DQ
26
DQ
27
DQ
28
DQ
29
V
SSQ
V
DDQ
DQ
30
DQ
31
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
BYTE2
BYTE3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
CY7C1338B
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
NC
DQ
15
DQ
14
V
DDQ
V
SSQ
DQ
13
DQ
12
DQ
11
DQ
10
V
SSQ
V
DDQ
DQ
9
DQ
8
V
SS
NC
V
DD
ZZ
DQ
7
DQ
6
V
DDQ
V
SSQ
DQ
5
DQ
4
DQ
3
DQ
2
V
SSQ
V
DDQ
DQ
1
DQ
0
NC
BYTE1
BYTE0
模式
A
5
A
4
A
3
A
2
A
1
A
0
NC
NC
V
SS
V
DD
NC
NC
A
10
A
11
A
12
A
13
A
14
A
15
A
16
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
2
CY7C1338B
销刀豆网络gurations
(续)
119球BGA
CY7C1338B ( 128K ×32)
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC
NC
DQ
c
DQ
c
V
DDQ
DQ
c
DQ
c
V
DDQ
DQ
d
DQ
d
V
DDQ
DQ
d
DQ
d
NC
NC
V
DDQ
2
A
CE
2
A
NC
DQ
c
DQ
c
DQ
c
DQ
c
V
DD
DQ
d
DQ
d
DQ
d
DQ
d
NC
A
NC
TMS
3
A
A
A
V
SS
V
SS
V
SS
BW
c
V
SS
NC
V
SS
BW
d
V
SS
V
SS
V
SS
模式
A
TDI
4
ADSP
ADSC
V
DD
NC
CE
1
OE
ADV
GW
V
DD
CLK
NC
BWE
A1
A0
V
DD
A
TCK
5
A
A
A
V
SS
V
SS
V
SS
BW
b
V
SS
NC
V
SS
BW
a
V
SS
V
SS
V
SS
V
DD
A
TDO
6
A
NC
A
NC
DQ
b
DQ
b
DQ
b
DQ
b
V
DD
DQ
a
DQ
a
DQ
a
DQ
a
NC
A
NC
NC
7
V
DDQ
NC
NC
DQ
b
DQ
b
V
DDQ
DQ
b
DQ
b
V
DDQ
DQ
a
DQ
a
V
DDQ
DQ
a
DQ
a
NC
ZZ
V
DDQ
引脚说明
名字
ADSC
I / O
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入时钟
输入 -
同步
描述
地址选通从控制器,取样在CLK的上升沿。当置为低电平,A
[16:0]
is
捕获在地址寄存器中。一
[1:0]
也被装入到该数据串计数器。当ADSP和
ADSC都断言,只有ADSP是公认的。
地址选通从处理器,采样在CLK的上升沿。当置为低电平,A
[16:0]
is
捕获在地址寄存器中。一
[1:0]
也被装入到该数据串计数器。当ADSP和
ADSC都断言,只有ADSP是公认的。 ASDP被忽略时, CE
1
被拉高高。
A
1
, A
0
地址输入。这些输入馈送片上数据串计数器的最低有效位,以及作为
用于访问在存储器阵列中的特定存储器位置。
用于与一个一起地址输入
[1:0]
选择的64K地址的地点之一。采样
在CLK的上升沿,如果CE
1
,CE
2
和CE
3
采样活跃, ADSP或ADSC活跃
低。
字节写选择输入,低电平有效。合格与BWE进行字节写操作。采样的
上升沿。 BW
0
控制DQ
[7:0]
和DP
0
, BW
1
控制DQ
[15:8]
和DP
1
, BW
2
控制DQ
[23:16]
和DP
2
和BW
3
控制DQ
[31:24]
和DP
3
。见写周期说明表的进一步细节。
提前投入使用,推动片上地址计数器。当LOW内部突发计数器
前进中的一个脉冲串序列。突发序列使用MODE输入选择。
字节写使能输入,低电平有效。采样在CLK的上升沿。此信号必须
低电平进行字节写操作。
环球写输入,低电平有效。采样在CLK的上升沿。这个信号被用来进行
一个全局写的,独立的BWE和BW的状态
[3:0]
。全球覆盖写入字节写入。
时钟输入。用于捕获所有的同步输入到设备中。
芯片使能1输入,低电平有效。采样在CLK的上升沿。使用与CE联
2
和CE
3
选择/取消选择该设备。 CE
1
ADSP门
.
ADSP
A
[1:0]
A
[16:2]
BW
[3:0]
ADV
BWE
GW
CLK
CE
1
3
CY7C1338B
引脚说明
(续)
名字
CE
2
CE
3
OE
I / O
输入 -
同步
输入 -
同步
输入 -
异步
输入 -
异步
-
描述
芯片使能2输入,高电平有效。采样在CLK的上升沿。使用与CE联
1
和CE
3
选择/取消选择该设备。
芯片使能3输入,低电平有效。采样在CLK的上升沿。使用与CE联
1
和CE
2
选择/取消选择该设备。
输出使能,异步输入,低电平有效。控制的I / O引脚的方向。当低,
在I / O引脚用作输出。当拉高高, I / O引脚三态,并作为输入
数据引脚。
打盹输入。高电平有效的异步。高电平时,器件进入低功耗待机模式
其中所有的其它输入都被忽略,但在存储器阵列中的数据被保持。 ZZ留下
浮动或NC将默认设备进入活动状态。 ZZ引脚具有内部上拉下来。
模式输入。选择设备的脉冲串顺序。接高电平选择交错突发秩序。
拉至低电平选择线性突发顺序。当悬空, NC ,默认为交错爆裂
顺序。模式引脚有一个内部上拉电阻。
双向数据I / O线。作为输入,它们馈入由所述触发芯片上的数据寄存器
上升CLK的边缘。作为输出,它们提供包含在由所指定的存储器位置的数据
A
[16:0]
在读周期的前一个时钟的上升。引脚方向由OE控制
在与内部控制逻辑结合。当OE是低电平时,引脚用作输出。
当HIGH , DQ
[31:0]
和DP
[3:0]
被放置在一个三态条件。输出是自动
三态检测写周期时。
电源输入到该装置的核心。应连接到3.3V电源。
地面设备的I / O电路。应连接到该系统的地面。
地面的装置。应连接到该系统的地面。
电源为I / O电路。应连接到3.3V电源。
未连接。
不要用针。悬空或连接到低电平。
单一的读访问
一个单一的读访问开始时,在下列条件
是满足于时钟的上升: ( 1 ) CE
1
,CE
2
和CE
3
都是AS-
牢固插入活性,和(2)的ADSP或ADSC被置低(如果
访问由ADSC开始,写输入必须deassert-
在这第一个周期ED) 。呈现给AD-地址
裙输入锁存到地址寄存器和脉冲串
计数器/控制逻辑和提供给存储器核心。如果
OE输入为低电平时,所请求的数据将可用
在数据的最大输出到吨
CDV
后时钟的上升。 ADSP
如果CE被忽略
1
为高。
单写访问发起的ADSP
当满足以下条件,卫星 - 该访问被启动
isfied在时钟的上升: ( 1 ) CE
1
,CE
2
和CE
3
都断言
活跃, ( 2 ) ADSP被置为低电平。地址预
sented被加载到地址寄存器和脉冲串
计数器/控制逻辑和递送到RAM核心。写
输入( GW , BWE和BW
[3:0]
)在这个被忽略第一
时钟周期。如果写输入被置为有效(见写
周期说明表中的相应规定,指示
在下一个时钟上升写) ,相应的数据将
锁存,并写入到器件中。字节写操作是不允许的。
在字节写入, BW
0
控制DQ
[7:0]
, BW
1
控制
DQ
[15:8]
, BW
2
控制DQ
[23:16]
和BW
3
控制DQ
[31:24]
.
所有I / O都在一个字节写三态。由于这是一个
常见的I / O设备,异步OE输入信号必须
被撤消,并在I / O的必须是三态之前
演示数据DQ的
[31:0]
。为安全起见,该
ZZ
模式
DQ
[31:0]
I / O-
同步
V
DD
V
SS
V
SSQ
V
DDQ
NC
DNU
电源
I / O电源
供应
-
-
功能概述
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。从最大访问延迟
在时钟的上升(T
CDV
)为7.5纳秒( 117 - MHz器件) 。
该CY7C1338B支持二级缓存在系统utiliz-
荷兰国际集团线性或交错突发序列。该间
阔叶爆为了支持Pentium和i486的处理器。该
线性脉冲串序列适合于采用一个处理器
线性突发序列。突发顺序是用户可选择的,并且
由采样MODE输入来确定。访问即可
无论使用哪种处理器地址选通( ADSP )或启动
控制器地址选通( ADSC ) 。地址进展
通过脉冲串序列由ADV输入控制。一
2位片上环绕突发计数器捕捉到的第AD-
身穿突发序列,并自动递增
解决了的突发访问的其余部分。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW
[3:0]
)输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据
所有四个字节。所有的写操作都简化片上同步的
理性的自定时写电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能(OE )为方便银行SE-
经文和输出三态控制。如果CE ADSP被忽略
1
为高。
4
CY7C1338B
数据线是三态一旦写周期被检测到,再
gardless OE的状态。
单写访问发起ADSC
当满足下列条件,这写访问权限启动
满足于时钟的上升: ( 1 ) CE
1
,CE
2
和CE
3
都断言
活跃的, ( 2 ) ADSC为低电平, ( 3 ) ADSP被拉高
高,和(4)的写输入信号(毛重, BWE ,和体重
[3:0]
)
表示写访问。 ADSC被忽略,如果ADSP为低电平有效。
给出的地址被加载到地址寄存器
并且该数据串计数器/控制逻辑和递送到RAM中
核心内容。呈现给DQ的信息
[31:0]
将被写入到
指定的地址位置。字节写操作是不允许的。中
字节写入, BW
0
控制DQ
[7:0]
, BW
1
控制DQ
[15:8]
, BW
2
控制DQ
[23:16]
和BWS
3
控制DQ
[31:24]
。所有I / O都
三态时写被检测到,甚至一个字节写操作。自
这是一种常见的I / O设备,异步OE输入信号
应被撤消,并在I / O的必须是三态之前
数据提交给DQ
[31:0]
。为安全起见,该
数据线是三态一旦写周期被检测到,再
gardless OE的状态。
表1.计数器实现英特尔
奔腾/ 80486处理器的序列
第一次
地址
A
X + 1
, A
x
00
01
10
11
第二
地址
A
X + 1
, A
x
01
00
11
10
第三
地址
A
X + 1
, A
x
10
11
00
01
第四
地址
A
X + 1
, A
x
11
10
01
00
表2.计数器实现一个线性序列
第一次
地址
A
X + 1
, A
x
00
01
10
11
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ高
放置的SRAM中一个节电“睡眠”模式。两
时钟周期都需要从这个“休眠”进入或退出
模式。在此模式下,数据的完整性是有保证。 AC-
正如事实时进入“睡眠”模式挂起并不是CON-
才是有效也不是操作完成瓜拉尼
开球。该设备必须在进入之前取消
“睡眠”模式。 CE
1
,CE
2
,CE
3
, ADSP和ADSC必须保持
,
处于非活动状态吨的持续时间
ZZREC
在ZZ输入后回报
低。留下ZZ无关默认设备进入一个应答
略去状态。
第二
地址
A
X + 1
, A
x
01
10
11
00
第三
地址
A
X + 1
, A
x
10
11
00
01
第四
地址
A
X + 1
, A
x
11
00
01
10
突发序列
该CY7C1338B提供一个片上2位的环绕突发
计数器的SRAM中。突发计数器由美联储
[1:0]
,
并且可以按照线性或交错猝发顺序。该
脉冲串顺序由MODE输入的状态来确定。一
低电平模式选择线性突发序列。一个高点
模式选择交错突发秩序。离开模式
未连接将导致器件默认为一个交织
爆序列。
ZZ模式电气特性
参数
I
CCZZ
t
ZZS
t
ZZREC
描述
贪睡模式
待机电流
设备操作
ZZ
ZZ恢复时间
测试条件
ZZ > V
DD
0.2V
ZZ > V
DD
0.2V
ZZ < 0.2V
2t
CYC
分钟。
马克斯。
10
2t
CYC
单位
mA
ns
ns
5
338B
CY7C1338B
128K ×32的同步,流通型3.3V高速缓存RAM
特点
支持117 - MHz的微处理器的高速缓存系统
零等待状态
128K由32个通用I / O
快速时钟到输出时间
- 7.5纳秒( 117 - MHz的版本)
双位环绕式计数器支持两种接口
叶或线性突发序列
独立的处理器和控制器地址选通
提供直接的接口与所述处理器和外部
高速缓存控制器
同步自定时写
异步输出使能
3.3V / 2.5V的I / O
JEDEC标准的引脚排列
100引脚TQFP封装
ZZ “睡眠”模式
提供商业和工业温度
功能说明
该CY7C1338B是3.3V , 128K 32同步缓存
RAM的设计,高速微处理器接口
以最小的胶合逻辑。从时钟的最大访问延迟
上升为7.5纳秒( 117 -MHz的版本) 。 2位芯片的Cap-柜台
Tures的第一地址中的一个脉冲串和递增地址
自动的突发访问的其余部分。
该CY7C1338B同时允许交错和线性突发SE-
quences ,由MODE输入管脚选择。高一的选择
交错突发序列,而低选择线性爆
序列。突发的访问可以与处理器来启动
地址选通( ADSP )或高速缓存控制器地址
频闪( ADSC )的投入。地址前进,由此来控制
地址地位( ADV )的输入。
一个同步自定时写机构设置SIM-
化了的写接口。一个同步的芯片使能输入和
异步输出使能输入提供了方便的控制
银行选择和输出三态控制。
逻辑框图
CLK
ADV
ADSC
ADSP
A
[16:0]
GW
BWE
BW 3
BW 2
BW 1
模式
(A
0
,A
1
) 2
BURST Q0
CE计数器
Q1
CLR
Q
地址
CE注册
D
D
DQ [31:24 ]问
BYTEWRITE
注册
15
17
17
15
128K ×32
内存
ARRAY
DQ [23:16 ]问
BYTEWRITE
注册
D
Q
DQ [15:8 ]
BYTEWRITE
注册
Q
DQ [7:0 ]
BYTEWRITE
注册
D
BW 0
CE1
CE2
CE 3
32
32
D
ENABLE Q
CE注册
CLK
输入
注册
CLK
OE
ZZ
睡觉
控制
DQ
[31:0]
选购指南
-117
最大访问时间(纳秒)
最大工作电流(mA )
最大待机电流(mA )
Pentium是Intel Corporation的注册商标。
-100
8.0
325
2.0
7.5
350
2.0
赛普拉斯半导体公司
文件编号: 38-05143牧师**
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2001年9月6日
CY7C1338B
销刀豆网络gurations
100引脚TQFP
A6
A7
CE
1
CE
2
BW
3
BW
2
BW
1
BW
0
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
8
A
9
NC
DQ
16
DQ
17
V
DDQ
V
SSQ
DQ
18
DQ
19
DQ
20
DQ
21
V
SSQ
V
DDQ
DQ
22
DQ
23
NC
V
DD
NC
V
SS
DQ
24
DQ
25
V
DDQ
V
SSQ
DQ
26
DQ
27
DQ
28
DQ
29
V
SSQ
V
DDQ
DQ
30
DQ
31
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
BYTE2
BYTE3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
CY7C1338B
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
NC
DQ
15
DQ
14
V
DDQ
V
SSQ
DQ
13
DQ
12
DQ
11
DQ
10
V
SSQ
V
DDQ
DQ
9
DQ
8
V
SS
NC
V
DD
ZZ
DQ
7
DQ
6
V
DDQ
V
SSQ
DQ
5
DQ
4
DQ
3
DQ
2
V
SSQ
V
DDQ
DQ
1
DQ
0
NC
BYTE1
BYTE0
文件编号: 38-05143牧师**
模式
A
5
A
4
A
3
A
2
A
1
A
0
NC
NC
V
SS
V
DD
NC
NC
A
10
A
11
A
12
A
13
A
14
A
15
A
16
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第18页2
CY7C1338B
销刀豆网络gurations
(续)
119球BGA
CY7C1338B ( 128K ×32)
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC
NC
DQ
c
DQ
c
V
DDQ
DQ
c
DQ
c
V
DDQ
DQ
d
DQ
d
V
DDQ
DQ
d
DQ
d
NC
NC
V
DDQ
2
A
CE
2
A
NC
DQ
c
DQ
c
DQ
c
DQ
c
V
DD
DQ
d
DQ
d
DQ
d
DQ
d
NC
A
NC
TMS
3
A
A
A
V
SS
V
SS
V
SS
BW
c
V
SS
NC
V
SS
BW
d
V
SS
V
SS
V
SS
模式
A
TDI
4
ADSP
ADSC
V
DD
NC
CE
1
OE
ADV
GW
V
DD
CLK
NC
BWE
A1
A0
V
DD
A
TCK
5
A
A
A
V
SS
V
SS
V
SS
BW
b
V
SS
NC
V
SS
BW
a
V
SS
V
SS
V
SS
V
DD
A
TDO
6
A
NC
A
NC
DQ
b
DQ
b
DQ
b
DQ
b
V
DD
DQ
a
DQ
a
DQ
a
DQ
a
NC
A
NC
NC
7
V
DDQ
NC
NC
DQ
b
DQ
b
V
DDQ
DQ
b
DQ
b
V
DDQ
DQ
a
DQ
a
V
DDQ
DQ
a
DQ
a
NC
ZZ
V
DDQ
引脚说明
名字
ADSC
I / O
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
输入时钟
输入 -
同步
描述
地址选通从控制器,取样在CLK的上升沿。当置为低电平,A
[16:0]
is
捕获在地址寄存器中。一
[1:0]
也被装入到该数据串计数器。当ADSP和
ADSC都断言,只有ADSP是公认的。
地址选通从处理器,采样在CLK的上升沿。当置为低电平,A
[16:0]
is
捕获在地址寄存器中。一
[1:0]
也被装入到该数据串计数器。当ADSP和
ADSC都断言,只有ADSP是公认的。 ASDP被忽略时, CE
1
被拉高高。
A
1
, A
0
地址输入。这些输入馈送片上数据串计数器的最低有效位,以及作为
用于访问在存储器阵列中的特定存储器位置。
用于与一个一起地址输入
[1:0]
选择的64K地址的地点之一。采样
在CLK的上升沿,如果CE
1
,CE
2
和CE
3
采样活跃, ADSP或ADSC活跃
低。
字节写选择输入,低电平有效。合格与BWE进行字节写操作。采样的
上升沿。 BW
0
控制DQ
[7:0]
和DP
0
, BW
1
控制DQ
[15:8]
和DP
1
, BW
2
控制DQ
[23:16]
和DP
2
和BW
3
控制DQ
[31:24]
和DP
3
。见写周期说明表的进一步细节。
提前投入使用,推动片上地址计数器。当LOW内部突发计数器
前进中的一个脉冲串序列。突发序列使用MODE输入选择。
字节写使能输入,低电平有效。采样在CLK的上升沿。此信号必须
低电平进行字节写操作。
环球写输入,低电平有效。采样在CLK的上升沿。这个信号被用来进行
一个全局写的,独立的BWE和BW的状态
[3:0]
。全球覆盖写入字节写入。
时钟输入。用于捕获所有的同步输入到设备中。
芯片使能1输入,低电平有效。采样在CLK的上升沿。使用与CE联
2
和CE
3
选择/取消选择该设备。 CE
1
门ADSP 。
第18页3
ADSP
A
[1:0]
A
[16:2]
BW
[3:0]
ADV
BWE
GW
CLK
CE
1
文件编号: 38-05143牧师**
CY7C1338B
引脚说明
(续)
名字
CE
2
CE
3
OE
I / O
输入 -
同步
输入 -
同步
描述
芯片使能2输入,高电平有效。采样在CLK的上升沿。使用与CE联
1
和CE
3
选择/取消选择该设备。
芯片使能3输入,低电平有效。采样在CLK的上升沿。使用与CE联
1
和CE
2
选择/取消选择该设备。
输入 -
输出使能,异步输入,低电平有效。控制的I / O引脚的方向。当低,
异步的I / O引脚用作输出。当拉高高, I / O引脚三态,并作为输入
数据引脚。
输入 -
打盹输入。高电平有效的异步。高电平时,器件进入低功耗待机模式
异步其中所有的其它输入都被忽略,但在存储器阵列中的数据被保持。 ZZ留下
浮动或NC将默认设备进入活动状态。 ZZ引脚具有内部上拉下来。
-
模式输入。选择设备的脉冲串顺序。接高电平选择交错突发秩序。
拉至低电平选择线性突发顺序。当悬空, NC ,默认为交错爆裂
顺序。模式引脚有一个内部上拉电阻。
双向数据I / O线。作为输入,它们馈入由所述触发芯片上的数据寄存器
上升CLK的边缘。作为输出,它们提供包含在由所指定的存储器位置的数据
A
[16:0]
在读周期的前一个时钟的上升。引脚方向由OE控制
在与内部控制逻辑结合。当OE是低电平时,引脚用作输出。
当HIGH , DQ
[31:0]
和DP
[3:0]
被放置在一个三态条件。输出是自动
三态检测写周期时。
电源输入到该装置的核心。应连接到3.3V电源。
地面设备的I / O电路。应连接到该系统的地面。
地面的装置。应连接到该系统的地面。
电源为I / O电路。应连接到3.3V电源。
未连接。
不要用针。悬空或连接到低电平。
单一的读访问
一个单一的读访问开始时,在下列条件
是满足于时钟的上升: ( 1 ) CE
1
,CE
2
和CE
3
都是AS-
牢固插入活性,和(2)的ADSP或ADSC被置低(如果
访问由ADSC开始,写输入必须deassert-
在这第一个周期ED) 。呈现给AD-地址
裙输入锁存到地址寄存器和脉冲串
计数器/控制逻辑和提供给存储器核心。如果
OE输入为低电平时,所请求的数据将可用
在数据的最大输出到吨
CDV
后时钟的上升。 ADSP
如果CE被忽略
1
为高。
单写访问发起的ADSP
当满足以下条件,卫星 - 该访问被启动
isfied在时钟的上升: ( 1 ) CE
1
,CE
2
和CE
3
都断言
活跃, ( 2 ) ADSP被置为低电平。地址预
sented被加载到地址寄存器和脉冲串
计数器/控制逻辑和递送到RAM核心。写
输入( GW , BWE和BW
[3:0]
)在这个被忽略第一
时钟周期。如果写输入被置为有效(见写
周期说明表中的相应规定,指示
在下一个时钟上升写) ,相应的数据将
锁存,并写入到器件中。字节写操作是不允许的。
在字节写入, BW
0
控制DQ
[7:0]
, BW
1
控制
DQ
[15:8]
, BW
2
控制DQ
[23:16]
和BW
3
控制DQ
[31:24]
.
所有I / O都在一个字节写三态。由于这是一个
常见的I / O设备,异步OE输入信号必须
被撤消,并在I / O的必须是三态之前
演示数据DQ的
[31:0]
。为安全起见,该
第18页4
ZZ
模式
DQ
[31:0]
I / O-
同步
V
DD
V
SS
V
SSQ
V
DDQ
NC
DNU
电源
I / O电源
供应
-
-
功能概述
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。从最大访问延迟
在时钟的上升(T
CDV
)为7.5纳秒( 117 - MHz器件) 。
该CY7C1338B支持二级缓存在系统utiliz-
荷兰国际集团线性或交错突发序列。该间
阔叶爆为了支持Pentium和i486的处理器。该
线性脉冲串序列适合于采用一个处理器
线性突发序列。突发顺序是用户可选择的,并且
由采样MODE输入来确定。访问即可
无论使用哪种处理器地址选通( ADSP )或启动
控制器地址选通( ADSC ) 。地址进展
通过脉冲串序列由ADV输入控制。一
2位片上环绕突发计数器捕捉到的第AD-
身穿突发序列,并自动递增
解决了的突发访问的其余部分。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW
[3:0]
)输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据
所有四个字节。所有的写操作都简化片上同步的
理性的自定时写电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能(OE )为方便银行SE-
经文和输出三态控制。如果CE ADSP被忽略
1
为高。
文件编号: 38-05143牧师**
CY7C1338B
数据线是三态一旦写周期被检测到,再
gardless OE的状态。
单写访问发起ADSC
当满足下列条件,这写访问权限启动
满足于时钟的上升: ( 1 ) CE
1
,CE
2
和CE
3
都断言
活跃的, ( 2 ) ADSC为低电平, ( 3 ) ADSP被拉高
高,和(4)的写输入信号(毛重, BWE ,和体重
[3:0]
)
表示写访问。 ADSC被忽略,如果ADSP为低电平有效。
给出的地址被加载到地址寄存器
并且该数据串计数器/控制逻辑和递送到RAM中
核心内容。呈现给DQ的信息
[31:0]
将被写入到
指定的地址位置。字节写操作是不允许的。中
字节写入, BW
0
控制DQ
[7:0]
, BW
1
控制DQ
[15:8]
, BW
2
控制DQ
[23:16]
和BWS
3
控制DQ
[31:24]
。所有I / O都
三态时写被检测到,甚至一个字节写操作。自
这是一种常见的I / O设备,异步OE输入信号
应被撤消,并在I / O的必须是三态之前
数据提交给DQ
[31:0]
。为安全起见,该
数据线是三态一旦写周期被检测到,再
gardless OE的状态。
表1.计数器实现英特尔
奔腾/ 80486处理器的序列
第一次
地址
A
X + 1
, A
x
00
01
10
11
第二
地址
A
X + 1
, A
x
01
00
11
10
第三
地址
A
X + 1
, A
x
10
11
00
01
第四
地址
A
X + 1
, A
x
11
10
01
00
表2.计数器实现一个线性序列
第一次
地址
A
X + 1
, A
x
00
01
10
11
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ高
放置的SRAM中一个节电“睡眠”模式。两
时钟周期都需要从这个“休眠”进入或退出
模式。在此模式下,数据的完整性是有保证。 AC-
正如事实时进入“睡眠”模式挂起并不是CON-
才是有效也不是操作完成瓜拉尼
开球。该设备必须在进入之前取消
“睡眠”模式。 CE
1
,CE
2
,CE
3
, ADSP和ADSC必须保持
处于非活动状态吨的持续时间
ZZREC
在ZZ输入后回报
低。留下ZZ无关默认设备进入一个应答
略去状态。
第二
地址
A
X + 1
, A
x
01
10
11
00
第三
地址
A
X + 1
, A
x
10
11
00
01
第四
地址
A
X + 1
, A
x
11
00
01
10
突发序列
该CY7C1338B提供一个片上2位的环绕突发
计数器的SRAM中。突发计数器由美联储
[1:0]
,
并且可以按照线性或交错猝发顺序。该
脉冲串顺序由MODE输入的状态来确定。一
低电平模式选择线性突发序列。一个高点
模式选择交错突发秩序。离开模式
未连接将导致器件默认为一个交织
爆序列。
ZZ模式电气特性
参数
I
CCZZ
t
ZZS
t
ZZREC
描述
贪睡模式
待机电流
设备操作
ZZ
ZZ恢复时间
测试条件
ZZ > V
DD
0.2V
ZZ > V
DD
0.2V
ZZ < 0.2V
2t
CYC
分钟。
马克斯。
10
2t
CYC
单位
mA
ns
ns
文件编号: 38-05143牧师**
第18页5
查看更多CY7C1338B-100AIPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C1338B-100AI
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CY7C1338B-100AI
CYPRESS
2425+
11280
TQFP100
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:2885393494 复制 点击这里给我发消息 QQ:2885393495 复制

电话:0755-83244680/82865294
联系人:吴小姐
地址:深圳市福田区华强北电子科技大厦A座36楼C09室
CY7C1338B-100AI
CYPRESS/赛普拉斯
24+
69800
TQFP100
假一罚十,原装进口正品现货供应,价格优势。
QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CY7C1338B-100AI
CYPRESS
2425+
11280
TQFP100
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:2355507163 复制 点击这里给我发消息 QQ:2355507169 复制

电话:755-83210909 / 83616256
联系人:夏先生
地址:深圳市福田区华强北街道华能大厦2502室(亚太地区XILINX(赛灵思)、ALTERA(阿特拉)专业分销商!)
CY7C1338B-100AI
CYPRESS主营品牌
22+
3840
TQFP
★正规进口原厂正品★绝对优势热卖★
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
CY7C1338B-100AI
CYPRESS
2012+
4520
TQFP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C1338B-100AI
√ 欧美㊣品
▲10/11+
9299
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C1338B-100AI
√ 欧美㊣品
▲10/11+
10191
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:2441261114 复制
电话:0755-82731800
联系人:付先生
地址:深圳市福田区振华路118号华丽装饰大厦2栋2单元320室
CY7C1338B-100AI
CYRESS
24+
6500
TQFP
只做原装正品
查询更多CY7C1338B-100AI供应信息

深圳市碧威特网络技术有限公司
 复制成功!