添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第613页 > CY7C1328G-133AXI
CY7C1328G
4兆位( 256K ×18 )流水线DCD同步SRAM
特点
注册的输入和输出的流水线操作
最佳性能(双循环取消选择)
- 深度扩展无等待状态
256K × 18个通用I / O架构
3.3V核心电源(V
DD
)
3.3V / 2.5V的I / O电源(V
DDQ
)
快速时钟到输出时间
- 2.6纳秒( 250 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
提供无铅100引脚TQFP封装
“ZZ”睡眠模式选项
功能说明
[1]
该CY7C1328G集成了SRAM 256K ×18的SRAM单元与
高级同步外围电路和一个2位的
计数器内部突发操作。所有的同步输入是
通过用正沿触发控制寄存器控
时钟输入( CLK ) 。同步输入包括所有
地址,所有的数据输入,地址流水线芯片使能
( CE
1
) ,深度扩展芯片启用( CE
2
和CE
3
) ,突发
控制输入( ADSC , ADSP和ADV ) ,写入启用
( BW
[A : B]
和BWE )和全局写(GW) 。异步
输入包括输出使能( OE )和ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或
地址选通脉冲控制器( ADSC )是活动的。随后
猝发地址可以内部产生由作为控制
前进针( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见引脚说明和真值表进行进一步
详细说明) 。写周期可以在一到两个字节宽
由字节写控制输入进行控制。 GW低电平有效
导致要写入的所有字节。该器件集成了一个
额外的流水线使能寄存器该延迟关闭
输出缓冲器的附加周期,当取消选择是
executed.This功能允许深度扩展,而不penal-
定义了系统性能。
该CY7C1328G从+ 3.3V内核电源供电
而所有输出工作于+ 3.3V或+ 2.5V电源。所有
输入和输出是符合JEDEC标准的JESD8-5兼容。
选购指南
250兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
2.6
325
40
200兆赫
2.8
265
40
167兆赫
3.5
240
40
133兆赫
4.0
225
40
单位
ns
mA
mA
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05523牧师* E
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年7月5日
[+ ]反馈
CY7C1328G
功能框图
A0, A1, A
地址
注册
2
A
[1:0]
模式
ADV
CLK
Q1
BURST
计数器
逻辑
CLR
Q0
ADSC
ADSP
DQ
B,
DQP
B
字节
写注册
DQ
A ,
DQP
A
字节
写注册
启用
注册
DQ
B ,
DQP
B
字节
写入驱动器
DQ
A,
DQP
A
字节
写入驱动器
内存
ARRAY
SENSE
安培
BW
B
产量
注册
产量
缓冲器
E
DQ
s,
DQP
A
DQP
B
BW
A
BWE
GW
CE
1
CE
2
CE
3
OE
流水线
启用
输入
注册
ZZ
睡觉
控制
文件编号: 38-05523牧师* E
第16页2
[+ ]反馈
CY7C1328G
销刀豆网络gurations
100引脚TQFP引脚
CE
1
CE
2
NC
NC
BW
B
BW
A
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
A
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
BYTE B
V
DDQ
V
SSQ
NC
NC
DQ
B
DQ
B
V
SSQ
V
DDQ
DQ
B
DQ
B
NC
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SSQ
DQ
B
DQ
B
DQP
B
NC
V
SSQ
V
DDQ
NC
NC
NC
NC
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
A
A
CY7C1328G
A
NC
NC
V
DDQ
V
SSQ
NC
DQP
A
DQ
A
DQ
A
V
SSQ
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SSQ
DQ
A
DQ
A
NC
NC
V
SSQ
V
DDQ
NC
NC
NC
一个字节
模式
A
A
A
A
A
1
A
0
NC
NC
V
SS
V
DD
NC
NC
文件编号: 38-05523牧师* E
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第16页3
[+ ]反馈
CY7C1328G
引脚德网络nitions
A
0
, A
1
, A
TQFP
37,36,32,33
34,35,44,45,
46,47,48,49,
50,80,81,82,
99,100
93,94
88
TYPE
描述
输入 -
用于选择的256K地址位置中的一个地址输入。
采样
如果同步ADSP ADSC或低电平有效的CLK的上升沿和CE
1
,CE
2
和CE
3
采样活跃。一
[1:0]
被馈送到2位计数器。
BW
A
BW
B
GW
输入 -
字节写选择输入,低电平有效。
合格与BWE进行字节写操作
同步的到SRAM中。采样在CLK的上升沿。
输入 -
全局写使能输入,低电平有效。
当上升沿置为低电平
CLK同步,一个全球性的写操作进行的(所有字节写入,无论价值
在BW
[A : B]
和BWE ) 。
输入 -
字节写使能输入,低电平有效。
采样在CLK的上升沿。这
同步信号必须被拉低,进行字节写操作。
输入 -
时钟
时钟输入。
用于捕获所有的同步输入到设备中。也可用于
增加突发计数器时, ADV为低电平时,一阵操作过程中。
BWE
CLK
CE
1
87
89
98
输入 -
芯片使能1输入,低电平有效。
采样在CLK的上升沿。在使用
与CE联同步
2
和CE
3
选择/取消选择该设备。如果CE ADSP被忽略
1
为HIGH 。 CE
1
只有当一个新的外部地址被装入取样。
输入 -
芯片使能2输入,高电平有效。
采样在CLK的上升沿。在使用
与CE联同步
1
和CE
3
选择/取消选择该设备。 CE
2
只有采样
当一个新的外部地址被加载。
输入 -
芯片使能3输入,低电平有效。
采样在CLK的上升沿。在使用
与CE联同步
1
和CE
2
选择/取消选择该设备。 CE
3
只有采样
当一个新的外部地址被加载。
输入 -
输出使能,异步输入,低电平有效。
控制的方向
异步I / O引脚。当低时, I / O引脚用作输出。当拉高高, DQ
引脚为三态,并作为输入数据引脚的行为。中的所述第一时钟的OE被屏蔽
一个从取消选中状态时出现的读周期。
输入 -
提前输入信号,采样CLK ,低电平有效的上升沿。
同步断言,它会自动增加一个突发周期的地址。
输入 -
地址选通从处理器,采样在CLK的上升沿,活性
同步
低。
当置为低电平,呈现给设备地址被捕获的
地址寄存器。一
[1:0]
也被装入到该数据串计数器。当ADSP和
ADSC都断言,只有ADSP是公认的。 ASDP被忽略时, CE
1
is
拉高高。
输入 -
地址选通从控制器,取样在CLK的上升沿,活性
同步
低。
当置为低电平,呈现给设备地址被捕获的
地址寄存器。一
[1:0]
也被装入到该数据串计数器。当ADSP和
ADSC都断言,只有ADSP是公认的。
输入 -
ZZ “休眠”输入,高电平有效。
当一个置为高电平时,器件
异步非时间关键“休眠”状态与数据的完整性保护。在正常
操作时,该引脚为低电平或悬空。 ZZ引脚具有内部上拉下来。
I / O-
双向数据I / O线。
作为输入,它们馈入一个片上的数据的寄存器,它
同步是通过CLK的上升沿触发。为输出,他们提供包含数据
在通过在前面的介绍中的地址所指定的存储器位置
时钟上升沿读周期。销的方向由OE控制。当OE
为低电平时,引脚用作输出。高电平时, DQS和DQP
[A : B]
置于三态条件。
I / O电源
供应
I / O接地
地面的装置的核心。
电源为I / O电路。
地面的I / O电路。
CE
2
97
CE
3
92
OE
86
ADV
ADSP
83
84
ADSC
85
ZZ
64
的DQ
DQP
[A : B]
58,59,62,63
68,69,72,73,
74,8,9,
12,13
18,19,22,23,
24
17,40,67,90
4,11,20,27,
54,61,70,77
5,10,21,26,
55,60,71,76
V
DD
V
SS
V
DDQ
V
SSQ
15,41,65,91电源
电源输入到该装置的核心。
文件编号: 38-05523牧师* E
第16页4
[+ ]反馈
CY7C1328G
引脚德网络nitions
(续)
模式
TQFP
31
TYPE
输入 -
STATIC
描述
选择爆秩序。
当连接到GND选择线性突发序列。当绑
到V
DD
或悬空选择交错突发序列。这是一个带针和
应保持装置操作期间是静态的。模式引脚有一个内部上拉电阻。
未连接。
内部没有连接到芯片。
NC
1,2,3,6,7,14,
16,25,28,29,
30,38,39,42,
43,51,52,53,
56,57,66,75,
78,79,95,96
功能概述
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。
该CY7C1328G支持系统的二级缓存
利用线性或交错突发序列。该
交错突发为了支持Pentium和i486
处理器。线性脉冲串序列适合于处理器的
即利用线性突发序列。突发顺序是用户
可选择的,并且是由采样MODE输入来确定。
访问可以与任何处理器地址启动
频闪( ADSP )或控制器地址选通( ADSC ) 。
通过突发序列地址是进步
由ADV输入控制。一个双位片上环绕
突发计数器捕获所述第一地址中的脉冲串序列
并自动递增地址的休息
突发存取。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW
[A : B]
)输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据
所有四个字节。所有的写操作都简化片上
同步自定时写电路。
同步芯片选择CE
1
,CE
2
,CE
3
异步输出使能( OE )为方便银行
选择和输出三态控制。如果CE ADSP被忽略
1
为高。
单一的读访问
当满足以下条件,该访问被启动
满意在时钟的上升: ( 1 ) ADSP或ADSC为低电平时,
( 2 )片选都置为有效,和(3 )的写信号
( GW , BWE )都是拉高高。如果CE ADSP被忽略
1
为HIGH 。呈现给地址输入端的地址是
存储到地址前进逻辑和地址
注册时提交给存储器核心。它对应
对应的数据被允许传播到的输入
输出寄存器。在下一时钟的数据的上升沿
被允许通过输出寄存器和上传播
内t对数据总线
CO
如果OE是低电平有效。唯一例外的
当SRAM从取消选择状态,新兴的发生
到所选择的状态,其输出是在总三态
的访问的第一周期。的存取的第一个周期后,将
输出由所述参考信号的控制。连续的单
读周期总是得到支持的。
该CY7C1328G是一个双循环取消选择一部分。一旦
SRAM是由芯片选择,要么取消,在时钟上升沿
ADSP或ADSC信号,其输出三态,立即
之后的下一个时钟的上升。
文件编号: 38-05523牧师* E
单写访问发起的ADSP
此访问被启动时,同时满足以下两个条件
是满足于时钟的上升: ( 1 ) ADSP为低电平,并
( 2 )芯片选择断言活跃。给出的地址是
装入地址寄存器和地址
同时被输送到存储器核心地位的逻辑。
写信号( GW , BWE和BW
[A : B]
)和ADV输入是
在这第一个周期忽略。
ADSP触发写操作需要两个时钟周期来
完整的。如果网关被置为低电平的第二个时钟崛起,
呈现给DQX输入数据被写入,对应
在存储器核心应的地址位置。如果GW为高,
然后写操作是由BWE和带宽控制
[A : B]
信号。该CY7C1328G提供字节写入功能,是
在写周期说明表所述。断言
字节写使能输入( BWE )与选定的字节写
输入将有选择地写入到只有所需的字节数。不是字节
字节写操作过程中选择将保持不变。一
同步自定时写入机制已经提供
为了简化写入操作。
由于CY7C1328G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须先拉高高
到DQ输入。这样做将三态输出驱动器。如
为了安全起见, DQ会自动三态时
一个写周期被检测到,无论OE的状态。
单写访问发起ADSC
ADSC写访问被当以下条件启动
系统蒸发散是满足: ( 1 ) ADSC为低电平, ( 2 )是ADSP
拉高HIGH , ( 3 )芯片选择断言活跃,
( 4)写输入相应组合( GW , BWE ,
和BW
[A : B]
)被置为有效进行写入
所需的字节( S) 。 ADSC触发写访问需要
单时钟周期来完成。给出的地址是
装入地址寄存器和地址
同时被输送到存储器核心地位的逻辑。
在这个周期的阿德福韦输入被忽略。如果一个全局写的
进行的,该数据提供给DQ
X
被写入到
在该存储芯对应的地址位置。如果一个字节
写操作进行的,只有被选中的字节写入。字节
字节写操作期间未选择将维持
不变。一个同步自定时写机制有
被提供以简化的写操作。
由于CY7C1328G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须先拉高高
到DQ
X
输入。这样做将三态输出驱动器。如
为了安全起见, DQ
X
自动三态
每当一个写周期被检测,而不管该状态
OE 。
第16页5
[+ ]反馈
CY7C1328G
4兆位( 256千× 18 )
流水线DCD同步SRAM
4兆位( 256千× 18 )流水线DCD同步SRAM
特点
功能说明
该CY7C1328G SRAM集成256千× 18的SRAM单元与
高级同步外围电路和一个2位计数器
内部突发操作。所有的同步输入端通过门控
由一个正沿触发时钟输入控制寄存器
(CLK) 。同步输入包括所有地址,所有的数据
输入地址流水线芯片使能( CE
1
) ,深度拓展
芯片启用( CE
2
和CE
3
) ,突发控制输入( ADSC , ADSP ,
和ADV ) ,写入启用( BW
[A : B]
和BWE )和全局写
(GW) 。异步输入包括输出使能(OE )和
在ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或地址
频闪控制器( ADSC )是活动的。随后爆
地址可以被内部产生由作为控制
提前销( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见
引脚定义第5页
真值表上
第8页
对于进一步的细节) 。写周期可以包含一到两个字节
宽字节写控制输入的控制。 GW活跃
低导致要写入的所有字节。该器件集成了一个
额外的流水线使能寄存器可以延迟关闭
输出缓冲器的附加周期执行一个取消的时候。
此功能允许深度扩展,而不惩罚系统
性能。
该CY7C1328G从+ 3.3V内核电源供电
而所有输出工作于+ 3.3V或+ 2.5V供电。所有
输入和输出是符合JEDEC标准的JESD8-5兼容。
注册的输入和输出的流水线操作
最佳性能(双循环取消选择)
深度扩展无等待状态
256千× 18个通用I / O架构
3.3 V内核电源(V
DD
)
3.3 V / 2.5 V的I / O电源(V
DDQ
)
快时钟到输出时间
4.0纳秒( 133 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
可提供无铅100引脚TQFP封装
“ ZZ ”睡眠模式选项
选购指南
描述
最大访问时间
最大工作电流
最大的CMOS待机电流
133兆赫
4.0
225
40
单位
ns
mA
mA
赛普拉斯半导体公司
文件编号: 38-05523牧师*
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2012年9月25日
CY7C1328G
功能框图
A0, A1, A
地址
注册
2
A
[1:0]
模式
ADV
CLK
Q1
BURST
计数器
逻辑
CLR
Q0
ADSC
ADSP
DQ
B,
DQP
B
字节
写注册
DQ
A ,
DQP
A
字节
写注册
启用
注册
DQ
B ,
DQP
B
字节
写入驱动器
DQ
A,
DQP
A
字节
写入驱动器
内存
ARRAY
SENSE
安培
BW
B
产量
注册
产量
缓冲器
E
DQ
s,
DQP
A
DQP
B
BW
A
BWE
GW
CE
1
CE
2
CE
3
OE
流水线
启用
输入
注册
ZZ
睡觉
控制
文件编号: 38-05523牧师*
第22页2
CY7C1328G
目录
引脚配置................................................ ........... 4
引脚定义................................................ .................. 5
功能概述................................................ 6 ........
单一的读访问............................................... 6
单写访问发起的ADSP ................... 6
单写访问ADSC发起................... 6
突发序列................................................ ......... 7
睡眠模式................................................ ................. 7
交错突发地址表................................. 7
线性突发地址表......................................... 7
ZZ模式电气特性.............................. 7
真值表................................................ ........................ 8
真值表进行读/写............................................ 9 ..
最大额定值................................................ ........... 10
经营范围................................................ ............. 10
电气特性............................................... 10
电容................................................. ................... 11
热阻................................................ ........ 11
交流测试负载和波形..................................... 11
开关特性.............................................. 12
开关波形................................................ .... 13
订购信息................................................ ...... 17
订购代码定义......................................... 17
包图................................................ ............ 18
与缩略语................................................. ....................... 19
文档约定................................................ 19
计量单位............................................... ........ 19
文档历史记录页............................................... .. 20
销售,解决方案和法律信息...................... 22
全球销售和设计支持....................... 22
产品................................................. ................... 22
的PSoC解决方案................................................ ......... 22
文件编号: 38-05523牧师*
第22页3
CY7C1328G
销刀豆网络gurations
图1. 100引脚TQFP ( 14 × 20 × 1.4毫米)引出线
BYTE B
V
DDQ
V
SSQ
NC
NC
DQ
B
DQ
B
V
SSQ
V
DDQ
DQ
B
DQ
B
NC
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SSQ
DQ
B
DQ
B
DQP
B
NC
V
SSQ
V
DDQ
NC
NC
NC
NC
NC
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
A
CE
1
CE
2
NC
NC
BW
B
BW
A
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
A
CY7C1328G
A
NC
NC
V
DDQ
V
SSQ
NC
DQP
A
DQ
A
DQ
A
V
SSQ
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SSQ
DQ
A
DQ
A
NC
NC
V
SSQ
V
DDQ
NC
NC
NC
一个字节
模式
A
A
A
A
A
1
A
0
NC
NC
V
SS
V
DD
NC
NC
文件编号: 38-05523牧师*
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第22页4
CY7C1328G
引脚德网络nitions
A
0
, A
1
, A
TQFP
TYPE
描述
输入 -
用于选择的256千地址位置中的一个地址输入。
采样的
37, 36, 32, 33,
在CLK的34 , 35 , 44 , 45 ,同步上升沿,如果ADSP ADSC或低电平有效,和CE
1
,CE
2
和CE
3
46, 47, 48, 49,
采样活跃。一
[1:0]
被馈送到2位计数器。
50, 80, 81, 82,
99, 100
93,94
88
输入 -
字节写选择输入,低电平有效。
合格与BWE进行字节写入到
同步SRAM 。采样在CLK的上升沿。
输入 -
全局写使能输入,低电平有效。
当CLK的上升沿置为低电平,
同步一个全球性的写操作进行的(所有字节写入,无论价值的BW
[A : B]
BWE ) 。
输入 -
字节写使能输入,低电平有效。
采样在CLK的上升沿。该信号
同步必须被置为低电平进行字节写操作。
输入 -
时钟
时钟输入。
用于捕获所有的同步输入到设备中。还用于增加
在ADV为低电平时,一阵操作过程中突发计数器。
BW
A
, BW
B
GW
BWE
CLK
CE
1
CE
2
CE
3
OE
87
89
98
输入 -
芯片使能1输入,低电平有效。
采样在CLK的上升沿。在使用
与CE联同步
2
和CE
3
选择/取消选择该设备。如果CE ADSP被忽略
1
is
HIGH 。 CE
1
只有当一个新的外部地址被装入取样。
输入 -
芯片使能2输入,高电平有效。
采样在CLK的上升沿。在使用
与CE联同步
1
和CE
3
选择/取消选择该设备。 CE
2
只有当被采样
新的外部地址被加载。
输入 -
芯片使能3输入,低电平有效。
采样在CLK的上升沿。在使用
与CE联同步
1
和CE
2
选择/取消选择该设备。 CE
3
只有当被采样
新的外部地址被加载。
输入 -
输出使能,异步输入,低电平有效。
控制的I / O引脚的方向。
异步低电平时, I / O引脚用作输出。当拉高高, DQ引脚
三态,并作为输入数据引脚。在一个读周期的第一个时钟的OE被屏蔽
从取消选中状态时出现。
提前输入信号,采样CLK ,低电平有效的上升沿。
断言,它会自动增加一个突发周期的地址。
地址选通的处理器,采样CLK ,低电平有效的上升沿。
当置为低电平,呈现给设备地址被捕获在地址
寄存器。一
[1:0]
也被装入到该数据串计数器。当ADSP和ADSC都
断言,只有ADSP是公认的。 ASDP被忽略时, CE
1
被拉高高。
输入 -
地址选通脉冲从控制器,采样CLK ,低电平有效的上升沿。
同步时置为低电平,呈现给设备地址被捕获在地址
寄存器。一
[1:0]
也被装入到该数据串计数器。当ADSP和ADSC都
断言,只有ADSP是公认的。
输入 -
ZZ “休眠”输入,高电平有效。
当一个置为高电平时,器件
异步非时间关键“休眠”状态与数据的完整性保护。在正常操作期间,
该引脚为低或悬空。 ZZ引脚具有内部上拉下来。
输入 -
同步
输入 -
同步
97
92
86
ADV
ADSP
83
84
ADSC
85
ZZ
64
的DQ ,
DQP
[A : B]
58, 59, 62, 63,
I / O-
双向数据I / O线。
作为输入,它们馈入一个片上的数据的寄存器,它是
68 ,69, 72 ,73,同步由CLK的上升沿触发。为输出,他们提供包含在数据
74, 8, 9, 12,
通过在先前时钟的上升呈现的地址指定的存储器位置
13, 18, 19, 22,
读周期。销的方向由OE控制。当OE是低电平,
23, 24
该引脚用作输出。高电平时, DQS和DQP
[A : B]
被放置在一个三态
条件。
15 , 41 , 65 , 91电源
电源输入到该装置的核心。
17, 40, 67, 90
地面的装置的核心。
4, 11, 20, 27,
I / O电源
电源为I / O电路。
54, 61, 70, 77
供应
5, 10, 21, 26,
55, 60, 71, 76
I / O接地
地面的I / O电路。
V
DD
V
SS
V
DDQ
V
SSQ
文件编号: 38-05523牧师*
第22页5
CY7C1328G
4兆位( 256千× 18 )
流水线DCD同步SRAM
4兆位( 256千× 18 )流水线DCD同步SRAM
特点
功能说明
该CY7C1328G SRAM集成256千× 18的SRAM单元与
高级同步外围电路和一个2位计数器
内部突发操作。所有的同步输入端通过门控
由一个正沿触发时钟输入控制寄存器
(CLK) 。同步输入包括所有地址,所有的数据
输入地址流水线芯片使能( CE
1
) ,深度拓展
芯片启用( CE
2
和CE
3
) ,突发控制输入( ADSC , ADSP ,
和ADV ) ,写入启用( BW
[A : B]
和BWE )和全局写
(GW) 。异步输入包括输出使能(OE )和
在ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或地址
频闪控制器( ADSC )是活动的。随后爆
地址可以被内部产生由作为控制
提前销( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见
"Pin Definitions"
第5页和
"Truth Table"
on
第8页了解更多详情) 。写周期可以包含一到两个字节
宽字节写控制输入的控制。 GW活跃
低导致要写入的所有字节。该器件集成了一个
额外的流水线使能寄存器可以延迟关闭
输出缓冲器的附加周期执行一个取消的时候。
此功能允许深度扩展,而不惩罚系统
性能。
该CY7C1328G从+ 3.3V内核电源供电
而所有输出工作于+ 3.3V或+ 2.5V供电。所有
输入和输出是符合JEDEC标准的JESD8-5兼容。
注册的输入和输出的流水线操作
最佳性能(双循环取消选择)
深度扩展无等待状态
256千× 18个通用I / O架构
3.3 V内核电源(V
DD
)
3.3 V / 2.5 V的I / O电源(V
DDQ
)
快时钟到输出时间
4.0纳秒( 133 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
可提供无铅100引脚TQFP封装
“ ZZ ”睡眠模式选项
选购指南
描述
最大访问时间
最大工作电流
最大的CMOS待机电流
133兆赫
4.0
225
40
单位
ns
mA
mA
勘误表:
有关芯片勘误表的信息,请参阅
"Errata"
第20页的详细信息包括触发条件,受影响的设备,并提出了解决方法。
赛普拉斯半导体公司
文件编号: 38-05523牧师* L
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2013年6月25日
CY7C1328G
功能框图
A0, A1, A
地址
注册
2
A
[1:0]
模式
ADV
CLK
Q1
BURST
计数器
逻辑
CLR
Q0
ADSC
ADSP
DQ
B,
DQP
B
字节
写注册
DQ
A ,
DQP
A
字节
写注册
启用
注册
DQ
B ,
DQP
B
字节
写入驱动器
DQ
A,
DQP
A
字节
写入驱动器
内存
ARRAY
SENSE
安培
BW
B
产量
注册
产量
缓冲器
E
DQ
s,
DQP
A
DQP
B
BW
A
BWE
GW
CE
1
CE
2
CE
3
OE
流水线
启用
输入
注册
ZZ
睡觉
控制
文件编号: 38-05523牧师* L
第23页2
CY7C1328G
目录
引脚配置................................................ ........... 4
引脚定义................................................ .................. 5
功能概述................................................ 6 ........
单一的读访问............................................... 6
单写访问发起的ADSP ................... 6
单写访问ADSC发起................... 6
突发序列................................................ ......... 7
睡眠模式................................................ ................. 7
交错突发地址表................................. 7
线性突发地址表......................................... 7
ZZ模式电气特性.............................. 7
真值表................................................ ........................ 8
真值表进行读/写............................................ 9 ..
最大额定值................................................ ........... 10
经营范围................................................ ............. 10
电气特性............................................... 10
电容................................................. ................... 11
热阻................................................ ........ 11
交流测试负载和波形..................................... 11
开关特性.............................................. 12
开关波形................................................ .... 13
订购信息................................................ ...... 17
订购代码定义......................................... 17
包图................................................ ............ 18
与缩略语................................................. ....................... 19
文档约定................................................ 19
计量单位............................................... ........ 19
勘误表................................................. .............................. 20
零件编号影响.............................................. 20
产品状态................................................ ........... 20
Ram9同步/ NOBL ZZ引脚问题勘误汇总.... 20
文档历史记录页............................................... .. 21
销售,解决方案和法律信息...................... 23
全球销售和设计支持....................... 23
产品................................................. ................... 23
PSoC解决方案............................................... ....... 23
赛普拉斯开发者社区................................. 23
技术支援................................................ ..... 23
文件编号: 38-05523牧师* L
第23页3
CY7C1328G
销刀豆网络gurations
图1. 100引脚TQFP ( 14 × 20 × 1.4毫米)引出线
[1]
BYTE B
V
DDQ
V
SSQ
NC
NC
DQ
B
DQ
B
V
SSQ
V
DDQ
DQ
B
DQ
B
NC
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SSQ
DQ
B
DQ
B
DQP
B
NC
V
SSQ
V
DDQ
NC
NC
NC
NC
NC
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
A
CE
1
CE
2
NC
NC
BW
B
BW
A
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
A
CY7C1328G
A
NC
NC
V
DDQ
V
SSQ
NC
DQP
A
DQ
A
DQ
A
V
SSQ
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SSQ
DQ
A
DQ
A
NC
NC
V
SSQ
V
DDQ
NC
NC
NC
一个字节
模式
A
A
A
A
A
1
A
0
NC
NC
V
SS
V
DD
NC
NC
1.勘误表:
在ZZ的引脚(引脚64 )需要被外部连接到地面。欲了解更多信息,请参阅
"Errata"
第20页。
文件编号: 38-05523牧师* L
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第23页4
CY7C1328G
引脚德网络nitions
A
0
, A
1
, A
TQFP
TYPE
描述
输入 -
用于选择的256千地址位置中的一个地址输入。
采样的
37, 36, 32, 33,
在CLK的34 , 35 , 44 , 45 ,同步上升沿,如果ADSP ADSC或低电平有效,和CE
1
,CE
2
和CE
3
46, 47, 48, 49,
采样活跃。一
[1:0]
被馈送到2位计数器。
50, 80, 81, 82,
99, 100
93,94
88
输入 -
字节写选择输入,低电平有效。
合格与BWE进行字节写入到
同步SRAM 。采样在CLK的上升沿。
输入 -
全局写使能输入,低电平有效。
当CLK的上升沿置为低电平,
同步一个全球性的写操作进行的(所有字节写入,无论价值的BW
[A : B]
BWE ) 。
输入 -
字节写使能输入,低电平有效。
采样在CLK的上升沿。该信号
同步必须被置为低电平进行字节写操作。
输入 -
时钟
时钟输入。
用于捕获所有的同步输入到设备中。还用于增加
在ADV为低电平时,一阵操作过程中突发计数器。
BW
A
, BW
B
GW
BWE
CLK
CE
1
CE
2
CE
3
OE
87
89
98
输入 -
芯片使能1输入,低电平有效。
采样在CLK的上升沿。在使用
与CE联同步
2
和CE
3
选择/取消选择该设备。如果CE ADSP被忽略
1
is
HIGH 。 CE
1
只有当一个新的外部地址被装入取样。
输入 -
芯片使能2输入,高电平有效。
采样在CLK的上升沿。在使用
与CE联同步
1
和CE
3
选择/取消选择该设备。 CE
2
只有当被采样
新的外部地址被加载。
输入 -
芯片使能3输入,低电平有效。
采样在CLK的上升沿。在使用
与CE联同步
1
和CE
2
选择/取消选择该设备。 CE
3
只有当被采样
新的外部地址被加载。
输入 -
输出使能,异步输入,低电平有效。
控制的I / O引脚的方向。
异步低电平时, I / O引脚用作输出。当拉高高, DQ引脚
三态,并作为输入数据引脚。在一个读周期的第一个时钟的OE被屏蔽
从取消选中状态时出现。
提前输入信号,采样CLK ,低电平有效的上升沿。
断言,它会自动增加一个突发周期的地址。
地址选通的处理器,采样CLK ,低电平有效的上升沿。
当置为低电平,呈现给设备地址被捕获在地址
寄存器。一
[1:0]
也被装入到该数据串计数器。当ADSP和ADSC都
断言,只有ADSP是公认的。 ASDP被忽略时, CE
1
被拉高高。
输入 -
地址选通脉冲从控制器,采样CLK ,低电平有效的上升沿。
同步时置为低电平,呈现给设备地址被捕获在地址
寄存器。一
[1:0]
也被装入到该数据串计数器。当ADSP和ADSC都
断言,只有ADSP是公认的。
输入 -
ZZ “休眠”输入,高电平有效。
当一个置为高电平时,器件
异步非时间关键“休眠”状态与数据的完整性保护。在正常操作期间,
该引脚为低或悬空。 ZZ引脚具有内部上拉下来。
输入 -
同步
输入 -
同步
97
92
86
ADV
ADSP
83
84
ADSC
85
ZZ
[2]
64
的DQ ,
DQP
[A : B]
58, 59, 62, 63,
I / O-
双向数据I / O线。
作为输入,它们馈入一个片上的数据的寄存器,它是
68 ,69, 72 ,73,同步由CLK的上升沿触发。为输出,他们提供包含在数据
74, 8, 9, 12,
通过在先前时钟的上升呈现的地址指定的存储器位置
13, 18, 19, 22,
读周期。销的方向由OE控制。当OE是低电平,
23, 24
该引脚用作输出。高电平时, DQS和DQP
[A : B]
被放置在一个三态
条件。
15 , 41 , 65 , 91电源
电源输入到该装置的核心。
17, 40, 67, 90
地面的装置的核心。
4, 11, 20, 27,
I / O电源
电源为I / O电路。
54, 61, 70, 77
供应
V
DD
V
SS
V
DDQ
2.勘误表:
在ZZ的引脚(引脚64 )需要被外部连接到地面。欲了解更多信息,请参阅
"Errata"
第20页。
文件编号: 38-05523牧师* L
第23页5
查看更多CY7C1328G-133AXIPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C1328G-133AXI
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CY7C1328G-133AXI
CYPRESS
2425+
11280
TQFP100
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
CY7C1328G-133AXI
CY
21+
15000.00
QFP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:1294342618 复制 点击这里给我发消息 QQ:2765319833 复制 点击这里给我发消息 QQ:1363272801 复制

电话:13528893675
联系人:朱先生
地址:广东省深圳市福田区上步工业区201栋5楼B01室。 香港特別行政區中环皇后大道中5號衡怡大厦2432室
CY7C1328G-133AXI
CYPRESS
22+
2256
TQFP
样品可售全新原装长期可供货欢迎实单
QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CY7C1328G-133AXI
CYPRESS
2425+
11280
QFP
全新原装!优势现货!
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
CY7C1328G-133AXI
Infineon Technologies
24+
10000
100-TQFP(14x20)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881793588 复制

电话:0755-88291559
联系人:陈泽强
地址:深圳市福田区华强北深南中路2068号华能大厦23楼2312-2313-2318
CY7C1328G-133AXI
CYPRESS/赛普拉斯
2443+
23000
TQFP
一级代理专营,原装现货,价格优势
QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
CY7C1328G-133AXI
Infineon Technologies
24+
15000
100-TQFP(14x20)
全新原装现货,原厂代理。
QQ: 点击这里给我发消息 QQ:280773285 复制 点击这里给我发消息 QQ:2748708193 复制
电话:0755-83015506-23947236
联系人:朱先生
地址:广东省深圳市福田区华强北路上步工业区101栋518室
CY7C1328G-133AXI
CYPRESS
24+
9850
QFP
100%原装正品,可长期订货
QQ: 点击这里给我发消息 QQ:3350142453 复制 点击这里给我发消息 QQ:2885393564 复制

电话:0755-83247290
联系人:吴先生/吴小姐/李小姐
地址:深圳市福田区航都大厦17F1
CY7C1328G-133AXI
Cypress Semiconductor Corp
23+
568
100-TQFP, 100-VQFP
全新原装,现货优势库存
QQ: 点击这里给我发消息 QQ:2885659455 复制

电话:0755-83951431
联系人:李小姐
地址:深圳市福田区华强北路1002号赛格广场47楼4707B/香港九龙观塘鸿图大道55号京泰大厦1608室
CY7C1328G-133AXI
CYPRESS/赛普拉斯
22+
12245
QFP
现货,原厂原装假一罚十!
查询更多CY7C1328G-133AXI供应信息

深圳市碧威特网络技术有限公司
 复制成功!