添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第495页 > CY7C1327G-166AXC
初步
CY7C1327G
4兆位( 256K ×18 )流水线同步SRAM
特点
注册的输入和输出的流水线操作
256K × 18个通用I / O架构
3.3V核心供电
3.3V / 2.5V的I / O操作
快速时钟到输出时间
- 2.6纳秒( 250 - MHz器件)
- 2.6纳秒( 225 - MHz器件)
- 2.8纳秒( 200 - MHz器件)
- 3.5纳秒( 166 - MHz器件)
- 4.0纳秒( 133 - MHz器件)
- 4.5纳秒( 100 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
无铅100引脚TQFP和119球BGA封装。
“ZZ”睡眠模式选项
功能说明
[1]
该CY7C1327G SRAM集成262,144 ×18的SRAM单元
有先进同步外围电路和一个二位
计数器内部突发操作。所有的同步输入是
通过用正沿触发控制寄存器控
时钟输入( CLK ) 。同步输入包括所有
地址,所有的数据输入,地址流水线芯片使能
( CE
1
) ,深度扩展芯片启用( CE
2
和CE
3
) ,突发
控制输入( ADSC , ADSP和ADV ) ,写入启用
( BW
[A : B]
和BWE )和全局写(GW) 。异步
输入包括输出使能( OE )和ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或
地址选通脉冲控制器( ADSC )是活动的。随后
猝发地址可以内部产生由作为控制
前进针( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见引脚说明和真值表进行进一步
详细说明) 。写周期可以在一到两个字节宽
由字节写入控制输入进行控制。 GW的时候主动
低导致要写入的所有字节。
该CY7C1327G从+ 3.3V内核电源供电
而所有的输出也有+ 3.3V或+ 2.5V电源供电。
所有输入和输出都符合JEDEC标准的JESD8-5-
兼容。
逻辑框图
A0, A1, A
模式
地址
注册
2
A[1:0]
ADV
CLK
BURST Q1
计数器
逻辑
CLR
Q0
ADSC
ADSP
DQ
B,
DQP
B
写注册
DQ
B,
DQP
B
写入驱动器
内存
ARRAY
BW
A
BWE
GW
CE
1
CE2
CE3
OE
启用
注册
DQ
A,
DQP
A
写注册
DQ
A,
DQP
A
写入驱动器
SENSE
安培
BW
B
产量
注册
产量
缓冲器
E
的DQ
DQP
A
DQP
B
流水线
启用
输入
注册
ZZ
睡觉
控制
1
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com
赛普拉斯半导体公司
文件编号: 38-05519修订版**
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年10月21日
初步
选购指南
250兆赫
最大访问时间
最大工作电流
最大的CMOS待机
当前
2.6
325
40
225兆赫
2.6
290
40
200兆赫
2.8
265
40
166兆赫
3.5
240
40
133兆赫
4.0
225
40
CY7C1327G
100兆赫
4.5
205
40
单位
ns
mA
mA
阴影区域包含预览。请联系您当地的赛普拉斯销售代表对这些部件的可用性。
销刀豆网络gurations
A
A
CE
1
CE
2
NC
NC
BW
B
BW
A
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
A
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
NC
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQP
B
NC
V
SS
V
DDQ
NC
NC
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
BYTE B
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100引脚TQFP
CY7C1327G
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
NC
NC
V
DDQ
V
SS
NC
DQP
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
NC
NC
V
SS
V
DDQ
NC
NC
NC
一个字节
文件编号: 38-05519修订版**
模式
A
A
A
A
A
1
A
0
NC
NC
V
SS
V
DD
NC
NC
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第18页2
初步
销刀豆网络gurations
119球BGA
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC
NC
DQ
B
NC
V
DDQ
NC
DQ
B
V
DDQ
NC
DQ
B
V
DDQ
DQ
B
NC
NC
NC
V
DDQ
2
A
CE
2
A
NC
DQ
B
NC
DQ
B
NC
V
DD
DQ
B
NC
DQ
B
NC
DQP
B
A
A
NC
3
A
A
A
V
SS
V
SS
V
SS
BW
B
V
SS
NC
V
SS
V
ss
V
SS
V
SS
V
SS
模式
A
NC
4
ADSP
ADSC
V
DD
NC
CE
1
OE
ADV
GW
V
DD
CLK
NC
BWE
A1
A0
V
DD
NC
NC
5
A
A
A
V
SS
V
SS
V
SS
V
ss
V
SS
NC
V
SS
BW
A
V
SS
V
SS
V
SS
NC
A
NC
6
A
CE
3
A
DQP
A
NC
DQ
A
NC
DQ
A
V
DD
NC
DQ
A
NC
DQ
A
NC
A
A
NC
7
V
DDQ
NC
NC
NC
DQ
A
V
DDQ
DQ
A
NC
V
DDQ
DQ
A
NC
V
DDQ
NC
DQ
A
NC
ZZ
V
DDQ
CY7C1327G
文件编号: 38-05519修订版**
第18页3
初步
引脚德网络nitions
名字
A
0
, A
1
, A
I / O
描述
CY7C1327G
BW
A,
BW
B
GW
BWE
CLK
CE
1
CE
2
输入 -
用于选择的256K地址位置中的一个地址输入。
采样上升沿
在CLK的同步,如果ADSP ADSC或低电平有效,和CE
1
,CE
2
和CE
3
采样活跃。 A1和A0
喂2位计数器。
输入 -
字节写选择输入,低电平有效。
合格与BWE进行字节写入到SRAM中。
同步采样在CLK的上升沿。
输入 -
全局写使能输入,低电平有效。
当在CLK的上升沿置位为低,一个全球
同步写操作进行的(所有字节写入,无论是价值观上的BW
[A : B]
和BWE ) 。
输入 -
字节写使能输入,低电平有效。
采样在CLK的上升沿。此信号必须
同步低电平进行字节写操作。
输入 -
时钟
时钟输入。
用于捕获所有的同步输入到设备中。也用于递增
突发计数器时ADV为低电平时,一阵操作过程中。
CE
3
OE
输入 -
芯片使能1输入,低电平有效。
采样在CLK的上升沿。配合使用
同步CE
2
和CE
3
选择/取消选择该设备。如果CE ADSP被忽略
1
为HIGH 。 CE
1
只有采样
当一个新的外部地址被加载。
输入 -
芯片使能2输入,高电平有效。
采样在CLK的上升沿。配合使用
同步CE
1
和CE
3
选择/取消选择该设备。 CE
2
只进行采样,当一个新的外部地址是
加载。
输入 -
芯片使能3输入,低电平有效。
采样在CLK的上升沿。配合使用
同步CE
1
和CE
2
选择/取消选择该设备。未连接的BGA 。凡引用,CE
3
is
在本文档假定BGA激活。 CE
3
被采样,只有当新的外部
地址被加载。
输入 -
输出使能,异步输入,低电平有效。
控制的I / O引脚的方向。当
异步低电平时,I / O引脚用作输出。当拉高高, I / O引脚为三态,并作为
输入数据引脚。 OE是在一个读周期的第一个时钟,从一个新兴的,当蒙面
取消选中状态。
输入 -
提前输入信号,采样CLK ,低电平有效的上升沿。
当断言,它
同步自动递增的猝发周期的地址。
输入 -
地址选通的处理器,采样CLK ,低电平有效的上升沿。
同步低电平时, A被抓获的地址寄存器。 A1和A0也被装入到该数据串计数器。
当ADSP和ADSC都断言,只有ADSP是公认的。 ASDP被忽略时, CE
1
被拉高高。
输入 -
ZZ “休眠”输入,高电平有效。
这个输入,在当高处的设备非时间关键
异步“休眠”状态与数据的完整性保护。正常工作时,该引脚为低电平或
悬空。 ZZ引脚具有内部上拉下来。
输入 -
地址选通脉冲从控制器,采样CLK ,低电平有效的上升沿。
同步低电平时, A被抓获的地址寄存器。 A1和A0也被装入到该数据串计数器。
当ADSP和ADSC都断言,只有ADSP是公认的。
I / O-
双向数据I / O线。
作为输入,它们馈入,则触发芯片上的数据寄存器
同步由CLK的上升沿。作为输出,它们提供包含在存储位置中的数据
在读周期的前一个时钟的上升由“A”指定。引脚的方向
通过OE控制。当OE是低电平时,引脚用作输出。高电平时, DQS和
DQP
[A : B]
被放置在一个三态条件。
电源
电源输入到该装置的核心。
I / O接地
输入 -
STATIC
地面的装置。
地面的I / O电路。
选择爆秩序。
当连接到GND选择线性突发序列。当连接到V
DD
或左
选择浮动交错突发序列。这是一个带针,并应在保持静态
设备的操作。模式引脚有一个内部上拉电阻。
未连接。
内部没有连接到芯片。
ADV
ADSP
ZZ
ADSC
DQ
A,
DQ
B
DQP
A,
DQP
B
V
DD
V
SS
V
DDQ
模式
NC
文件编号: 38-05519修订版**
第18页4
初步
功能概述
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。
该CY7C1327G支持系统的二级缓存
利用线性或交错突发序列。该
交错突发为了支持Pentium和i486
处理器。线性脉冲串序列适合于处理器的
即利用线性突发序列。突发顺序是用户
可选择的,并且是由采样MODE输入来确定。
访问可以与任何处理器地址启动
频闪( ADSP )或控制器地址选通( ADSC ) 。
通过突发序列地址是进步
由ADV输入控制。一个双位片上环绕
突发计数器捕获所述第一地址中的脉冲串序列
并自动递增地址的休息
突发存取。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW
[A : B]
)输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据
所有四个字节。所有的写操作都简化片上
同步自定时写电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。如果CE ADSP被忽略
1
为高。
单一的读访问
当满足以下条件,该访问被启动
满意在时钟的上升: ( 1 ) ADSP或ADSC为低电平, ( 2 )
CE
1
,CE
2
,CE
3
都置为有效,和(3)的写
信号( GW , BWE )都冷清HIGH 。如果ADSP被忽略
CE
1
为HIGH 。出现在地址输入地址(A )
被存储到地址前进逻辑和地址
注册而被呈现到所述存储器阵列。该
对应的数据被允许传播到的输入
输出寄存器。在下一时钟的数据的上升沿
被允许通过输出寄存器和上传播
在TCO数据总线,如果OE是低电平有效。唯一例外的
当SRAM从取消选择状态,新兴的发生
到所选择的状态,其输出是在总三态
的访问的第一周期。的存取的第一个周期后,将
输出由所述参考信号的控制。连续的单
读周期总是得到支持的。一旦SRAM被取消时
时钟的上升由芯片选择,要么ADSP或ADSC信号
其输出将三态马上。
单写访问发起的ADSP
此访问被启动时,同时满足以下两个条件
是满足于时钟的上升: ( 1 ) ADSP为低电平,并
( 2 ) CE
1
,CE
2
,CE
3
都置为有效。地址
呈现给A被加载到地址寄存器和
同时被输送到地址前进逻辑
存储器阵列。写信号( GW , BWE和BW
[A : B]
)和
在这第一个周期ADV输入将被忽略。
ADSP-触发的写访问需要两个时钟周期来
完整的。如果网关被置为低电平的第二个时钟崛起,
呈现给DQ的输入数据被写入,对应
在存储器阵列中应的地址位置。如果GW为高,
CY7C1327G
然后写操作是由BWE和带宽控制
[A : B]
信号。该CY7C1327G提供字节写入功能,
在写周期说明表所述。主张
字节写使能输入( BWE )与选定的字节
写( BW
[A : B]
)输入时,将有选择地写入到只有所需的
字节。字节写操作字节时没有选择将
保持不变。一个同步自定时写机制
已经提供了简化的写操作。
由于CY7C1327G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
到DQ输入。这样做将三态输出驱动器。如
为了安全起见, DQS就会自动三态时
一个写周期被检测到,无论OE的状态。
单写访问发起ADSC
ADSC写访问被当以下条件启动
系统蒸发散是满足: ( 1 ) ADSC为低电平, ( 2 )是ADSP
冷清HIGH , ( 3 ) CE
1
,CE
2
,CE
3
都置为有效,并
( 4)写输入相应组合( GW , BWE ,
和BW
[A : B]
)被置为有效进行写入
所需的字节( S) 。 ADSC触发的写访问需要
单时钟周期来完成。呈现给的地址是
装入地址寄存器和地址
同时被输送到存储器阵列前进逻辑。
在这个周期的阿德福韦输入被忽略。如果一个全局写的
进行的,呈现给DQ的数据被写入到它对应
在存储器核心应的地址位置。如果一个字节写
进行的,只有选定的字节写入。不是字节
字节写操作过程中选择将保持不变。
一个同步自定时写入机制已
提供简化的写操作。
由于CY7C1327G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
到DQ输入。这样做将三态输出驱动器。如
为了安全起见, DQS就会自动三态时
一个写周期被检测到,无论OE的状态。
突发序列
该CY7C1327G提供一个二位环绕计数器,馈送
由A1,A0 ,实现任一交错或线性猝发
序列。交错的脉冲串序列被设计specif-
ically支持英特尔奔腾应用。线性爆
序列被设计为支持遵循的处理器
线性突发序列。色同步信号序列是用户可选择的
通过MODE输入。
主张ADV较低,时钟的上升会自动递增
该数据串计数器中的脉冲串序列中的下一个地址。
读取和写入,支持突发操作。
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ
放置的SRAM中一个节电“睡眠”模式。两
时钟周期都需要从这个“休眠”进入或退出
模式。在此模式下,数据的完整性是有保证。
访问时进入“睡眠”模式挂起并不是
认为是有效的,也不是完成操作
保证。该设备必须在进入之前,取消
在“睡眠”模式。 CE
1
,CE
2
,CE
3
, ADSP和ADSC绝
仍然无效的T的时间
ZZREC
在ZZ输入后,
返回低电平。
文件编号: 38-05519修订版**
第18页5
CY7C1327G
4兆位( 256K ×18 )流水线同步SRAM
特点
注册的输入和输出的流水线操作
256K × 18个通用I / O架构
3.3V核心电源(V
DD
)
2.5V的I / O电源(V
DDQ
)
快速时钟到输出时间
- 2.6纳秒( 250 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
提供的无铅100引脚TQFP封装,无铅
和非无铅119球的BGA封装
“ZZ”睡眠模式选项
功能说明
[1]
该CY7C1327G集成了SRAM 256K ×18的SRAM单元与
高级同步外围电路和一个2位的
计数器内部突发操作。所有的同步输入是
通过用正沿触发控制寄存器控
时钟输入( CLK ) 。同步输入包括所有
地址,所有的数据输入,地址流水线芯片使能
( CE
1
) ,深度扩展芯片启用( CE
2
和CE
3
) ,突发
控制输入( ADSC , ADSP和ADV ) ,写入启用
( BW
[A : B]
和BWE )和全局写(GW) 。异步
输入包括输出使能( OE )和ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或
地址选通脉冲控制器( ADSC )是活动的。随后
猝发地址可以内部产生由作为控制
前进针( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见引脚说明和真值表进行进一步
详细说明) 。写周期可以在一到两个字节宽
由字节写入控制输入进行控制。 GW的时候主动
低导致要写入的所有字节。
该CY7C1327G从+ 3.3V内核电源供电
而所有的输出也有+ 3.3V或+ 2.5V电源供电。
所有输入和输出都符合JEDEC标准的JESD8-5-
兼容。
逻辑框图
A0, A1, A
模式
地址
注册
2
A[1:0]
ADV
CLK
BURST Q1
计数器
逻辑
CLR
Q0
ADSC
ADSP
DQ
B,
DQP
B
写注册
DQ
B,
DQP
B
写入驱动器
内存
ARRAY
BW
A
BWE
GW
CE
1
CE2
CE3
OE
启用
注册
DQ
A,
DQP
A
写注册
DQ
A,
DQP
A
写入驱动器
SENSE
安培
BW
B
产量
注册
产量
缓冲器
E
的DQ
DQP
A
DQP
B
流水线
启用
输入
注册
ZZ
睡觉
控制
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05519牧师* F
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年7月5日
CY7C1327G
选购指南
250兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
2.6
325
40
200兆赫
2.8
265
40
166兆赫
3.5
240
40
133兆赫
4.0
225
40
单位
ns
mA
mA
销刀豆网络gurations
100引脚TQFP引脚
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
NC
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQP
B
NC
V
SS
V
DDQ
NC
NC
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
A
A
CE
1
CE
2
NC
NC
BW
B
BW
A
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
A
BYTE B
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
CY7C1327G
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
NC
NC
V
DDQ
V
SS
NC
DQP
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
NC
NC
V
SS
V
DDQ
NC
NC
NC
一个字节
文件编号: 38-05519牧师* F
模式
A
A
A
A
A
1
A
0
NC/72M
NC/36M
V
SS
V
DD
NC/18M
NC/9M
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第18页2
CY7C1327G
销刀豆网络gurations
(续)
119球BGA引脚
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC/288M
NC/144M
DQ
B
NC
V
DDQ
NC
DQ
B
V
DDQ
NC
DQ
B
V
DDQ
DQ
B
NC
NC
NC/72M
V
DDQ
2
A
CE
2
A
NC
DQ
B
NC
DQ
B
NC
V
DD
DQ
B
NC
DQ
B
NC
DQP
B
A
A
NC
3
A
A
A
V
SS
V
SS
V
SS
BW
B
V
SS
NC
V
SS
V
ss
V
SS
V
SS
V
SS
模式
A
NC
4
ADSP
ADSC
V
DD
NC
CE
1
OE
ADV
GW
V
DD
CLK
NC
BWE
A1
A0
V
DD
NC/36M
NC
5
A
A
A
V
SS
V
SS
V
SS
V
ss
V
SS
NC
V
SS
BW
A
V
SS
V
SS
V
SS
NC
A
NC
6
A
CE
3
A
DQP
A
NC
DQ
A
NC
DQ
A
V
DD
NC
DQ
A
NC
DQ
A
NC
A
A
NC
7
V
DDQ
NC/576M
NC/1G
NC
DQ
A
V
DDQ
DQ
A
NC
V
DDQ
DQ
A
NC
V
DDQ
NC
DQ
A
NC
ZZ
V
DDQ
文件编号: 38-05519牧师* F
第18页3
CY7C1327G
引脚德网络nitions
名字
A
0
, A
1
, A
I / O
描述
输入 -
用于选择的256K地址位置中的一个地址输入。
取样的上升沿
如果同步ADSP或ADSC为低电平, CE的CLK
1
,CE
2
和CE
3
采样活跃。 A1和A0饲料
的2位计数器。
输入 -
字节写选择输入,低电平有效。
合格与BWE进行字节写入到SRAM中。
同步采样在CLK的上升沿。
输入 -
全局写使能输入,低电平有效。
当在CLK的上升沿置位为低,一个全球
同步写操作进行的(所有字节写入,无论是价值观上的BW
[A : B]
和BWE ) 。
输入 -
字节写使能输入,低电平有效。
采样在CLK的上升沿。此信号必须
同步低电平进行字节写操作。
输入 -
时钟
时钟输入。
用于捕获所有的同步输入到设备中。还用于增加爆
在ADV为低电平时,一阵操作过程中的计数器。
BW
A
, BW
B
GW
BWE
CLK
CE
1
输入 -
芯片使能1输入,低电平有效。
采样在CLK的上升沿。使用与CE联
2
同步和CE
3
选择/取消选择该设备。如果CE ADSP被忽略
1
为HIGH 。 CE
1
采样仅当一个
新的外部地址被加载。
输入 -
芯片使能2输入,高电平有效。
采样在CLK的上升沿。配合使用
同步CE
1
和CE
3
选择/取消选择该设备。 CE
2
只进行采样,当一个新的外部地址是
加载。
输入 -
芯片使能3输入,低电平有效。
采样在CLK的上升沿。使用与CE联
1
同步和CE
2
选择/取消选择该设备。未连接的BGA 。凡引用,CE
3
假设
活跃在该文件的BGA 。 CE
3
只有当一个新的外部地址被装入取样。
输入 -
输出使能,异步输入,低电平有效。
控制的I / O引脚的方向。当
异步低电平时,I / O引脚用作输出。当拉高高, I / O引脚为三态,并作为输入
数据引脚。 OE是在读周期的第一个时钟从取消选择状态出现时被屏蔽。
输入 -
提前输入信号,采样CLK ,低电平有效的上升沿。
当断言,它
同步自动递增的猝发周期的地址。
输入 -
地址选通的处理器,采样CLK ,低电平有效的上升沿。
同步低电平时, A被抓获的地址寄存器。 A1和A0也被装入到该数据串计数器。
当ADSP和ADSC都断言,只有ADSP是公认的。 ASDP被忽略时, CE
1
is
拉高高。
输入 -
ZZ “休眠”输入,高电平有效。
这个输入,当高处的设备在非时间关键“休眠”
异步状态与数据的完整性保护。在正常操作期间,该引脚为低或悬空。
ZZ引脚具有内部上拉下来。
输入 -
地址选通脉冲从控制器,采样CLK ,低电平有效的上升沿。
当断言
同步低时,被捕获的地址寄存器。 A1和A0也被装入到该数据串计数器。当
ADSP和ADSC都断言,只有ADSP是公认的。
I / O-
双向数据I / O线。
作为输入,它们馈入是受触发芯片上的数据寄存器
CLK的同步的上升沿。作为输出,它们提供指明包含在存储位置中的数据
通过在读周期的前一个时钟的上升的“A” 。销的方向由OE控制。
当OE是低电平时,引脚用作输出。高电平时, DQS和DQP
[A : B]
放置
在三态条件。
电源
电源输入到该装置的核心。
I / O接地
输入 -
STATIC
地面的装置。
地面的I / O电路。
选择爆秩序。
当连接到GND选择线性突发序列。当连接到V
DD
或左
选择浮动交错突发序列。这是一个带针,并应装置在保持静态
操作。模式引脚具有内部上拉电阻。
未连接。
内部没有连接到芯片。 NC / 9M , NC / 18M , NC / 72M , NC / 144M , NC / 288M ,
NC / 576M和NC / 1G的地址扩展引脚内部没有连接到芯片。
CE
2
CE
3
OE
ADV
ADSP
ZZ
ADSC
DQ
A,
DQ
B
DQP
A,
DQP
B
V
DD
V
SS
V
DDQ
模式
NC,NC/9M,
NC/18M.
NC/72M,
NC/144M,
NC/288M,
NC/576M,
NC/1G
文件编号: 38-05519牧师* F
第18页4
CY7C1327G
功能概述
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。
该CY7C1327G支持系统的二级缓存
利用线性或交错突发序列。该
交错突发为了支持Pentium和i486
处理器。线性脉冲串序列适合于处理器的
即利用线性突发序列。突发顺序是用户
可选择的,并且是由采样MODE输入来确定。
访问可以与任何处理器地址启动
频闪( ADSP )或控制器地址选通( ADSC ) 。
通过突发序列地址是进步
由ADV输入控制。一个双位片上环绕
突发计数器捕获所述第一地址中的脉冲串序列
并自动递增地址的休息
突发存取。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW
[A : B]
)输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据
所有四个字节。所有的写操作都简化片上
同步自定时写电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。如果CE ADSP被忽略
1
为高。
单一的读访问
当满足以下条件,该访问被启动
满意在时钟的上升: ( 1 ) ADSP或ADSC为低电平, ( 2 )
CE
1
,CE
2
,CE
3
都置为有效,和(3)的写
信号( GW , BWE )都冷清HIGH 。如果ADSP被忽略
CE
1
为HIGH 。出现在地址输入地址(A )
被存储到地址前进逻辑和地址
注册而被呈现到所述存储器阵列。该
对应的数据被允许传播到的输入
输出寄存器。在下一时钟的数据的上升沿
被允许通过输出寄存器和上传播
内t对数据总线
CO
如果OE是低电平有效。唯一例外的
当SRAM从取消选择状态,新兴的发生
到所选择的状态,其输出是在总三态
的访问的第一周期。的存取的第一个周期后,将
输出由所述参考信号的控制。连续的单
读周期总是得到支持的。一旦SRAM被取消时
时钟的上升由芯片选择,要么ADSP或ADSC信号
其输出将三态马上。
单写访问发起的ADSP
此访问被启动时,同时满足以下两个条件
是满足于时钟的上升: ( 1 ) ADSP为低电平,并
( 2 ) CE
1
,CE
2
,CE
3
都置为有效。地址
呈现给A被加载到地址寄存器和
同时被输送到地址前进逻辑
存储器阵列。写信号( GW , BWE和BW
[A : B]
)和
在这第一个周期ADV输入将被忽略。
ADSP-触发的写访问需要两个时钟周期来
完整的。如果网关被置为低电平的第二个时钟崛起,
呈现给DQ的输入数据被写入,对应
在存储器阵列中应的地址位置。如果GW为高,
然后写操作是由BWE和带宽控制
[A : B]
信号。该CY7C1327G提供字节写入功能,
在写周期说明表所述。主张
字节写使能输入( BWE )与选定的字节
写( BW
[A : B]
)输入时,将有选择地写入到只有所需的
字节。字节写操作字节时没有选择将
保持不变。一个同步自定时写机制
已经提供了简化的写操作。
由于CY7C1327G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
到DQ输入。这样做将三态输出驱动器。如
为了安全起见, DQS就会自动三态时
一个写周期被检测到,无论OE的状态。
单写访问发起ADSC
ADSC写访问被当以下条件启动
系统蒸发散是满足: ( 1 ) ADSC为低电平, ( 2 )是ADSP
冷清HIGH , ( 3 ) CE
1
,CE
2
,CE
3
都置为有效,并
( 4)写输入相应组合( GW , BWE ,
和BW
[A : B]
)被置为有效进行写入
所需的字节( S) 。 ADSC触发的写访问需要
单时钟周期来完成。呈现给的地址是
装入地址寄存器和地址
同时被输送到存储器阵列前进逻辑。
在这个周期的阿德福韦输入被忽略。如果一个全局写的
进行的,呈现给DQ的数据被写入到它对应
在存储器核心应的地址位置。如果一个字节写
进行的,只有选定的字节写入。不是字节
字节写操作过程中选择将保持不变。
一个同步自定时写入机制已
提供简化的写操作。
由于CY7C1327G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
到DQ输入。这样做将三态输出驱动器。如
为了安全起见, DQS就会自动三态时
一个写周期被检测到,无论OE的状态。
突发序列
该CY7C1327G提供一个二位环绕计数器,馈送
由A1,A0 ,实现任一交错或线性猝发
序列。交错的脉冲串序列被设计specif-
ically支持英特尔奔腾应用。线性爆
序列被设计为支持遵循的处理器
线性突发序列。色同步信号序列是用户可选择的
通过MODE输入。
主张ADV较低,时钟的上升会自动递增
该数据串计数器中的脉冲串序列中的下一个地址。
读取和写入,支持突发操作。
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ
放置的SRAM中一个节电“睡眠”模式。两
时钟周期都需要从这个“休眠”进入或退出
模式。在此模式下,数据的完整性是有保证。
访问时进入“睡眠”模式挂起并不是
认为是有效的,也不是完成操作
保证。该设备必须在进入之前,取消
在“睡眠”模式。 CE
1
,CE
2
,CE
3
, ADSP和ADSC绝
仍然无效的T的时间
ZZREC
在ZZ输入后,
返回低电平。
文件编号: 38-05519牧师* F
第18页5
初步
CY7C1327G
4兆位( 256K ×18 )流水线同步SRAM
特点
注册的输入和输出的流水线操作
256K × 18个通用I / O架构
3.3V核心供电
3.3V / 2.5V的I / O操作
快速时钟到输出时间
- 2.6纳秒( 250 - MHz器件)
- 2.6纳秒( 225 - MHz器件)
- 2.8纳秒( 200 - MHz器件)
- 3.5纳秒( 166 - MHz器件)
- 4.0纳秒( 133 - MHz器件)
- 4.5纳秒( 100 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
无铅100引脚TQFP和119球BGA封装。
“ZZ”睡眠模式选项
功能说明
[1]
该CY7C1327G SRAM集成262,144 ×18的SRAM单元
有先进同步外围电路和一个二位
计数器内部突发操作。所有的同步输入是
通过用正沿触发控制寄存器控
时钟输入( CLK ) 。同步输入包括所有
地址,所有的数据输入,地址流水线芯片使能
( CE
1
) ,深度扩展芯片启用( CE
2
和CE
3
) ,突发
控制输入( ADSC , ADSP和ADV ) ,写入启用
( BW
[A : B]
和BWE )和全局写(GW) 。异步
输入包括输出使能( OE )和ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或
地址选通脉冲控制器( ADSC )是活动的。随后
猝发地址可以内部产生由作为控制
前进针( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见引脚说明和真值表进行进一步
详细说明) 。写周期可以在一到两个字节宽
由字节写入控制输入进行控制。 GW的时候主动
低导致要写入的所有字节。
该CY7C1327G从+ 3.3V内核电源供电
而所有的输出也有+ 3.3V或+ 2.5V电源供电。
所有输入和输出都符合JEDEC标准的JESD8-5-
兼容。
逻辑框图
A0, A1, A
模式
地址
注册
2
A[1:0]
ADV
CLK
BURST Q1
计数器
逻辑
CLR
Q0
ADSC
ADSP
DQ
B,
DQP
B
写注册
DQ
B,
DQP
B
写入驱动器
内存
ARRAY
BW
A
BWE
GW
CE
1
CE2
CE3
OE
启用
注册
DQ
A,
DQP
A
写注册
DQ
A,
DQP
A
写入驱动器
SENSE
安培
BW
B
产量
注册
产量
缓冲器
E
的DQ
DQP
A
DQP
B
流水线
启用
输入
注册
ZZ
睡觉
控制
1
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com
赛普拉斯半导体公司
文件编号: 38-05519修订版**
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年10月21日
初步
选购指南
250兆赫
最大访问时间
最大工作电流
最大的CMOS待机
当前
2.6
325
40
225兆赫
2.6
290
40
200兆赫
2.8
265
40
166兆赫
3.5
240
40
133兆赫
4.0
225
40
CY7C1327G
100兆赫
4.5
205
40
单位
ns
mA
mA
阴影区域包含预览。请联系您当地的赛普拉斯销售代表对这些部件的可用性。
销刀豆网络gurations
A
A
CE
1
CE
2
NC
NC
BW
B
BW
A
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
A
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
NC
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQP
B
NC
V
SS
V
DDQ
NC
NC
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
BYTE B
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100引脚TQFP
CY7C1327G
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
NC
NC
V
DDQ
V
SS
NC
DQP
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
NC
NC
V
SS
V
DDQ
NC
NC
NC
一个字节
文件编号: 38-05519修订版**
模式
A
A
A
A
A
1
A
0
NC
NC
V
SS
V
DD
NC
NC
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第18页2
初步
销刀豆网络gurations
119球BGA
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC
NC
DQ
B
NC
V
DDQ
NC
DQ
B
V
DDQ
NC
DQ
B
V
DDQ
DQ
B
NC
NC
NC
V
DDQ
2
A
CE
2
A
NC
DQ
B
NC
DQ
B
NC
V
DD
DQ
B
NC
DQ
B
NC
DQP
B
A
A
NC
3
A
A
A
V
SS
V
SS
V
SS
BW
B
V
SS
NC
V
SS
V
ss
V
SS
V
SS
V
SS
模式
A
NC
4
ADSP
ADSC
V
DD
NC
CE
1
OE
ADV
GW
V
DD
CLK
NC
BWE
A1
A0
V
DD
NC
NC
5
A
A
A
V
SS
V
SS
V
SS
V
ss
V
SS
NC
V
SS
BW
A
V
SS
V
SS
V
SS
NC
A
NC
6
A
CE
3
A
DQP
A
NC
DQ
A
NC
DQ
A
V
DD
NC
DQ
A
NC
DQ
A
NC
A
A
NC
7
V
DDQ
NC
NC
NC
DQ
A
V
DDQ
DQ
A
NC
V
DDQ
DQ
A
NC
V
DDQ
NC
DQ
A
NC
ZZ
V
DDQ
CY7C1327G
文件编号: 38-05519修订版**
第18页3
初步
引脚德网络nitions
名字
A
0
, A
1
, A
I / O
描述
CY7C1327G
BW
A,
BW
B
GW
BWE
CLK
CE
1
CE
2
输入 -
用于选择的256K地址位置中的一个地址输入。
采样上升沿
在CLK的同步,如果ADSP ADSC或低电平有效,和CE
1
,CE
2
和CE
3
采样活跃。 A1和A0
喂2位计数器。
输入 -
字节写选择输入,低电平有效。
合格与BWE进行字节写入到SRAM中。
同步采样在CLK的上升沿。
输入 -
全局写使能输入,低电平有效。
当在CLK的上升沿置位为低,一个全球
同步写操作进行的(所有字节写入,无论是价值观上的BW
[A : B]
和BWE ) 。
输入 -
字节写使能输入,低电平有效。
采样在CLK的上升沿。此信号必须
同步低电平进行字节写操作。
输入 -
时钟
时钟输入。
用于捕获所有的同步输入到设备中。也用于递增
突发计数器时ADV为低电平时,一阵操作过程中。
CE
3
OE
输入 -
芯片使能1输入,低电平有效。
采样在CLK的上升沿。配合使用
同步CE
2
和CE
3
选择/取消选择该设备。如果CE ADSP被忽略
1
为HIGH 。 CE
1
只有采样
当一个新的外部地址被加载。
输入 -
芯片使能2输入,高电平有效。
采样在CLK的上升沿。配合使用
同步CE
1
和CE
3
选择/取消选择该设备。 CE
2
只进行采样,当一个新的外部地址是
加载。
输入 -
芯片使能3输入,低电平有效。
采样在CLK的上升沿。配合使用
同步CE
1
和CE
2
选择/取消选择该设备。未连接的BGA 。凡引用,CE
3
is
在本文档假定BGA激活。 CE
3
被采样,只有当新的外部
地址被加载。
输入 -
输出使能,异步输入,低电平有效。
控制的I / O引脚的方向。当
异步低电平时,I / O引脚用作输出。当拉高高, I / O引脚为三态,并作为
输入数据引脚。 OE是在一个读周期的第一个时钟,从一个新兴的,当蒙面
取消选中状态。
输入 -
提前输入信号,采样CLK ,低电平有效的上升沿。
当断言,它
同步自动递增的猝发周期的地址。
输入 -
地址选通的处理器,采样CLK ,低电平有效的上升沿。
同步低电平时, A被抓获的地址寄存器。 A1和A0也被装入到该数据串计数器。
当ADSP和ADSC都断言,只有ADSP是公认的。 ASDP被忽略时, CE
1
被拉高高。
输入 -
ZZ “休眠”输入,高电平有效。
这个输入,在当高处的设备非时间关键
异步“休眠”状态与数据的完整性保护。正常工作时,该引脚为低电平或
悬空。 ZZ引脚具有内部上拉下来。
输入 -
地址选通脉冲从控制器,采样CLK ,低电平有效的上升沿。
同步低电平时, A被抓获的地址寄存器。 A1和A0也被装入到该数据串计数器。
当ADSP和ADSC都断言,只有ADSP是公认的。
I / O-
双向数据I / O线。
作为输入,它们馈入,则触发芯片上的数据寄存器
同步由CLK的上升沿。作为输出,它们提供包含在存储位置中的数据
在读周期的前一个时钟的上升由“A”指定。引脚的方向
通过OE控制。当OE是低电平时,引脚用作输出。高电平时, DQS和
DQP
[A : B]
被放置在一个三态条件。
电源
电源输入到该装置的核心。
I / O接地
输入 -
STATIC
地面的装置。
地面的I / O电路。
选择爆秩序。
当连接到GND选择线性突发序列。当连接到V
DD
或左
选择浮动交错突发序列。这是一个带针,并应在保持静态
设备的操作。模式引脚有一个内部上拉电阻。
未连接。
内部没有连接到芯片。
ADV
ADSP
ZZ
ADSC
DQ
A,
DQ
B
DQP
A,
DQP
B
V
DD
V
SS
V
DDQ
模式
NC
文件编号: 38-05519修订版**
第18页4
初步
功能概述
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。
该CY7C1327G支持系统的二级缓存
利用线性或交错突发序列。该
交错突发为了支持Pentium和i486
处理器。线性脉冲串序列适合于处理器的
即利用线性突发序列。突发顺序是用户
可选择的,并且是由采样MODE输入来确定。
访问可以与任何处理器地址启动
频闪( ADSP )或控制器地址选通( ADSC ) 。
通过突发序列地址是进步
由ADV输入控制。一个双位片上环绕
突发计数器捕获所述第一地址中的脉冲串序列
并自动递增地址的休息
突发存取。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW
[A : B]
)输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据
所有四个字节。所有的写操作都简化片上
同步自定时写电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。如果CE ADSP被忽略
1
为高。
单一的读访问
当满足以下条件,该访问被启动
满意在时钟的上升: ( 1 ) ADSP或ADSC为低电平, ( 2 )
CE
1
,CE
2
,CE
3
都置为有效,和(3)的写
信号( GW , BWE )都冷清HIGH 。如果ADSP被忽略
CE
1
为HIGH 。出现在地址输入地址(A )
被存储到地址前进逻辑和地址
注册而被呈现到所述存储器阵列。该
对应的数据被允许传播到的输入
输出寄存器。在下一时钟的数据的上升沿
被允许通过输出寄存器和上传播
在TCO数据总线,如果OE是低电平有效。唯一例外的
当SRAM从取消选择状态,新兴的发生
到所选择的状态,其输出是在总三态
的访问的第一周期。的存取的第一个周期后,将
输出由所述参考信号的控制。连续的单
读周期总是得到支持的。一旦SRAM被取消时
时钟的上升由芯片选择,要么ADSP或ADSC信号
其输出将三态马上。
单写访问发起的ADSP
此访问被启动时,同时满足以下两个条件
是满足于时钟的上升: ( 1 ) ADSP为低电平,并
( 2 ) CE
1
,CE
2
,CE
3
都置为有效。地址
呈现给A被加载到地址寄存器和
同时被输送到地址前进逻辑
存储器阵列。写信号( GW , BWE和BW
[A : B]
)和
在这第一个周期ADV输入将被忽略。
ADSP-触发的写访问需要两个时钟周期来
完整的。如果网关被置为低电平的第二个时钟崛起,
呈现给DQ的输入数据被写入,对应
在存储器阵列中应的地址位置。如果GW为高,
CY7C1327G
然后写操作是由BWE和带宽控制
[A : B]
信号。该CY7C1327G提供字节写入功能,
在写周期说明表所述。主张
字节写使能输入( BWE )与选定的字节
写( BW
[A : B]
)输入时,将有选择地写入到只有所需的
字节。字节写操作字节时没有选择将
保持不变。一个同步自定时写机制
已经提供了简化的写操作。
由于CY7C1327G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
到DQ输入。这样做将三态输出驱动器。如
为了安全起见, DQS就会自动三态时
一个写周期被检测到,无论OE的状态。
单写访问发起ADSC
ADSC写访问被当以下条件启动
系统蒸发散是满足: ( 1 ) ADSC为低电平, ( 2 )是ADSP
冷清HIGH , ( 3 ) CE
1
,CE
2
,CE
3
都置为有效,并
( 4)写输入相应组合( GW , BWE ,
和BW
[A : B]
)被置为有效进行写入
所需的字节( S) 。 ADSC触发的写访问需要
单时钟周期来完成。呈现给的地址是
装入地址寄存器和地址
同时被输送到存储器阵列前进逻辑。
在这个周期的阿德福韦输入被忽略。如果一个全局写的
进行的,呈现给DQ的数据被写入到它对应
在存储器核心应的地址位置。如果一个字节写
进行的,只有选定的字节写入。不是字节
字节写操作过程中选择将保持不变。
一个同步自定时写入机制已
提供简化的写操作。
由于CY7C1327G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
到DQ输入。这样做将三态输出驱动器。如
为了安全起见, DQS就会自动三态时
一个写周期被检测到,无论OE的状态。
突发序列
该CY7C1327G提供一个二位环绕计数器,馈送
由A1,A0 ,实现任一交错或线性猝发
序列。交错的脉冲串序列被设计specif-
ically支持英特尔奔腾应用。线性爆
序列被设计为支持遵循的处理器
线性突发序列。色同步信号序列是用户可选择的
通过MODE输入。
主张ADV较低,时钟的上升会自动递增
该数据串计数器中的脉冲串序列中的下一个地址。
读取和写入,支持突发操作。
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ
放置的SRAM中一个节电“睡眠”模式。两
时钟周期都需要从这个“休眠”进入或退出
模式。在此模式下,数据的完整性是有保证。
访问时进入“睡眠”模式挂起并不是
认为是有效的,也不是完成操作
保证。该设备必须在进入之前,取消
在“睡眠”模式。 CE
1
,CE
2
,CE
3
, ADSP和ADSC绝
仍然无效的T的时间
ZZREC
在ZZ输入后,
返回低电平。
文件编号: 38-05519修订版**
第18页5
CY7C1327G
4兆位( 256千× 18 )流水线同步SRAM
4兆位( 256千× 18 )流水线同步SRAM
特点
功能说明
该CY7C1327G SRAM集成256千× 18的SRAM单元与
高级同步外围电路和一个2位计数器
内部突发操作。所有的同步输入端通过门控
由一个正沿触发时钟输入控制寄存器
(CLK) 。同步输入包括所有地址,所有的数据
输入地址流水线芯片使能( CE
1
) ,深度拓展
芯片启用( CE
2
和CE
3
) ,突发控制输入( ADSC , ADSP ,
和ADV ) ,写入启用( BW
[A : B]
和BWE )和全局写
(GW) 。异步输入包括输出使能(OE )和
在ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或地址
频闪控制器( ADSC )是活动的。随后爆
地址可以被内部产生由作为控制
提前销( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见引脚说明和真值表进行进一步
详细说明) 。写周期可以在一到两个字节宽可控
由字节写控制输入。当低电平有效使所有GW
字节写入。
该CY7C1327G从+ 3.3V内核电源供电
而所有的输出也有+ 3.3V或+ 2.5V电源供电。
所有输入和输出都符合JEDEC标准的JESD8-5-
兼容。
注册的输入和输出的流水线操作
256千× 18个通用I / O架构
3.3 V内核电源(V
DD
)
2.5 V的I / O电源(V
DDQ
)
快时钟到输出时间
3.5纳秒( 166 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
提供无铅100引脚TQFP封装
“ ZZ ”睡眠模式选项
逻辑框图
A0, A1, A
模式
地址
注册
2
A[1:0]
ADV
CLK
BURST Q1
计数器
逻辑
CLR
Q0
ADSC
ADSP
DQ
B,
DQP
B
写注册
DQ
B,
DQP
B
写入驱动器
内存
ARRAY
BW
A
BWE
GW
CE
1
CE2
CE3
OE
启用
注册
DQ
A,
DQP
A
写注册
DQ
A,
DQP
A
写入驱动器
SENSE
安培
BW
B
产量
注册
产量
缓冲器
E
的DQ
DQP
A
DQP
B
流水线
启用
输入
注册
ZZ
睡觉
控制
赛普拉斯半导体公司
文件编号: 38-05519牧师* K
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2012年9月20日
CY7C1327G
目录
选型指南................................................ ................ 3
引脚配置................................................ ........... 3
引脚定义................................................ .................. 4
功能概述................................................ 5 ........
单一的读访问............................................... 5
单写访问发起的ADSP ................... 5
单写访问ADSC发起................... 5
突发序列................................................ ......... 5
睡眠模式................................................ ................. 5
交错突发地址表................................. 6
线性突发地址表......................................... 6
ZZ模式电气特性.............................. 6
真值表................................................ ........................ 7
真值表进行读/写............................................ 8 ..
最大额定值................................................ ............. 9
经营范围................................................ ............... 9
中子软错误免疫性........................................... 9
电气特性................................................ 9
电容................................................. ................... 10
热阻................................................ ........ 10
交流测试负载和波形..................................... 11
开关特性.............................................. 12
开关波形................................................ .... 13
订购信息................................................ ...... 17
订购代码定义......................................... 17
包图................................................ .......... 18
与缩略语................................................. ....................... 19
文档约定................................................ 19
计量单位............................................... ........ 19
文档历史记录页............................................... .. 20
销售,解决方案和法律信息...................... 22
全球销售和设计支持....................... 22
产品................................................. ................... 22
的PSoC解决方案................................................ ......... 22
文件编号: 38-05519牧师* K
第22页2
CY7C1327G
选购指南
描述
最大访问时间
最大工作电流
最大的CMOS待机电流
166兆赫
3.5
240
40
133兆赫
4.0
225
40
单位
ns
mA
mA
销刀豆网络gurations
图1. 100引脚TQFP引脚
A
A
CE
1
CE
2
NC
NC
BW
B
BW
A
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
A
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
NC
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQP
B
NC
V
SS
V
DDQ
NC
NC
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
BYTE B
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
CY7C1327G
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
NC
NC
V
DDQ
V
SS
NC
DQP
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
NC
NC
V
SS
V
DDQ
NC
NC
NC
一个字节
文件编号: 38-05519牧师* K
模式
A
A
A
A
A
1
A
0
NC/72M
NC/36M
V
SS
V
DD
NC/18M
NC/9M
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第22页3
CY7C1327G
引脚德网络nitions
名字
A
0
, A
1
, A
I / O
描述
输入 -
用于选择的256千地址位置中的一个地址输入。
取样的上升沿
同步的CLK ,如果ADSP ADSC或低电平有效,和CE
1
,CE
2
和CE
3
采样活跃。 A1和A0送入的2比特
计数器。
输入 -
字节写选择输入,低电平有效。
合格与BWE进行字节写入到SRAM中。采样
同步的在CLK的上升沿。
输入 -
全局写使能输入,低电平有效。
当在CLK的上升沿,一个全局写断言低
同步进行(所有字节写入,无论价值的BW
[A : B]
和BWE ) 。
输入 -
字节写使能输入,低电平有效。
采样在CLK的上升沿。这个信号必须置
同步LOW进行字节写操作。
输入 -
时钟
时钟输入。
用于捕获所有的同步输入到设备中。还用于增加爆
在ADV为低电平时,一阵操作过程中的计数器。
BW
A
, BW
B
GW
BWE
CLK
CE
1
输入 -
芯片使能1输入,低电平有效。
采样在CLK的上升沿。使用与CE联
2
同步和CE
3
选择/取消选择该设备。如果CE ADSP被忽略
1
为HIGH 。 CE
1
仅当新的采样
外部地址被加载。
输入 -
芯片使能2输入,高电平有效。
采样在CLK的上升沿。使用与CE联
1
同步和CE
3
选择/取消选择该设备。 CE
2
只有当一个新的外部地址被装入取样。
输入 -
芯片使能3输入,低电平有效。
采样在CLK的上升沿。使用与CE联
1
同步和CE
2
选择/取消选择该设备。 CE
3
只有当一个新的外部地址被装入取样。
输入 -
输出使能,异步输入,低电平有效。
控制的I / O引脚的方向。当低,
异步的I / O引脚用作输出。当拉高高, I / O引脚为三态,并作为输入数据引脚。
OE是在读周期的第一个时钟从取消选择状态出现时被屏蔽。
输入 -
提前输入信号,采样CLK ,低电平有效的上升沿。
当断言,它
同步自动递增的猝发周期的地址。
输入 -
地址选通的处理器,采样CLK ,低电平有效的上升沿。
当断言
同步LOW时, A被捕获在地址寄存器中。 A1 : A0也加载到爆计数器。当ADSP
和ADSC都断言,只有ADSP是公认的。 ASDP被忽略时, CE
1
被拉高高。
输入 -
ZZ “休眠”输入,高电平有效。
这个输入,当高处的设备在非时间关键“休眠”
异步状态与数据的完整性保护。在正常操作期间,该引脚为低或悬空。 ZZ
引脚具有内部上拉下来。
输入 -
地址选通脉冲从控制器,采样CLK ,低电平有效的上升沿。
当断言
同步LOW时, A被捕获在地址寄存器中。 A1 : A0也加载到爆计数器。当ADSP
和ADSC都断言,只有ADSP是公认的。
I / O-
双向数据I / O线。
作为输入,它们馈入由所述触发芯片上的数据寄存器
CLK的同步上升沿。作为输出,它们提供包含在由“A”指定的存储单元中的数据
在读周期的前一个时钟的上升。销的方向由OE控制。当OE
为低电平时,引脚用作输出。高电平时, DQS和DQP
[A : B]
被放置在一个三态
条件。
电源
电源输入到该装置的核心。
I / O接地
输入 -
STATIC
地面的装置。
地面的I / O电路。
选择爆秩序。
当连接到GND选择线性突发序列。当连接到V
DD
或悬空
选择交错突发序列。这是一个带针,并应装置运行过程中保持不变。
模式引脚有一个内部上拉电阻。
未连接。
内部没有连接到芯片。 NC / 9M , NC / 18M , NC / 72M , NC / 144M , NC / 288M ,
NC / 576M和NC / 1G的地址扩展引脚内部没有连接到芯片。
CE
2
CE
3
OE
ADV
ADSP
ZZ
ADSC
DQ
A,
DQ
B
,
DQP
A,
DQP
B
V
DD
V
SS
V
DDQ
模式
NC , NC / 9M ,
NC/18M,
NC/72M,
NC/144M,
NC/288M,
NC/576M,
NC/1G
文件编号: 38-05519牧师* K
第22页4
CY7C1327G
功能概述
所有同步输入都会通过由控制输入寄存器
在时钟的上升沿。所有数据输出通过输出
寄存器由时钟的上升沿来控制。
该CY7C1327G支持系统利用二级缓存
线性或交错突发序列。交错的
爆为了支持Pentium和的i486 处理器。线性
突发序列适合于采用线性脉冲串的处理器
序列。突发顺序是用户可选择的,并且被确定
通过抽样的方式输入。访问可以与启动
或者,处理器地址选通( ADSP )或控制器
地址选通( ADSC ) 。通过推进地址
突发序列由ADV输入控制。片上的两比特
概括突发计数器捕获的第一个地址在突发
序列和自动递增地址为休息
的突发访问。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW
[A : B]
)输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据到所有
4个字节。所有的写操作都简化片上同步
自定时写电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。如果CE ADSP被忽略
1
is
高。
写操作是由BWE和体重控制
[A : B]
信号。该
CY7C1327G规定,在描述字节写入能力
写周期说明表。断言字节写
使能输入( BWE )与选定的字节写( BW
[A : B]
)输入,
将有选择地写入到只有所需的字节数。字节未选择
字节写操作期间将保持不变。一
同步自定时写入机制已经提供给
简化的写操作。
由于CY7C1327G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
在DQ输入。这样做将三态输出驱动器。作为安全
谨慎起见, DQS就会自动进入三态时写
循环检测,无论OE的状态。
单写访问发起ADSC
ADSC写访问被启动时,在下列条件
是满足: ( 1 ) ADSC为低电平, ( 2 ) ADSP冷清
高,(3)的CE
1
,CE
2
,CE
3
都置为有效,和(4)的
的写输入相应组合( GW , BWE和
BW
[A : B]
)被置为有效进行写入所需
字节(多个) 。 ADSC触发的写访问需要一个时钟
周期完成。呈现给地址装入
而作为地址寄存器和地址前进逻辑
传送到存储器阵列。在ADV输入被忽略
这个周期。如果全局写操作进行时,数据呈现给
DQ被写入到在相应的地址位置
内存核心。如果一个字节写入时进行的,只有被选中的字节
被写入。字节写操作字节时没有选择将
保持不变。一个同步自定时写机制
已经提供了简化的写操作。
由于CY7C1327G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
在DQ输入。这样做将三态输出驱动器。作为安全
谨慎起见, DQS就会自动进入三态时写
循环检测,无论OE的状态。
单一的读访问
当满足以下条件,该访问被启动
满意在时钟的上升: ( 1 ) ADSP或ADSC为低电平, ( 2 )
CE
1
,CE
2
,CE
3
都置为有效,和(3)的写信号
( GW , BWE )都是冷清HIGH 。如果CE ADSP被忽略
1
is
HIGH 。出现在地址输入(A )的地址存储
到地址前进逻辑和地址寄存器
同时被提供给存储器阵列。相应的
数据被允许传播到输出寄存器的输入端。
在下一时钟的上升沿的数据被允许
传播通过输出寄存器和到数据总线
T内
CO
如果OE是低电平有效。当出现唯一的例外
该SRAM是由取消选中状态出现一个选择
状态,其输出的第一个周期内总三态
访问。的存取的第一个周期后,输出为
通过OE信号控制。连续的单一读出周期是
支持。一旦SRAM被取消,在时钟上升沿被
芯片选择,要么ADSP或ADSC信号,其输出将
马上三态。
突发序列
该CY7C1327G提供一个二位环绕计数器,由供给
A1 : A0 ,实现无论是交错或线性爆裂
序列。的交错突发序列被设计
专为支持英特尔奔腾应用。线性
突发序列被设计为支持遵循该处理器
线性突发序列。色同步信号序列是用户可选择的
通过MODE输入。
主张ADV较低,时钟的上升将会自动递增
脉冲串计数器中的脉冲串序列中的下一个地址。两
读取和写入,支持突发操作。
单写访问发起的ADSP
当同时满足以下两个条件,该访问被启动
满意在时钟的上升: ( 1 ) ADSP为低电平,和( 2 ) CE
1
,
CE
2
,CE
3
都置为有效。呈现给的地址是
装入地址寄存器和地址前进
逻辑而被传递到所述存储器阵列。写
信号( GW , BWE和BW
[A : B]
)和ADV输入将被忽略
在这第一个周期。
ADSP-触发的写访问需要两个时钟周期来
完整的。如果网关被置为低电平的第二个时钟崛起,
呈现给DQ的输入数据被写入到对应
存储器阵列中的地址位置。如果GW为高电平,则
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ的地方
SRAM中在功率节省“睡眠”模式。两个时钟
指令周期才能从这个“休眠”模式进入或退出。
在此模式下,数据的完整性是有保证。访问
当进入“休眠”模式挂起不被视为有效
也不是完成保证其动作。该装置
必须在进入“休眠”模式被取消。 CE
1
,CE
2
,
CE
3
, ADSP和ADSC必须保持非活动状态的持续时间
t
ZZREC
之后, ZZ输入返回低电平。
文件编号: 38-05519牧师* K
第22页5
CY7C1327G
4兆位( 256千× 18 )流水线同步SRAM
4兆位( 256千× 18 )流水线同步SRAM
特点
功能说明
该CY7C1327G SRAM集成256千× 18的SRAM单元与
高级同步外围电路和一个2位计数器
内部突发操作。所有的同步输入端通过门控
由一个正沿触发时钟输入控制寄存器
(CLK) 。同步输入包括所有地址,所有的数据
输入地址流水线芯片使能( CE
1
) ,深度拓展
芯片启用( CE
2
和CE
3
) ,突发控制输入( ADSC , ADSP ,
和ADV ) ,写入启用( BW
[A : B]
和BWE )和全局写
(GW) 。异步输入包括输出使能(OE )和
在ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或地址
频闪控制器( ADSC )是活动的。随后爆
地址可以被内部产生由作为控制
提前销( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见引脚说明和真值表进行进一步
详细说明) 。写周期可以在一到两个字节宽可控
由字节写控制输入。当低电平有效使所有GW
字节写入。
该CY7C1327G从+ 3.3V内核电源供电
而所有的输出也有+ 3.3V或+ 2.5V电源供电。
所有输入和输出都符合JEDEC标准的JESD8-5-
兼容。
注册的输入和输出的流水线操作
256千× 18个通用I / O架构
3.3 V内核电源(V
DD
)
2.5 V的I / O电源(V
DDQ
)
快时钟到输出时间
3.5纳秒( 166 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
提供无铅100引脚TQFP封装
“ ZZ ”睡眠模式选项
逻辑框图
A0, A1, A
模式
地址
注册
2
A[1:0]
ADV
CLK
BURST Q1
计数器
逻辑
CLR
Q0
ADSC
ADSP
DQ
B,
DQP
B
写注册
DQ
B,
DQP
B
写入驱动器
内存
ARRAY
BW
A
BWE
GW
CE
1
CE2
CE3
OE
启用
注册
DQ
A,
DQP
A
写注册
DQ
A,
DQP
A
写入驱动器
SENSE
安培
BW
B
产量
注册
产量
缓冲器
E
的DQ
DQP
A
DQP
B
流水线
启用
输入
注册
ZZ
睡觉
控制
勘误表:
有关芯片勘误表的信息,请参阅
"Errata"
第20页的详细信息包括触发条件,受影响的设备,并提出了解决方法。
赛普拉斯半导体公司
文件编号: 38-05519牧师* M
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2013年6月25日
CY7C1327G
目录
选型指南................................................ ................ 3
引脚配置................................................ ........... 3
引脚定义................................................ .................. 4
功能概述................................................ 5 ........
单一的读访问............................................... 5
单写访问发起的ADSP ................... 5
单写访问ADSC发起................... 5
突发序列................................................ ......... 5
睡眠模式................................................ ................. 5
交错突发地址表................................. 6
线性突发地址表......................................... 6
ZZ模式电气特性.............................. 6
真值表................................................ ........................ 7
真值表进行读/写............................................ 8 ..
最大额定值................................................ ............. 9
经营范围................................................ ............... 9
中子软错误免疫性........................................... 9
电气特性................................................ 9
电容................................................. ................... 10
热阻................................................ ........ 10
交流测试负载和波形..................................... 11
开关特性.............................................. 12
开关波形................................................ .... 13
订购信息................................................ ...... 17
订购代码定义......................................... 17
包图................................................ .......... 18
与缩略语................................................. ....................... 19
文档约定................................................ 19
计量单位............................................... ........ 19
勘误表................................................. .............................. 20
零件编号影响.............................................. 20
产品状态................................................ ........... 20
Ram9同步/ NOBL ZZ引脚问题勘误汇总.... 20
文档历史记录页............................................... .. 21
销售,解决方案和法律信息...................... 23
全球销售和设计支持....................... 23
产品................................................. ................... 23
PSoC解决方案............................................... ....... 23
赛普拉斯开发者社区................................. 23
技术支援................................................ ..... 23
文件编号: 38-05519牧师* M
第23页2
CY7C1327G
选购指南
描述
最大访问时间
最大工作电流
最大的CMOS待机电流
166兆赫
3.5
240
40
133兆赫
4.0
225
40
单位
ns
mA
mA
销刀豆网络gurations
图1. 100引脚TQFP引脚
[1]
A
A
CE
1
CE
2
NC
NC
BW
B
BW
A
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
A
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
NC
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQP
B
NC
V
SS
V
DDQ
NC
NC
NC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
BYTE B
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
CY7C1327G
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
NC
NC
V
DDQ
V
SS
NC
DQP
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
NC
NC
V
SS
V
DDQ
NC
NC
NC
一个字节
1.勘误表:
在ZZ的引脚(引脚64 )需要被外部连接到地面。欲了解更多信息,请参阅
"Errata"
第20页。
文件编号: 38-05519牧师* M
模式
A
A
A
A
A
1
A
0
NC/72M
NC/36M
V
SS
V
DD
NC/18M
NC/9M
A
A
A
A
A
A
A
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
第23页3
CY7C1327G
引脚德网络nitions
名字
A
0
, A
1
, A
BW
A
, BW
B
GW
BWE
CLK
CE
1
CE
2
CE
3
OE
I / O
描述
输入 -
用于选择的256千地址位置中的一个地址输入。
取样的上升沿
同步的CLK ,如果ADSP ADSC或低电平有效,和CE
1
,CE
2
和CE
3
采样活跃。 A1和A0送入的2比特
计数器。
输入 -
字节写选择输入,低电平有效。
合格与BWE进行字节写入到SRAM中。采样
同步的在CLK的上升沿。
输入 -
全局写使能输入,低电平有效。
当在CLK的上升沿,一个全局写断言低
同步进行(所有字节写入,无论价值的BW
[A : B]
和BWE ) 。
输入 -
字节写使能输入,低电平有效。
采样在CLK的上升沿。这个信号必须置
同步LOW进行字节写操作。
时钟输入。
用于捕获所有的同步输入到设备中。还用于增加爆
在ADV为低电平时,一阵操作过程中的计数器。
输入 -
芯片使能1输入,低电平有效。
采样在CLK的上升沿。使用与CE联
2
同步和CE
3
选择/取消选择该设备。如果CE ADSP被忽略
1
为HIGH 。 CE
1
仅当新的采样
外部地址被加载。
输入 -
芯片使能2输入,高电平有效。
采样在CLK的上升沿。使用与CE联
1
同步和CE
3
选择/取消选择该设备。 CE
2
只有当一个新的外部地址被装入取样。
输入 -
芯片使能3输入,低电平有效。
采样在CLK的上升沿。使用与CE联
1
同步和CE
2
选择/取消选择该设备。 CE
3
只有当一个新的外部地址被装入取样。
输入 -
输出使能,异步输入,低电平有效。
控制的I / O引脚的方向。当低,
异步的I / O引脚用作输出。当拉高高, I / O引脚为三态,并作为输入数据引脚。
OE是在读周期的第一个时钟从取消选择状态出现时被屏蔽。
输入 -
提前输入信号,采样CLK ,低电平有效的上升沿。
当断言,它
同步自动递增的猝发周期的地址。
输入 -
地址选通的处理器,采样CLK ,低电平有效的上升沿。
当断言
同步LOW时, A被捕获在地址寄存器中。 A1 : A0也加载到爆计数器。当ADSP
和ADSC都断言,只有ADSP是公认的。 ASDP被忽略时, CE
1
被拉高高。
输入 -
ZZ “休眠”输入,高电平有效。
这个输入,当高处的设备在非时间关键“休眠”
异步状态与数据的完整性保护。在正常操作期间,该引脚为低或悬空。 ZZ
引脚具有内部上拉下来。
输入 -
地址选通脉冲从控制器,采样CLK ,低电平有效的上升沿。
当断言
同步LOW时, A被捕获在地址寄存器中。 A1 : A0也加载到爆计数器。当ADSP
和ADSC都断言,只有ADSP是公认的。
I / O-
双向数据I / O线。
作为输入,它们馈入由所述触发芯片上的数据寄存器
CLK的同步上升沿。作为输出,它们提供包含在由“A”指定的存储单元中的数据
在读周期的前一个时钟的上升。销的方向由OE控制。当OE
为低电平时,引脚用作输出。高电平时, DQS和DQP
[A : B]
被放置在一个三态
条件。
电源
电源输入到该装置的核心。
I / O接地
输入 -
STATIC
地面的装置。
地面的I / O电路。
选择爆秩序。
当连接到GND选择线性突发序列。当连接到V
DD
或悬空
选择交错突发序列。这是一个带针,并应装置运行过程中保持不变。
模式引脚有一个内部上拉电阻。
未连接。
内部没有连接到芯片。 NC / 9M , NC / 18M , NC / 72M , NC / 144M , NC / 288M ,
NC / 576M和NC / 1G的地址扩展引脚内部没有连接到芯片。
输入 -
时钟
ADV
ADSP
ZZ
[2]
ADSC
DQ
A,
DQ
B
,
DQP
A,
DQP
B
V
DD
V
SS
V
DDQ
模式
NC , NC / 9M ,
NC/18M,
NC/72M,
NC/144M,
NC/288M,
NC/576M,
NC/1G
2.勘误表:
在ZZ的引脚(引脚64 )需要被外部连接到地面。欲了解更多信息,请参阅
"Errata"
第20页。
文件编号: 38-05519牧师* M
第23页4
CY7C1327G
功能概述
所有同步输入都会通过由控制输入寄存器
在时钟的上升沿。所有数据输出通过输出
寄存器由时钟的上升沿来控制。
该CY7C1327G支持系统利用二级缓存
线性或交错突发序列。交错的
爆为了支持Pentium和的i486 处理器。线性
突发序列适合于采用线性脉冲串的处理器
序列。突发顺序是用户可选择的,并且被确定
通过抽样的方式输入。访问可以与启动
或者,处理器地址选通( ADSP )或控制器
地址选通( ADSC ) 。通过推进地址
突发序列由ADV输入控制。片上的两比特
概括突发计数器捕获的第一个地址在突发
序列和自动递增地址为休息
的突发访问。
字节写操作均合格的字节写使能
( BWE )和字节写选择( BW
[A : B]
)输入。全局写
启用( GW )将覆盖所有写字节输入和写入数据到所有
4个字节。所有的写操作都简化片上同步
自定时写电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。如果CE ADSP被忽略
1
is
高。
写操作是由BWE和体重控制
[A : B]
信号。该
CY7C1327G规定,在描述字节写入能力
写周期说明表。断言字节写
使能输入( BWE )与选定的字节写( BW
[A : B]
)输入,
将有选择地写入到只有所需的字节数。字节未选择
字节写操作期间将保持不变。一
同步自定时写入机制已经提供给
简化的写操作。
由于CY7C1327G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
在DQ输入。这样做将三态输出驱动器。作为安全
谨慎起见, DQS就会自动进入三态时写
循环检测,无论OE的状态。
单写访问发起ADSC
ADSC写访问被启动时,在下列条件
是满足: ( 1 ) ADSC为低电平, ( 2 ) ADSP冷清
高,(3)的CE
1
,CE
2
,CE
3
都置为有效,和(4)的
的写输入相应组合( GW , BWE和
BW
[A : B]
)被置为有效进行写入所需
字节(多个) 。 ADSC触发的写访问需要一个时钟
周期完成。呈现给地址装入
而作为地址寄存器和地址前进逻辑
传送到存储器阵列。在ADV输入被忽略
这个周期。如果全局写操作进行时,数据呈现给
DQ被写入到在相应的地址位置
内存核心。如果一个字节写入时进行的,只有被选中的字节
被写入。字节写操作字节时没有选择将
保持不变。一个同步自定时写机制
已经提供了简化的写操作。
由于CY7C1327G是一种常见的I / O设备,输出
启用( OE )提交数据之前,必须冷清HIGH
在DQ输入。这样做将三态输出驱动器。作为安全
谨慎起见, DQS就会自动进入三态时写
循环检测,无论OE的状态。
单一的读访问
当满足以下条件,该访问被启动
满意在时钟的上升: ( 1 ) ADSP或ADSC为低电平, ( 2 )
CE
1
,CE
2
,CE
3
都置为有效,和(3)的写信号
( GW , BWE )都是冷清HIGH 。如果CE ADSP被忽略
1
is
HIGH 。出现在地址输入(A )的地址存储
到地址前进逻辑和地址寄存器
同时被提供给存储器阵列。相应的
数据被允许传播到输出寄存器的输入端。
在下一时钟的上升沿的数据被允许
传播通过输出寄存器和到数据总线
T内
CO
如果OE是低电平有效。当出现唯一的例外
该SRAM是由取消选中状态出现一个选择
状态,其输出的第一个周期内总三态
访问。的存取的第一个周期后,输出为
通过OE信号控制。连续的单一读出周期是
支持。一旦SRAM被取消,在时钟上升沿被
芯片选择,要么ADSP或ADSC信号,其输出将
马上三态。
突发序列
该CY7C1327G提供一个二位环绕计数器,由供给
A1 : A0 ,实现无论是交错或线性爆裂
序列。的交错突发序列被设计
专为支持英特尔奔腾应用。线性
突发序列被设计为支持遵循该处理器
线性突发序列。色同步信号序列是用户可选择的
通过MODE输入。
主张ADV较低,时钟的上升将会自动递增
脉冲串计数器中的脉冲串序列中的下一个地址。两
读取和写入,支持突发操作。
单写访问发起的ADSP
当同时满足以下两个条件,该访问被启动
满意在时钟的上升: ( 1 ) ADSP为低电平,和( 2 ) CE
1
,
CE
2
,CE
3
都置为有效。呈现给的地址是
装入地址寄存器和地址前进
逻辑而被传递到所述存储器阵列。写
信号( GW , BWE和BW
[A : B]
)和ADV输入将被忽略
在这第一个周期。
ADSP-触发的写访问需要两个时钟周期来
完整的。如果网关被置为低电平的第二个时钟崛起,
呈现给DQ的输入数据被写入到对应
存储器阵列中的地址位置。如果GW为高电平,则
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ的地方
SRAM中在功率节省“睡眠”模式。两个时钟
指令周期才能从这个“休眠”模式进入或退出。
在此模式下,数据的完整性是有保证。访问
当进入“休眠”模式挂起不被视为有效
也不是完成保证其动作。该装置
必须在进入“休眠”模式被取消。 CE
1
,CE
2
,
CE
3
, ADSP和ADSC必须保持非活动状态的持续时间
t
ZZREC
之后, ZZ输入返回低电平。
文件编号: 38-05519牧师* M
第23页5
查看更多CY7C1327G-166AXCPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C1327G-166AXC
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CY7C1327G-166AXC
CYPRESS
2425+
11280
TQFP100
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
CY7C1327G-166AXC
Cypress Semiconductor Corp
18+
400
100-TQFP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:2394092314 复制 点击这里给我发消息 QQ:792179102 复制 点击这里给我发消息 QQ:841523240 复制

电话:021-62153656青岛0532-82001686军工专家真诚为您服务
联系人:李小姐/郭先生/钱先生-本公司可开具13%增值税发票
地址:上海公司:上海市静安区海宁路1399号金城大厦 北京公司:海淀区中关村大街 32 号蓝天科技综合楼 青岛公司:城阳区正阳路205号海都国际A座805
CY7C1327G-166AXC
CYP
25+热销
8265特价
贴片
热卖全新原装 现货特价 长期供应 欢迎来电!
QQ: 点击这里给我发消息 QQ:892174007 复制 点击这里给我发消息 QQ:2300949663 复制 点击这里给我发消息 QQ:2719079875 复制

电话:15821228847 // 13764057178 // 15026993318
联系人:销售部
地址:门市:上海市黄浦区北京东路668号科技京城电子市场K室//科技京城电子市场T房
CY7C1327G-166AXC
CYPRESS
2024
20918
QFP100
原装现货上海库存,欢迎咨询
QQ: 点击这里给我发消息 QQ:2675049463 复制

电话:13681678667
联系人:吴
地址:上海市宝山区大场镇锦秋路699弄锦秋花园
CY7C1327G-166AXC
CYP
23+
80000
原厂封装
只做进口原装,假一赔十;欢迎致电:杨先生15001712988
QQ:
电话:0755-82574045
联系人:张女士
地址:广东省深圳市福田区华强北赛格广场66楼6608B
CY7C1327G-166AXC
CYPRESS
21+22+
12600
QFP100
原装正品
QQ:
电话:0755-82574045
联系人:张女士
地址:广东省深圳市福田区华强北赛格广场66楼6608B
CY7C1327G-166AXC
CYPRESS
17+
381
QFP100
原装正品,支持实单
QQ: 点击这里给我发消息 QQ:729272152 复制 点击这里给我发消息 QQ:1484215649 复制

电话:021-51875986/51872153
联系人:陈小姐 张先生
地址:上海市黄浦区北京东路668号科技京城西楼
CY7C1327G-166AXC
CYPRESS/赛普拉斯
21+
29000
13
全新原装,欢迎订购!
QQ: 点击这里给我发消息 QQ:2881677436 复制 点击这里给我发消息 QQ:2881620402 复制

电话:18922805453
联系人:连
地址:福田区华强北路1019号华强广场D座23楼
CY7C1327G-166AXC
CYPRESS
2023+
700000
SOP
柒号芯城跟原厂的距离只有0.07公分
QQ: 点击这里给我发消息 QQ:316279873 复制 点击这里给我发消息 QQ:2110158237 复制 点击这里给我发消息 QQ:932480677 复制 点击这里给我发消息 QQ:1298863740 复制

电话:0755-82561519
联系人:李先生
地址:深圳市福田区上步工业区304栋西5楼503室
CY7C1327G-166AXC
CYPRESS
2405+
16000
QFP-100
进口原装.房间现货!特价特价特价!
查询更多CY7C1327G-166AXC供应信息

深圳市碧威特网络技术有限公司
 复制成功!