CY7C09569V CY7C09579V CY7C09289V CY7C09369V CY7C09379V CY7C09389V3.3V 16K / 32K ×36
FLEx36 同步双端口静态RAM
CY7C09569V
CY7C09579V
3.3V 16K / 32K ×36
FLEx36 同步双端口静态RAM
特点
真正的双端口存储器单元允许simulta-
相同的内存位置neous访问
两个流通型/流水线设备
- 16K ×36的组织( CY7C09569V )
- 32K ×36的组织( CY7C09579V )
0.25微米CMOS的最佳速度/功耗
三种模式
- 流量通过
- 流水线
- 突发
右键端口总线匹配功能
( X36到X18或X9 )
在左边的端口字节选择功能
100 MHz的流水线操作
高速时钟的数据访问5/6/8 NS
3.3V低工作功耗
- 主动= 250 mA(典型值)
- 待机= 10
μA
(典型值)
易于使用的完全同步接口
突发计数器递增内部地址
- 缩短周期时间
- 最小化总线噪声
- 支持在流通型和流水线模式
计数器地址通过I / O口线回读
单芯片使能
自动断电
商业和工业温度范围
·小型封装
- 144引脚TQFP封装( 20 ×20 ×1.4 MM)
- 144引脚无铅TQFP封装( 20 ×20 ×1.4 MM)
- 172球的BGA (1.0毫米间距)( 15×15× 0.51毫米)
逻辑框图
读/写
L
OE
L
B
0
–B
3
CE
L
FT /管
L
左
PORT
控制
逻辑
右
PORT
控制
逻辑
读/写
R
OE
R
CE
R
FT /管
R
BE
9
9
9
I / O
0L
-I / O
8L
9
I / O
9L
-I / O
17L
9
I / O
控制
I / O
控制
9
9
公共汽车
MATCH
9/18/36
I / O
R
I / O
18L
-I / O
26L
9
I / O
27L
-I / O
35L
14/15
14/15
BM
SIZE
计数器/
地址
注册
解码
[1]
A
0
–A
13/14R
CLK
R
ADS
R
CNTEN
R
CNTRST
R
[1]
A
0
–A
13/14L
CLK
L
ADS
L
CNTEN
L
CNTRST
L
计数器/
地址
注册
解码
真正的双端口
RAM阵列
注意:
1. A
0
–A
13
为16K ;一
0
–A
14
对于32K器件。
赛普拉斯半导体公司
文件编号: 38-06054牧师* B
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2005年4月18日
CY7C09569V
CY7C09579V
功能说明
该CY7C09569V和CY7C09579V是高速3.3V
同步CMOS 16K和32K ×36的双口静态RAM 。
提供两个端口,允许独立的,同时
访问进行读取和写入的任何位置在存储器中。
在控制,地址和数据线寄存器使最小
建立和保持时间。在流水线的输出模式中,数据是寄存器
羊羔的下降周期。时钟到数据有效吨
CD2
= 5纳秒
(流水线) 。流通方式也可以被用来旁路
流水线输出寄存器来消除访问延时。在
流通模式数据将可用吨
CD1
= 12.5纳秒后
将地址发送到器件。流水线输出或
流通模式通过FT /管引脚选择。
每个端口包含在输入地址的突发计数器
注册。内部写脉冲宽度是独立的
外部R / W的低电平持续时间。内部写脉冲是自
定时,以使尽可能短的周期时间。
在CE-A高一个时钟周期将关闭内部
电路,以减小静态功耗。在
流水线模式,一个周期即可通过CE为低电平
激活该输出。
计数器能提供的输入来搪塞的操作
地址输入,并利用由生成的内部地址
内部计数器的快速交叉存取内存的应用程序。一
端口的突发计数器装载端口的地址选通
(ADS) 。当端口的计数使能( CNTEN )断言,
地址计数器将递增每个低到高
该端口的时钟信号的转换。这将读/写一个
字从/到每一个连续的地址位置,直到CNTEN
为无效。该计数器可以针对整个存储器
阵列和将循环回到开始。计数器复位( CNTRST )
用于复位的脉冲串计数器。
所有部件都在144引脚薄型四方扁平封装塑料可
( TQFP ) , 144引脚无铅薄型四方扁平封装塑料( TQFP )
和172球的球栅阵列( BGA )封装。
文件编号: 38-06054牧师* B
分页: 30 2
CY7C09569V
CY7C09579V
销刀豆网络gurations
(续)
172球的球栅阵列( BGA )
顶视图
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
2
3
NC
4
VSS
5
I/O13L
6
VDD
7
8
9
10
11
12
NC
13
14
I / O32L I / O30L
A0L
NC
A2L
A4L
VDD
OEL
VSS
A9L
A11L
FT / PIPEL
I / O11L I / O11R VDD I / O13R VSS
I / O30R I / O32R
A0R
NC
A2R
A4R
VDD
OER
VSS
A9R
A11R
FT / PIPER
I / O33L I / O29 I / O17L I / O14L I / O12L I / O9L
A1L
A3L
A5L
A6L
B2L
R / WL
A10L
A12L
A13L
I / O31L I / O27L
NC
I / O9R I / O12R I / O14R I / O17R I / O29R I / O33R
NC
I / O27R I / O31R
A1R
A3R
A5R
A6R
BE
R / WR
A10R
A12R
A13R
I / O15L I / O10L I / O10R I / O15R
VSS
I / O35L I / O34L I / O28L I / O16L
NC
A7L
B3L
A8L
VSS
NC
CNTENL
VSS I / O16R I / O28R I / O34R I / O35R
NC
NC
NC
BM
SIZE
CER
CLKR
NC
A7R
VSS
A8R
VSS
NC
CNTENR
B0L
B1L
CEL
CLKL
ADSL
CNTRSTL
NC
NC
NC
NC
NC
NC
VSS
I/O2L
I/O0L
I/O1L
NC
NC
NC
ADSR
CNTRSTR
I / O26L I / O25L I / O19L
NC
I/O5L
I/O4L
I/O7L
I/O3L
VDD
VSS I / O19R I / O25R I / O26R
I / O2R I / O7R
I/O0R
I/O1R
I/3R
VDD
NC
NC
NC
[2]
I / O22L I / O18L
I/O6L
VSS
I / O18R I / O22R NC
[3]
NC
I / O24L I / O20L I / O8L
I / O23L I / O21L
NC
I / O5R I / O6R I / O8R I / O20R I / O24R
I/O4R
VSS
NC
I / O21R I / O23R
文件编号: 38-06054牧师* B
第30 4
CY7C09569V
CY7C09579V
选购指南
CY7C09569V
CY7C09579V
-100
f
MAX2
(流水线)
马克斯。访问时间(时钟到数据,流水线)
典型工作电流I
CC
典型待机电流为我
SB1
(两个端口TTL电平)
典型待机电流为我
SB3
(这两个端口CMOS电平)
100
5
250
30
10
CY7C09569V
CY7C09579V
-83
83
6
240
25
10
CY7C09569V
CY7C09579V
-67
67
8
230
25
10
单位
兆赫
ns
mA
mA
μA
引脚德网络nitions
左侧端口
A
0L
–A
13/14L
ADS
L
正确的端口
A
0R
–A
13/14R
ADS
R
描述
地址输入(A
0
–A
13
为16K ,A
0
–A
14
为32K的设备) 。
地址选通输入。作为地址预选赛。这个信号被拉低到
主张使用上地址引脚的外部提供的地址的一部分。加载此地址为
连拍地址计数器既ADS和CNTEN需要成为低电平。如果CNTRST ADS中禁用
为低电平
芯片使能输入。
时钟信号。该输入可以是自由运行或选通。最大时钟输入速率为f
最大
.
计数器使能输入。主张此信号低电平递增的猝发地址计数器的
在CLK的每个上升沿相应的端口。如果CNTRST被置为低电平CNTEN被禁用。
计数器复位输入。主张此信号低电平复位的突发地址计数器的
各自的端口到零。 CNTRST不被断言的ADS或CNTEN禁用。
数据总线输入/输出。
输出使能输入。此信号必须被拉低,使在读的I / O引脚的数据
操作。
读/写使能输入。这个信号被认定为低电平以写入到双端口存储器阵列。
对于读操作,断言此引脚为高电平。
流通/流水线选择输入。对于流通模式操作,断言该引脚为低电平。
对于流水线操作模式,断言此引脚为高电平。
字节选择输入。声称这些信号使能读取和写入操作,对应
应的存储器阵列的字节。
CE
L
CLK
L
CNTEN
L
CNTRST
L
I / O
0L
-I / O
35L
OE
L
读/写
L
FT /管
L
B
0L
–B
3L
CE
R
CLK
R
CNTEN
R
CNTRST
R
I / O
0R
-I / O
35R
OE
R
读/写
R
FT /管
R
BM , SIZE
BE
V
SS
V
DD
选择引脚的总线匹配。见总线匹配的细节。
大端引脚。见总线匹配的细节。
地输入。
电源输入。
文件编号: 38-06054牧师* B
第30个5
CY7C09569V CY7C09579V CY7C09289V CY7C09369V CY7C09379V CY7C09389V3.3V 16K / 32K ×36
FLEx36 同步双端口静态RAM
CY7C09569V
CY7C09579V
3.3V 16K / 32K ×36
FLEx36 同步双端口静态RAM
特点
真正的双端口存储器单元允许simulta-
相同的内存位置neous访问
两个流通型/流水线设备
- 16K ×36的组织( CY7C09569V )
- 32K ×36的组织( CY7C09579V )
0.25微米CMOS的最佳速度/功耗
三种模式
- 流量通过
- 流水线
- 突发
右键端口总线匹配功能
( X36到X18或X9 )
在左边的端口字节选择功能
100 MHz的流水线操作
高速时钟的数据访问5/6/8 NS
3.3V低工作功耗
- 主动= 250 mA(典型值)
- 待机= 10
μA
(典型值)
易于使用的完全同步接口
突发计数器递增内部地址
- 缩短周期时间
- 最小化总线噪声
- 支持在流通型和流水线模式
计数器地址通过I / O口线回读
单芯片使能
自动断电
商业和工业温度范围
·小型封装
- 144引脚TQFP封装( 20 ×20 ×1.4 MM)
- 144引脚无铅TQFP封装( 20 ×20 ×1.4 MM)
- 172球的BGA (1.0毫米间距)( 15×15× 0.51毫米)
逻辑框图
读/写
L
OE
L
B
0
–B
3
CE
L
FT /管
L
左
PORT
控制
逻辑
右
PORT
控制
逻辑
读/写
R
OE
R
CE
R
FT /管
R
BE
9
9
9
I / O
0L
-I / O
8L
9
I / O
9L
-I / O
17L
9
I / O
控制
I / O
控制
9
9
公共汽车
MATCH
9/18/36
I / O
R
I / O
18L
-I / O
26L
9
I / O
27L
-I / O
35L
14/15
14/15
BM
SIZE
计数器/
地址
注册
解码
[1]
A
0
–A
13/14R
CLK
R
ADS
R
CNTEN
R
CNTRST
R
[1]
A
0
–A
13/14L
CLK
L
ADS
L
CNTEN
L
CNTRST
L
计数器/
地址
注册
解码
真正的双端口
RAM阵列
注意:
1. A
0
–A
13
为16K ;一
0
–A
14
对于32K器件。
赛普拉斯半导体公司
文件编号: 38-06054牧师* B
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2005年4月18日
CY7C09569V
CY7C09579V
功能说明
该CY7C09569V和CY7C09579V是高速3.3V
同步CMOS 16K和32K ×36的双口静态RAM 。
提供两个端口,允许独立的,同时
访问进行读取和写入的任何位置在存储器中。
在控制,地址和数据线寄存器使最小
建立和保持时间。在流水线的输出模式中,数据是寄存器
羊羔的下降周期。时钟到数据有效吨
CD2
= 5纳秒
(流水线) 。流通方式也可以被用来旁路
流水线输出寄存器来消除访问延时。在
流通模式数据将可用吨
CD1
= 12.5纳秒后
将地址发送到器件。流水线输出或
流通模式通过FT /管引脚选择。
每个端口包含在输入地址的突发计数器
注册。内部写脉冲宽度是独立的
外部R / W的低电平持续时间。内部写脉冲是自
定时,以使尽可能短的周期时间。
在CE-A高一个时钟周期将关闭内部
电路,以减小静态功耗。在
流水线模式,一个周期即可通过CE为低电平
激活该输出。
计数器能提供的输入来搪塞的操作
地址输入,并利用由生成的内部地址
内部计数器的快速交叉存取内存的应用程序。一
端口的突发计数器装载端口的地址选通
(ADS) 。当端口的计数使能( CNTEN )断言,
地址计数器将递增每个低到高
该端口的时钟信号的转换。这将读/写一个
字从/到每一个连续的地址位置,直到CNTEN
为无效。该计数器可以针对整个存储器
阵列和将循环回到开始。计数器复位( CNTRST )
用于复位的脉冲串计数器。
所有部件都在144引脚薄型四方扁平封装塑料可
( TQFP ) , 144引脚无铅薄型四方扁平封装塑料( TQFP )
和172球的球栅阵列( BGA )封装。
文件编号: 38-06054牧师* B
分页: 30 2
CY7C09569V
CY7C09579V
销刀豆网络gurations
(续)
172球的球栅阵列( BGA )
顶视图
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
2
3
NC
4
VSS
5
I/O13L
6
VDD
7
8
9
10
11
12
NC
13
14
I / O32L I / O30L
A0L
NC
A2L
A4L
VDD
OEL
VSS
A9L
A11L
FT / PIPEL
I / O11L I / O11R VDD I / O13R VSS
I / O30R I / O32R
A0R
NC
A2R
A4R
VDD
OER
VSS
A9R
A11R
FT / PIPER
I / O33L I / O29 I / O17L I / O14L I / O12L I / O9L
A1L
A3L
A5L
A6L
B2L
R / WL
A10L
A12L
A13L
I / O31L I / O27L
NC
I / O9R I / O12R I / O14R I / O17R I / O29R I / O33R
NC
I / O27R I / O31R
A1R
A3R
A5R
A6R
BE
R / WR
A10R
A12R
A13R
I / O15L I / O10L I / O10R I / O15R
VSS
I / O35L I / O34L I / O28L I / O16L
NC
A7L
B3L
A8L
VSS
NC
CNTENL
VSS I / O16R I / O28R I / O34R I / O35R
NC
NC
NC
BM
SIZE
CER
CLKR
NC
A7R
VSS
A8R
VSS
NC
CNTENR
B0L
B1L
CEL
CLKL
ADSL
CNTRSTL
NC
NC
NC
NC
NC
NC
VSS
I/O2L
I/O0L
I/O1L
NC
NC
NC
ADSR
CNTRSTR
I / O26L I / O25L I / O19L
NC
I/O5L
I/O4L
I/O7L
I/O3L
VDD
VSS I / O19R I / O25R I / O26R
I / O2R I / O7R
I/O0R
I/O1R
I/3R
VDD
NC
NC
NC
[2]
I / O22L I / O18L
I/O6L
VSS
I / O18R I / O22R NC
[3]
NC
I / O24L I / O20L I / O8L
I / O23L I / O21L
NC
I / O5R I / O6R I / O8R I / O20R I / O24R
I/O4R
VSS
NC
I / O21R I / O23R
文件编号: 38-06054牧师* B
第30 4
CY7C09569V
CY7C09579V
选购指南
CY7C09569V
CY7C09579V
-100
f
MAX2
(流水线)
马克斯。访问时间(时钟到数据,流水线)
典型工作电流I
CC
典型待机电流为我
SB1
(两个端口TTL电平)
典型待机电流为我
SB3
(这两个端口CMOS电平)
100
5
250
30
10
CY7C09569V
CY7C09579V
-83
83
6
240
25
10
CY7C09569V
CY7C09579V
-67
67
8
230
25
10
单位
兆赫
ns
mA
mA
μA
引脚德网络nitions
左侧端口
A
0L
–A
13/14L
ADS
L
正确的端口
A
0R
–A
13/14R
ADS
R
描述
地址输入(A
0
–A
13
为16K ,A
0
–A
14
为32K的设备) 。
地址选通输入。作为地址预选赛。这个信号被拉低到
主张使用上地址引脚的外部提供的地址的一部分。加载此地址为
连拍地址计数器既ADS和CNTEN需要成为低电平。如果CNTRST ADS中禁用
为低电平
芯片使能输入。
时钟信号。该输入可以是自由运行或选通。最大时钟输入速率为f
最大
.
计数器使能输入。主张此信号低电平递增的猝发地址计数器的
在CLK的每个上升沿相应的端口。如果CNTRST被置为低电平CNTEN被禁用。
计数器复位输入。主张此信号低电平复位的突发地址计数器的
各自的端口到零。 CNTRST不被断言的ADS或CNTEN禁用。
数据总线输入/输出。
输出使能输入。此信号必须被拉低,使在读的I / O引脚的数据
操作。
读/写使能输入。这个信号被认定为低电平以写入到双端口存储器阵列。
对于读操作,断言此引脚为高电平。
流通/流水线选择输入。对于流通模式操作,断言该引脚为低电平。
对于流水线操作模式,断言此引脚为高电平。
字节选择输入。声称这些信号使能读取和写入操作,对应
应的存储器阵列的字节。
CE
L
CLK
L
CNTEN
L
CNTRST
L
I / O
0L
-I / O
35L
OE
L
读/写
L
FT /管
L
B
0L
–B
3L
CE
R
CLK
R
CNTEN
R
CNTRST
R
I / O
0R
-I / O
35R
OE
R
读/写
R
FT /管
R
BM , SIZE
BE
V
SS
V
DD
选择引脚的总线匹配。见总线匹配的细节。
大端引脚。见总线匹配的细节。
地输入。
电源输入。
文件编号: 38-06054牧师* B
第30个5