25/0251
CY7C09279/89
CY7C09379/89
32K / 64K X16 / 18
同步双端口静态RAM
特点
真正的双端口存储器单元允许simulta-
相同的内存位置neous访问
六流通型/流水线设备
- 为32K x 16/18组织( CY7C09279 / 379 )
- 64K X 16/18组织( CY7C09289 / 389 )
三种模式
- 流量通过
- 流水线
- 突发
两个端口流水线式输出模式,可实现快速100-
MHz的周期时间
0.35微米CMOS工艺,以获得最佳速度/功耗
高速时钟的数据访问6.5
[1]
/7.5/9/12 NS
( MAX 。 )
低功耗运行
- 主动= 195毫安(典型值)
- 待机α= 0.05 mA(典型值)
更容易操作完全同步接口
突发计数器递增内部地址
- 缩短周期时间
- 最小化总线噪声
- 支持在流通型和流水线模式
双芯片使易于扩展的深度
高字节和低字节的控制总线匹配
自动断电
商用和工业温度范围
可提供100引脚TQFP
管脚兼容和功能上等同于IDT70927
和IDT709279
逻辑框图
读/写
L
UB
L
读/写
R
UB
R
CE
0L
CE
1L
LB
L
OE
L
1
0/1
1
0/1
0
0
CE
0R
CE
1R
LB
R
OE
R
FT /管
L
[2]
0/1
1B 0B 0A 1A
b
a
0A 1A 0B 1B
a
b
0/1
FT /管
R
8/9
[2]
8/9
I / O
8/9L
-I / O
15/17L
[3]
I / O
8/9R
-I / O
15/17R
8/9
15/16
I / O
控制
I / O
控制
8/9
15/16
I / O
0L
-I / O
7/8L
A
0L
–A
14/15L
CLK
L
ADS
L
CNTEN
L
CNTRST
L
[4]
I / O
0R
-I / O
7/8R
计数器/
地址
注册
解码
计数器/
地址
注册
解码
A
0R
–A
14/15R
CLK
R
ADS
R
CNTEN
R
CNTRST
R
[4]
[3]
真正的双端口
RAM阵列
注意事项:
1.请参见第6页的负荷的情况。
2. I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备。
3. I / O
0
-I / O
7
对于x16设备。 I / O
0
-I / O
8
对于X18设备。
4. A
0
–A
14
为32K ;一
0
–A
15
对于64K器件。
有关最新信息,请访问赛普拉斯网站www.cypress.com
赛普拉斯半导体公司
3901北一街圣何塞 CA 95134 408-943-2600
文件编号: 38-06040牧师**
修订后的2001年9月19日
CY7C09279/89
CY7C09379/89
功能说明
在CY7C09279 / 89和CY7C09379 / 89是高速同步
异步的CMOS 32K和64K X 16/18双口静态RAM 。
提供两个端口,允许独立的,同时
访问进行读取和写入的任何位置在存储器中。
[5]
稳压
关于控制,地址和数据线存器允许最小设定
建立和保持时间。在流水线的输出模式中,数据被登记
为减少周期时间。时钟到数据有效吨
CD2
= 6.5纳秒
[1]
(流水线) 。流通方式也可以被用来旁路
流水线输出寄存器来消除访问延时。在
流通模式数据将可用吨
CD1
= 15 ns的后
地址被发送到器件。流水线输出或液流 -
直通模式通过FT / PIPE引脚选择。
每个端口包含在输入地址的突发计数器寄存器
之三。内部写脉冲宽度是独立的LOW-的
在时钟信号的高电平跳变。内部写脉冲
是自定时的,以允许尽可能短的周期时间。
在CE-A高
0
或低电平CE
1
一个时钟周期的意志力
顺着内部电路,以降低静态功耗消耗
化。在使用多个芯片使使银行更容易
多个芯片为深度扩展配置。在
流水线模式,一个周期即可通过CE
0
LOW和CE
1
HIGH重新激活输出。
计数器能提供的输入来搪塞的操作
地址输入,并利用由生成的内部地址
内部计数器的快速交叉存取内存的应用程序。一
端口的突发计数器装载端口的地址选通
(ADS) 。当端口的计数使能( CNTEN )断言,
地址计数器将递增每个低到高
该端口的时钟信号的转换。这将读/写一个
字从/到每一个连续的地址位置,直到CNTEN
为无效。该计数器可以针对整个存储器
阵列和将循环回到开始。计数器复位( CNTRST )
用于复位的脉冲串计数器。
所有部件均采用100引脚薄型四方扁平封装塑料可
( TQFP )封装。
销刀豆网络gurations
100引脚TQFP (顶视图)
CNTENR
CNTENL
ADSR
CLKR
ADSL
CLKL
GND
A0R
A1R
A2R
A3R
A4R
A5R
A6R
A7R
A8R
75
74
73
72
71
70
69
68
67
66
A8L
A7L
A6L
A5L
A4L
A3L
A2L
A1L
A0L
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
A9L
A10L
A11L
A12L
A13L
A14L
[6]
A15L
NC
NC
LBL
UBL
CE0L
CE1L
CNTRSTL
VCC
R / WL
OEL
[7]
FT / PIPEL
GND
I/O15L
I/O14L
I/O13L
I/O12L
I/O11L
I/O10L
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
A9R
A10R
A11R
A12R
A13R
A14R
A15R [6]
NC
NC
LBR
UBR
CE0R
CE1R
CNTRSTR
GND
R / WR
OER
FT / PIPER [7]
GND
I/O15R
I/O14R
I/O13R
I/O12R
I/O11R
I/O10R
CY7C09289 ( 64K ×16 )
CY7C09279 ( 32K ×16 )
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
I/01R
I/O2R
I/O3R
I/O4R
I/O5R
I/O6R
I/O7R
I/O8R
I/O0R
I/O9R
GND
GND
VCC
VCC
I/O3L
I/O2L
I/O1L
I/O9L
I/O8L
I/O7L
I/O6L
I/O5L
注意事项:
5.当同时写入到相同的位置,最后的值不能被保证。
6.该引脚是NC的CY7C09279 。
7.对于CY7C09279 ,脚# 18连接到V
CC
相当于一个IDT x16的流水线装置;连接销# 18和# 58至GND相当于一个IDT x16的液流 -
通过设备。
文件编号: 38-06040牧师**
I/O4L
I/O0L
NC
第18页2
CY7C09279/89
CY7C09379/89
销刀豆网络gurations
(续)
100引脚TQFP (顶视图)
CNTENR
CNTENL
ADSR
CLKR
ADSL
CLKL
GND
GND
A0R
A1R
A2R
A3R
A4R
A5R
A6R
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
A9L
A10L
A11L
A12L
A13L
A14L
[8]
A15L
LBL
UBL
CE0L
CE1L
CNTRSTL
R / WL
OEL
VCC
FT / PIPEL
I/O17L
I/O16L
GND
I/O15L
I/O14L
I/O13L
1/012L
I/O11L
I/O10L
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
75
74
73
72
71
70
69
68
67
66
A8R
A9R
A10R
A11R
A12R
A13R
A14R
A15R
LBR
UBR
CE0R
CE1R
CNTRSTR
R / WR
GND
OER
FT / PIPER
I/O17R
GND
I/O16R
I/O15R
I/O14R
I/O13R
I/O12R
I/O11R
[8]
CY7C09389 ( 64K ×18 )
CY7C09379 ( 32K ×18 )
A7R
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
I/10R
A8L
A7L
A6L
A5L
A4L
A3L
A2L
A1L
A0L
I/O0R
I/O2R
I/O3R
I/O4R
I/O5R
I/O6R
I/O7R
I/O8R
选购指南
CY7C09279/89
CY7C09379/89
-6
[1]
f
MAX2
(兆赫) (流水线)
最大访问时间(纳秒)
(时钟到数据,流水线)
典型工作电流I
CC
(MA )
典型待机电流为我
SB1
(MA )
(两个端口TTL电平)
典型待机电流为我
SB3
(MA )
(这两个端口CMOS电平)
注意:
8.该引脚是NC的CY7C09379 。
CY7C09279/89
CY7C09379/89
-7
83
7.5
235
40
0.05
CY7C09279/89
CY7C09379/89
-9
67
9
215
35
0.05
I/O9R
I/01R
VCC
GND
GND
I/O9L
I/O8L
I/O7L
I/O6L
I/O5L
I/O4L
I/O3L
I/O2L
I/O1L
I/O0L
VCC
CY7C09279/89
CY7C09379/89
-12
50
12
195
30
0.05
100
6.5
250
45
0.05
文件编号: 38-06040牧师**
第18页3
CY7C09279/89
CY7C09379/89
引脚德网络nitions
左侧端口
A
0L
–A
15L
ADS
L
正确的端口
A
0R
–A
15R
ADS
R
描述
地址输入(A
0
–A
14
为32K ,A
0
–A
15
为64K的设备) 。
地址选通输入。作为地址预选赛。这个信号被拉低到
访问使用外部提供的地址的一部分。主张此信号为低还加载了
突发计数器与地址本上的地址引脚。
芯片使能输入。选择左或右端口,二者的CE
0
和CE
1
必须置
到它们的激活状态( CE
0
≤
V
IL
和CE
1
≥
V
IH
).
时钟信号。该输入可以是自由运行或选通。最大时钟输入速率为f
最大
.
计数器使能输入。主张此信号低电平递增的猝发地址计数器的
在CLK的每个上升沿相应的端口。如果广告或CNTRST断言CNTEN被禁用
低。
计数器复位输入。断言该信号低电平复位其respec-的突发地址计数器
略去端口为零。 CNTRST不被断言的ADS或CNTEN禁用。
数据总线输入/输出( I / O
0
-I / O
15
对于x16的设备)。
低字节选择输入。主张此信号低电平能使读写操作的
低字节。 ( I / O
0
-I / O
8
对于X18 , I / O
0
-I / O
7
用于存储器阵列的×16) 。用于读操作都
于LB和OE信号必须被断言来驱动上的数据管脚的低位字节的输出数据。
高字节选择输入。相同的功能, LB ,但对高字节( I / O
8/9L
-I / O
15/17L
).
输出使能输入。此信号必须被拉低,使在读的I / O引脚的数据
操作。
读/写使能输入。这个信号被认定为低电平以写入到双端口存储器阵列。
对于读操作,断言此引脚为高电平。
流通/流水线选择输入。对于流通模式操作,断言该引脚为低电平。
对于流水线操作模式,断言此引脚为高电平。
地输入。
无连接。
电源输入。
输出电流为输出( LOW ) ............................. 20毫安
静电放电电压........................................... >1100V
闩锁电流.............................................. ....... >200毫安
CE
0L
,CE
1L
CLK
L
CNTEN
L
CE
0R
,CE
1R
CLK
R
CNTEN
R
CNTRST
L
I / O
0L
-I / O
17L
LB
L
CNTRST
R
I / O
0R
-I / O
17R
LB
R
UB
L
OE
L
读/写
L
FT /管
L
GND
NC
V
CC
UB
R
OE
R
读/写
R
FT /管
R
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
存储温度................................. -65
°
C至+150
°
C
环境温度与功耗的应用..- 55
°
C至+ 125
°
C
电源电压对地电位............... -0.3V至+ 7.0V
直流电压适用于
输出高Z状态................................. -0.5V至+ 7.0V
直流输入电压-0.5V ............................................至+ 7.0V
注意:
9.工业零件是CY7C09289和Cy7C09389仅
工作范围
范围
广告
产业
[9]
环境
温度
0
°
C至+70
°
C
–40
°
C至+ 85
°
C
V
CC
5V
±
10%
5V
±
10%
文件编号: 38-06040牧师**
第18页4
CY7C09279/89
CY7C09379/89
电气特性
在整个工作范围
CY7C09279/89
CY7C09379/89
-6
[1]
参数
V
OH
V
OL
V
IH
V
IL
I
OZ
I
CC
描述
输出高电压
(V
CC
=最小值,我
OH
= -4.0毫安)
输出低电压
(V
CC
=最小值,我
OH
= 4.0毫安)
输入高电压
输入低电压
输出漏电流
工作电流
(V
CC
=最大,
I
OUT
= 0 mA时)
输出禁用
Com'l 。
IND 。
[9]
45
115
40
105
–10
250
2.2
0.8
10
450
–10
235
2.4
0.4
2.2
0.8
10
420
–10
215
245
35
50
175
235
160
220
145
160
0.05
0.5
0.05
0.5
0.05
0.05
160
200
145
185
130
145
2.4
0.4
2.2
0.8
10
360
410
95
110
205
220
0.5
0.5
170
185
110
150
0.05
0.5
125
190
30
85
–10
195
-7
2.4
0.4
2.2
0.8
10
300
-9
2.4
0.4
-12
V
V
V
V
A
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
分钟。典型值。马克斯。分钟。典型值。马克斯。分钟。典型值。马克斯。分钟。典型值。马克斯。单位
I
SB1
待机电流(两个Com'l 。
端口TTL电平)
[10]
IND 。
[9]
CE
L
&放大器; CE
R
≥
V
IH
,
f = f
最大
待机电流(一个Com'l 。
端口TTL电平)
[10]
IND 。
[9]
CE
L
| CE
R
≥
V
IH
,
f = f
最大
待机电流(两个Com'l 。
端口CMOS电平)
[10]
IND 。
[9]
CE
L
&放大器; CE
R
≥
V
CC
–
0.2V , F = 0
待机电流(一个Com'l 。
端口CMOS电平)
[10]
IND 。
[9]
CE
L
| CE
R
≥
V
IH
,
f = f
最大
I
SB2
I
SB3
I
SB4
电容
参数
C
IN
C
OUT
描述
输入电容
输出电容
测试条件
T
A
= 25 ° C,F = 1MHz时,
V
CC
= 5.0V
马克斯。
10
10
单位
pF
pF
注意:
10. CE
L
和CE
R
是内部信号。选择左或右端口,二者的CE
0
和CE
1
必须置到它们的激活状态( CE
0
≤
V
IL
和CE
1
≥
V
IH
).
文件编号: 38-06040牧师**
第18页5
25/0251
CY7C09279/89
CY7C09379/89
32K / 64K X16 / 18
同步双端口静态RAM
特点
真正的双端口存储器单元允许simulta-
相同的内存位置neous访问
六流通型/流水线设备
- 为32K x 16/18组织( CY7C09279 / 379 )
- 64K X 16/18组织( CY7C09289 / 389 )
三种模式
- 流量通过
- 流水线
- 突发
两个端口流水线式输出模式,可实现快速100-
MHz的周期时间
0.35微米CMOS工艺,以获得最佳速度/功耗
高速时钟的数据访问6.5
[1]
/7.5/9/12 NS
( MAX 。 )
低功耗运行
- 主动= 195毫安(典型值)
- 待机α= 0.05 mA(典型值)
更容易操作完全同步接口
突发计数器递增内部地址
- 缩短周期时间
- 最小化总线噪声
- 支持在流通型和流水线模式
双芯片使易于扩展的深度
高字节和低字节的控制总线匹配
自动断电
商用和工业温度范围
可提供100引脚TQFP
管脚兼容和功能上等同于IDT70927
和IDT709279
逻辑框图
读/写
L
UB
L
读/写
R
UB
R
CE
0L
CE
1L
LB
L
OE
L
1
0/1
1
0/1
0
0
CE
0R
CE
1R
LB
R
OE
R
FT /管
L
[2]
0/1
1B 0B 0A 1A
b
a
0A 1A 0B 1B
a
b
0/1
FT /管
R
8/9
[2]
8/9
I / O
8/9L
-I / O
15/17L
[3]
I / O
8/9R
-I / O
15/17R
8/9
15/16
I / O
控制
I / O
控制
8/9
15/16
I / O
0L
-I / O
7/8L
A
0L
–A
14/15L
CLK
L
ADS
L
CNTEN
L
CNTRST
L
[4]
I / O
0R
-I / O
7/8R
计数器/
地址
注册
解码
计数器/
地址
注册
解码
A
0R
–A
14/15R
CLK
R
ADS
R
CNTEN
R
CNTRST
R
[4]
[3]
真正的双端口
RAM阵列
注意事项:
1.请参见第6页的负荷的情况。
2. I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备。
3. I / O
0
-I / O
7
对于x16设备。 I / O
0
-I / O
8
对于X18设备。
4. A
0
–A
14
为32K ;一
0
–A
15
对于64K器件。
有关最新信息,请访问赛普拉斯网站www.cypress.com
赛普拉斯半导体公司
3901北一街圣何塞 CA 95134 408-943-2600
文件编号: 38-06040牧师**
修订后的2001年9月19日
CY7C09279/89
CY7C09379/89
功能说明
在CY7C09279 / 89和CY7C09379 / 89是高速同步
异步的CMOS 32K和64K X 16/18双口静态RAM 。
提供两个端口,允许独立的,同时
访问进行读取和写入的任何位置在存储器中。
[5]
稳压
关于控制,地址和数据线存器允许最小设定
建立和保持时间。在流水线的输出模式中,数据被登记
为减少周期时间。时钟到数据有效吨
CD2
= 6.5纳秒
[1]
(流水线) 。流通方式也可以被用来旁路
流水线输出寄存器来消除访问延时。在
流通模式数据将可用吨
CD1
= 15 ns的后
地址被发送到器件。流水线输出或液流 -
直通模式通过FT / PIPE引脚选择。
每个端口包含在输入地址的突发计数器寄存器
之三。内部写脉冲宽度是独立的LOW-的
在时钟信号的高电平跳变。内部写脉冲
是自定时的,以允许尽可能短的周期时间。
在CE-A高
0
或低电平CE
1
一个时钟周期的意志力
顺着内部电路,以降低静态功耗消耗
化。在使用多个芯片使使银行更容易
多个芯片为深度扩展配置。在
流水线模式,一个周期即可通过CE
0
LOW和CE
1
HIGH重新激活输出。
计数器能提供的输入来搪塞的操作
地址输入,并利用由生成的内部地址
内部计数器的快速交叉存取内存的应用程序。一
端口的突发计数器装载端口的地址选通
(ADS) 。当端口的计数使能( CNTEN )断言,
地址计数器将递增每个低到高
该端口的时钟信号的转换。这将读/写一个
字从/到每一个连续的地址位置,直到CNTEN
为无效。该计数器可以针对整个存储器
阵列和将循环回到开始。计数器复位( CNTRST )
用于复位的脉冲串计数器。
所有部件均采用100引脚薄型四方扁平封装塑料可
( TQFP )封装。
销刀豆网络gurations
100引脚TQFP (顶视图)
CNTENR
CNTENL
ADSR
CLKR
ADSL
CLKL
GND
A0R
A1R
A2R
A3R
A4R
A5R
A6R
A7R
A8R
75
74
73
72
71
70
69
68
67
66
A8L
A7L
A6L
A5L
A4L
A3L
A2L
A1L
A0L
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
A9L
A10L
A11L
A12L
A13L
A14L
[6]
A15L
NC
NC
LBL
UBL
CE0L
CE1L
CNTRSTL
VCC
R / WL
OEL
[7]
FT / PIPEL
GND
I/O15L
I/O14L
I/O13L
I/O12L
I/O11L
I/O10L
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
A9R
A10R
A11R
A12R
A13R
A14R
A15R [6]
NC
NC
LBR
UBR
CE0R
CE1R
CNTRSTR
GND
R / WR
OER
FT / PIPER [7]
GND
I/O15R
I/O14R
I/O13R
I/O12R
I/O11R
I/O10R
CY7C09289 ( 64K ×16 )
CY7C09279 ( 32K ×16 )
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
I/01R
I/O2R
I/O3R
I/O4R
I/O5R
I/O6R
I/O7R
I/O8R
I/O0R
I/O9R
GND
GND
VCC
VCC
I/O3L
I/O2L
I/O1L
I/O9L
I/O8L
I/O7L
I/O6L
I/O5L
注意事项:
5.当同时写入到相同的位置,最后的值不能被保证。
6.该引脚是NC的CY7C09279 。
7.对于CY7C09279 ,脚# 18连接到V
CC
相当于一个IDT x16的流水线装置;连接销# 18和# 58至GND相当于一个IDT x16的液流 -
通过设备。
文件编号: 38-06040牧师**
I/O4L
I/O0L
NC
第18页2
CY7C09279/89
CY7C09379/89
销刀豆网络gurations
(续)
100引脚TQFP (顶视图)
CNTENR
CNTENL
ADSR
CLKR
ADSL
CLKL
GND
GND
A0R
A1R
A2R
A3R
A4R
A5R
A6R
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
A9L
A10L
A11L
A12L
A13L
A14L
[8]
A15L
LBL
UBL
CE0L
CE1L
CNTRSTL
R / WL
OEL
VCC
FT / PIPEL
I/O17L
I/O16L
GND
I/O15L
I/O14L
I/O13L
1/012L
I/O11L
I/O10L
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
75
74
73
72
71
70
69
68
67
66
A8R
A9R
A10R
A11R
A12R
A13R
A14R
A15R
LBR
UBR
CE0R
CE1R
CNTRSTR
R / WR
GND
OER
FT / PIPER
I/O17R
GND
I/O16R
I/O15R
I/O14R
I/O13R
I/O12R
I/O11R
[8]
CY7C09389 ( 64K ×18 )
CY7C09379 ( 32K ×18 )
A7R
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
I/10R
A8L
A7L
A6L
A5L
A4L
A3L
A2L
A1L
A0L
I/O0R
I/O2R
I/O3R
I/O4R
I/O5R
I/O6R
I/O7R
I/O8R
选购指南
CY7C09279/89
CY7C09379/89
-6
[1]
f
MAX2
(兆赫) (流水线)
最大访问时间(纳秒)
(时钟到数据,流水线)
典型工作电流I
CC
(MA )
典型待机电流为我
SB1
(MA )
(两个端口TTL电平)
典型待机电流为我
SB3
(MA )
(这两个端口CMOS电平)
注意:
8.该引脚是NC的CY7C09379 。
CY7C09279/89
CY7C09379/89
-7
83
7.5
235
40
0.05
CY7C09279/89
CY7C09379/89
-9
67
9
215
35
0.05
I/O9R
I/01R
VCC
GND
GND
I/O9L
I/O8L
I/O7L
I/O6L
I/O5L
I/O4L
I/O3L
I/O2L
I/O1L
I/O0L
VCC
CY7C09279/89
CY7C09379/89
-12
50
12
195
30
0.05
100
6.5
250
45
0.05
文件编号: 38-06040牧师**
第18页3
CY7C09279/89
CY7C09379/89
引脚德网络nitions
左侧端口
A
0L
–A
15L
ADS
L
正确的端口
A
0R
–A
15R
ADS
R
描述
地址输入(A
0
–A
14
为32K ,A
0
–A
15
为64K的设备) 。
地址选通输入。作为地址预选赛。这个信号被拉低到
访问使用外部提供的地址的一部分。主张此信号为低还加载了
突发计数器与地址本上的地址引脚。
芯片使能输入。选择左或右端口,二者的CE
0
和CE
1
必须置
到它们的激活状态( CE
0
≤
V
IL
和CE
1
≥
V
IH
).
时钟信号。该输入可以是自由运行或选通。最大时钟输入速率为f
最大
.
计数器使能输入。主张此信号低电平递增的猝发地址计数器的
在CLK的每个上升沿相应的端口。如果广告或CNTRST断言CNTEN被禁用
低。
计数器复位输入。断言该信号低电平复位其respec-的突发地址计数器
略去端口为零。 CNTRST不被断言的ADS或CNTEN禁用。
数据总线输入/输出( I / O
0
-I / O
15
对于x16的设备)。
低字节选择输入。主张此信号低电平能使读写操作的
低字节。 ( I / O
0
-I / O
8
对于X18 , I / O
0
-I / O
7
用于存储器阵列的×16) 。用于读操作都
于LB和OE信号必须被断言来驱动上的数据管脚的低位字节的输出数据。
高字节选择输入。相同的功能, LB ,但对高字节( I / O
8/9L
-I / O
15/17L
).
输出使能输入。此信号必须被拉低,使在读的I / O引脚的数据
操作。
读/写使能输入。这个信号被认定为低电平以写入到双端口存储器阵列。
对于读操作,断言此引脚为高电平。
流通/流水线选择输入。对于流通模式操作,断言该引脚为低电平。
对于流水线操作模式,断言此引脚为高电平。
地输入。
无连接。
电源输入。
输出电流为输出( LOW ) ............................. 20毫安
静电放电电压........................................... >1100V
闩锁电流.............................................. ....... >200毫安
CE
0L
,CE
1L
CLK
L
CNTEN
L
CE
0R
,CE
1R
CLK
R
CNTEN
R
CNTRST
L
I / O
0L
-I / O
17L
LB
L
CNTRST
R
I / O
0R
-I / O
17R
LB
R
UB
L
OE
L
读/写
L
FT /管
L
GND
NC
V
CC
UB
R
OE
R
读/写
R
FT /管
R
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
存储温度................................. -65
°
C至+150
°
C
环境温度与功耗的应用..- 55
°
C至+ 125
°
C
电源电压对地电位............... -0.3V至+ 7.0V
直流电压适用于
输出高Z状态................................. -0.5V至+ 7.0V
直流输入电压-0.5V ............................................至+ 7.0V
注意:
9.工业零件是CY7C09289和Cy7C09389仅
工作范围
范围
广告
产业
[9]
环境
温度
0
°
C至+70
°
C
–40
°
C至+ 85
°
C
V
CC
5V
±
10%
5V
±
10%
文件编号: 38-06040牧师**
第18页4
CY7C09279/89
CY7C09379/89
电气特性
在整个工作范围
CY7C09279/89
CY7C09379/89
-6
[1]
参数
V
OH
V
OL
V
IH
V
IL
I
OZ
I
CC
描述
输出高电压
(V
CC
=最小值,我
OH
= -4.0毫安)
输出低电压
(V
CC
=最小值,我
OH
= 4.0毫安)
输入高电压
输入低电压
输出漏电流
工作电流
(V
CC
=最大,
I
OUT
= 0 mA时)
输出禁用
Com'l 。
IND 。
[9]
45
115
40
105
–10
250
2.2
0.8
10
450
–10
235
2.4
0.4
2.2
0.8
10
420
–10
215
245
35
50
175
235
160
220
145
160
0.05
0.5
0.05
0.5
0.05
0.05
160
200
145
185
130
145
2.4
0.4
2.2
0.8
10
360
410
95
110
205
220
0.5
0.5
170
185
110
150
0.05
0.5
125
190
30
85
–10
195
-7
2.4
0.4
2.2
0.8
10
300
-9
2.4
0.4
-12
V
V
V
V
A
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
分钟。典型值。马克斯。分钟。典型值。马克斯。分钟。典型值。马克斯。分钟。典型值。马克斯。单位
I
SB1
待机电流(两个Com'l 。
端口TTL电平)
[10]
IND 。
[9]
CE
L
&放大器; CE
R
≥
V
IH
,
f = f
最大
待机电流(一个Com'l 。
端口TTL电平)
[10]
IND 。
[9]
CE
L
| CE
R
≥
V
IH
,
f = f
最大
待机电流(两个Com'l 。
端口CMOS电平)
[10]
IND 。
[9]
CE
L
&放大器; CE
R
≥
V
CC
–
0.2V , F = 0
待机电流(一个Com'l 。
端口CMOS电平)
[10]
IND 。
[9]
CE
L
| CE
R
≥
V
IH
,
f = f
最大
I
SB2
I
SB3
I
SB4
电容
参数
C
IN
C
OUT
描述
输入电容
输出电容
测试条件
T
A
= 25 ° C,F = 1MHz时,
V
CC
= 5.0V
马克斯。
10
10
单位
pF
pF
注意:
10. CE
L
和CE
R
是内部信号。选择左或右端口,二者的CE
0
和CE
1
必须置到它们的激活状态( CE
0
≤
V
IL
和CE
1
≥
V
IH
).
文件编号: 38-06040牧师**
第18页5