CY7C0430BV
CY7C0430CV
10 Gb / s的3.3V QuadPort DSE系列
特点
QuadPort 数据通路开关元件( DSE )系列
允许访问四个数据通道独立的端口
管理和切换
高带宽的数据吞吐量高达10 Gb / s的
133 MHz的
[1]
端口速率×18位宽接口× 4端口
高速时钟的数据访问4.2毫微秒(最大)
同步流水线设备
- 1 MB ( 64K × 18 )开关阵列
0.25微米CMOS的最佳速度/功耗
IEEE 1149.1 JTAG边界扫描
宽度和深度的扩展能力
BIST (内建自测试)控制器
双芯片使上,便于深度扩展的所有端口
所有独立的高字节和低字节控制
端口
简单的阵列分区
- 内部屏蔽寄存器控制计数器环绕式
- 反中断标志位来表示回绕
- 计数器和屏蔽寄存器回读的地址
272球BGA封装( 27毫米× 27毫米× 1.27毫米的球
间距)
商业和工业温度范围
3.3V低工作功耗
- 主动= 750 mA(最大值)
- 待机= 15 mA(最大值
QuadPort DSE系列应用
端口1
端口3
端口2
端口4
BUFFERED开关
端口2
端口1
端口3
端口4
冗余数据MIRROR
注意:
1. f
MAX2
用于商业是135 MHz和工业是133兆赫。
赛普拉斯半导体公司
文件编号: 38-06027牧师* B
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年5月23日
CY7C0430BV
CY7C0430CV
端口1
端口2
端口4
端口3
数据路径AGGREGATOR
处理器1
处理前的数据路径
QuadPort
DSE系列
处理后的数据路径
处理器2
数据路径经理
并行分组处理
队列# 1
端口1
端口3
队列# 2
端口2
端口4
数据分类引擎
功能说明
该Quadport数据通道开关元件( DSE )系列报价
可主频为独立的频率四个端口
从彼此。每个端口都可以读取或写入高达133 MHz的
[1]
,
给设备到数据吞吐量的10Gb / s的。该装置
在密度1 MB ( 64K × 18 ) 。同时读取被允许
对于访问到相同的地址位置;但是,请同时
neous读写到相同的地址是不允许的。
任何端口都可以写在一定的位置,而其他端口
同时读出该位置,如果端口的定时规范
到端口延时(T
CCS
)被满足。写入到相同的结果
由一个以上的端口位置在同一时间是不确定的。
数据登记减少周期时间。时钟到数据有效
t
CD2
= 4.2纳秒。每个端口包含在输入了一阵柜台
文件编号: 38-06027牧师* B
地址寄存器。经过外部装载计数器,具有
初始地址计数器将自动递增地址间
应受(更多详情后) 。内部写脉冲宽度是
独立的R / W输入信号的持续时间。该
内部写脉冲是自定时的,以允许尽可能短的
周期时间。
在CE-A高
0
或低电平CE
1
一个时钟周期的意志力
向下的内部电路,以降低静电力
消费。一个周期即可与芯片使断言
重新激活该输出。
该CY7C0430BV和CY7C0430CV ( 64K × 18的设备)
支持突发包含简单的阵列分区。计数器
提供使能输入到失速的地址的操作
输入和利用由内部生成的内部地址
计数器的快速交叉存取内存的应用程序。一个端口的突发
第37 2
CY7C0430BV
CY7C0430CV
计数器载入外部地址时,该端口的
计数器负载引脚( CNTLD )被置为低电平。当端口的
计数器递增引脚( CNTINC )后,可将地址
计数器将递增每个后续低到高
该端口的时钟信号的转换。这将读/写一个
字从/到每一个连续的地址位置,直到
CNTINC失效。该计数器可以针对整个
开关阵列和将循环回到开始。计数器复位
( CNTRST )用于复位脉冲串计数器。计数器面罩
寄存器用于控制计数器缠绕。柜台
屏蔽寄存器操作在在更详细地描述
下面的章节。
计数器或屏蔽寄存器的值可以被读回的
双向地址线通过激活MKRD或CNTRD ,
分别。
这些新功能包括为QuadPort DSE系列
包括:突发计数器内部地址值对回读
地址线,反掩码寄存器来控制计数器
环绕式,屏蔽寄存器值回读的地址
线,中断标志位消息传递, BIST , JTAG的
边界扫描和异步主复位。
顶级逻辑框图
端口1运行控制逻辑块
[2]
MRST
UB
P1
LB
P1
读/写
P1
OE
P1
CE
0P1
CE
1P1
CLK
P1
RESET
逻辑
Port-1
控制
逻辑
TMS
TCK
TDI
CLKBIST
JTAG
调节器
BIST
TDO
18
I / O
0P1
- I / O
17P1
CLK
P1
A
0P1
–A
15P1
MKLD
P1
CNTLD
P1
CNTINC
P1
CNTRD
P1
MKRD
P1
CNTRST
P1
INT
P1
CNTINT
P1
16
端口1
I / O
4端口逻辑块
[3]
端口1
计数器/
面膜注册/
地址
解码
端口1
端口4
64K × 18
QuadPort DSE
ARRAY
端口2
端口3
2端口逻辑块
[3]
端口3逻辑块
[3]
注意事项:
2.端口1控制逻辑块是第4页详细说明。
3.端口2 ,端口3和端口4个逻辑块类似于端口1逻辑块。
文件编号: 38-06027牧师* B
第37 3
CY7C0430BV
CY7C0430CV
10 Gb / s的3.3V QuadPort DSE系列
特点
QuadPort 数据通路开关元件( DSE )系列
允许访问四个数据通道独立的端口
管理和切换
高带宽的数据吞吐量高达10 Gb / s的
133 MHz的
[1]
端口速率×18位宽接口× 4端口
高速时钟的数据访问4.2毫微秒(最大)
同步流水线设备
- 1 MB ( 64K × 18 )开关阵列
0.25微米CMOS的最佳速度/功耗
IEEE 1149.1 JTAG边界扫描
宽度和深度的扩展能力
BIST (内建自测试)控制器
双芯片使上,便于深度扩展的所有端口
所有独立的高字节和低字节控制
端口
简单的阵列分区
- 内部屏蔽寄存器控制计数器环绕式
- 反中断标志位来表示回绕
- 计数器和屏蔽寄存器回读的地址
272球BGA封装( 27毫米× 27毫米× 1.27毫米的球
间距)
商业和工业温度范围
3.3V低工作功耗
- 主动= 750 mA(最大值)
- 待机= 15 mA(最大值
QuadPort DSE系列应用
端口1
端口3
端口2
端口4
BUFFERED开关
端口2
端口1
端口3
端口4
冗余数据MIRROR
注意:
1. f
MAX2
用于商业是135 MHz和工业是133兆赫。
赛普拉斯半导体公司
文件编号: 38-06027牧师* B
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年5月23日
CY7C0430BV
CY7C0430CV
端口1
端口2
端口4
端口3
数据路径AGGREGATOR
处理器1
处理前的数据路径
QuadPort
DSE系列
处理后的数据路径
处理器2
数据路径经理
并行分组处理
队列# 1
端口1
端口3
队列# 2
端口2
端口4
数据分类引擎
功能说明
该Quadport数据通道开关元件( DSE )系列报价
可主频为独立的频率四个端口
从彼此。每个端口都可以读取或写入高达133 MHz的
[1]
,
给设备到数据吞吐量的10Gb / s的。该装置
在密度1 MB ( 64K × 18 ) 。同时读取被允许
对于访问到相同的地址位置;但是,请同时
neous读写到相同的地址是不允许的。
任何端口都可以写在一定的位置,而其他端口
同时读出该位置,如果端口的定时规范
到端口延时(T
CCS
)被满足。写入到相同的结果
由一个以上的端口位置在同一时间是不确定的。
数据登记减少周期时间。时钟到数据有效
t
CD2
= 4.2纳秒。每个端口包含在输入了一阵柜台
文件编号: 38-06027牧师* B
地址寄存器。经过外部装载计数器,具有
初始地址计数器将自动递增地址间
应受(更多详情后) 。内部写脉冲宽度是
独立的R / W输入信号的持续时间。该
内部写脉冲是自定时的,以允许尽可能短的
周期时间。
在CE-A高
0
或低电平CE
1
一个时钟周期的意志力
向下的内部电路,以降低静电力
消费。一个周期即可与芯片使断言
重新激活该输出。
该CY7C0430BV和CY7C0430CV ( 64K × 18的设备)
支持突发包含简单的阵列分区。计数器
提供使能输入到失速的地址的操作
输入和利用由内部生成的内部地址
计数器的快速交叉存取内存的应用程序。一个端口的突发
第37 2
CY7C0430BV
CY7C0430CV
计数器载入外部地址时,该端口的
计数器负载引脚( CNTLD )被置为低电平。当端口的
计数器递增引脚( CNTINC )后,可将地址
计数器将递增每个后续低到高
该端口的时钟信号的转换。这将读/写一个
字从/到每一个连续的地址位置,直到
CNTINC失效。该计数器可以针对整个
开关阵列和将循环回到开始。计数器复位
( CNTRST )用于复位脉冲串计数器。计数器面罩
寄存器用于控制计数器缠绕。柜台
屏蔽寄存器操作在在更详细地描述
下面的章节。
计数器或屏蔽寄存器的值可以被读回的
双向地址线通过激活MKRD或CNTRD ,
分别。
这些新功能包括为QuadPort DSE系列
包括:突发计数器内部地址值对回读
地址线,反掩码寄存器来控制计数器
环绕式,屏蔽寄存器值回读的地址
线,中断标志位消息传递, BIST , JTAG的
边界扫描和异步主复位。
顶级逻辑框图
端口1运行控制逻辑块
[2]
MRST
UB
P1
LB
P1
读/写
P1
OE
P1
CE
0P1
CE
1P1
CLK
P1
RESET
逻辑
Port-1
控制
逻辑
TMS
TCK
TDI
CLKBIST
JTAG
调节器
BIST
TDO
18
I / O
0P1
- I / O
17P1
CLK
P1
A
0P1
–A
15P1
MKLD
P1
CNTLD
P1
CNTINC
P1
CNTRD
P1
MKRD
P1
CNTRST
P1
INT
P1
CNTINT
P1
16
端口1
I / O
4端口逻辑块
[3]
端口1
计数器/
面膜注册/
地址
解码
端口1
端口4
64K × 18
QuadPort DSE
ARRAY
端口2
端口3
2端口逻辑块
[3]
端口3逻辑块
[3]
注意事项:
2.端口1控制逻辑块是第4页详细说明。
3.端口2 ,端口3和端口4个逻辑块类似于端口1逻辑块。
文件编号: 38-06027牧师* B
第37 3