添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第332页 > CY7C0430CV
CY7C0430BV
CY7C0430CV
10 Gb / s的3.3V QuadPort DSE系列
特点
QuadPort 数据通路开关元件( DSE )系列
允许访问四个数据通道独立的端口
管理和切换
高带宽的数据吞吐量高达10 Gb / s的
133 MHz的
[1]
端口速率×18位宽接口× 4端口
高速时钟的数据访问4.2毫微秒(最大)
同步流水线设备
- 1 MB ( 64K × 18 )开关阵列
0.25微米CMOS的最佳速度/功耗
IEEE 1149.1 JTAG边界扫描
宽度和深度的扩展能力
BIST (内建自测试)控制器
双芯片使上,便于深度扩展的所有端口
所有独立的高字节和低字节控制
端口
简单的阵列分区
- 内部屏蔽寄存器控制计数器环绕式
- 反中断标志位来表示回绕
- 计数器和屏蔽寄存器回读的地址
272球BGA封装( 27毫米× 27毫米× 1.27毫米的球
间距)
商业和工业温度范围
3.3V低工作功耗
- 主动= 750 mA(最大值)
- 待机= 15 mA(最大值
QuadPort DSE系列应用
端口1
端口3
端口2
端口4
BUFFERED开关
端口2
端口1
端口3
端口4
冗余数据MIRROR
注意:
1. f
MAX2
用于商业是135 MHz和工业是133兆赫。
赛普拉斯半导体公司
文件编号: 38-06027牧师* B
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年5月23日
CY7C0430BV
CY7C0430CV
端口1
端口2
端口4
端口3
数据路径AGGREGATOR
处理器1
处理前的数据路径
QuadPort
DSE系列
处理后的数据路径
处理器2
数据路径经理
并行分组处理
队列# 1
端口1
端口3
队列# 2
端口2
端口4
数据分类引擎
功能说明
该Quadport数据通道开关元件( DSE )系列报价
可主频为独立的频率四个端口
从彼此。每个端口都可以读取或写入高达133 MHz的
[1]
,
给设备到数据吞吐量的10Gb / s的。该装置
在密度1 MB ( 64K × 18 ) 。同时读取被允许
对于访问到相同的地址位置;但是,请同时
neous读写到相同的地址是不允许的。
任何端口都可以写在一定的位置,而其他端口
同时读出该位置,如果端口的定时规范
到端口延时(T
CCS
)被满足。写入到相同的结果
由一个以上的端口位置在同一时间是不确定的。
数据登记减少周期时间。时钟到数据有效
t
CD2
= 4.2纳秒。每个端口包含在输入了一阵柜台
文件编号: 38-06027牧师* B
地址寄存器。经过外部装载计数器,具有
初始地址计数器将自动递增地址间
应受(更多详情后) 。内部写脉冲宽度是
独立的R / W输入信号的持续时间。该
内部写脉冲是自定时的,以允许尽可能短的
周期时间。
在CE-A高
0
或低电平CE
1
一个时钟周期的意志力
向下的内部电路,以降低静电力
消费。一个周期即可与芯片使断言
重新激活该输出。
该CY7C0430BV和CY7C0430CV ( 64K × 18的设备)
支持突发包含简单的阵列分区。计数器
提供使能输入到失速的地址的操作
输入和利用由内部生成的内部地址
计数器的快速交叉存取内存的应用程序。一个端口的突发
第37 2
CY7C0430BV
CY7C0430CV
计数器载入外部地址时,该端口的
计数器负载引脚( CNTLD )被置为低电平。当端口的
计数器递增引脚( CNTINC )后,可将地址
计数器将递增每个后续低到高
该端口的时钟信号的转换。这将读/写一个
字从/到每一个连续的地址位置,直到
CNTINC失效。该计数器可以针对整个
开关阵列和将循环回到开始。计数器复位
( CNTRST )用于复位脉冲串计数器。计数器面罩
寄存器用于控制计数器缠绕。柜台
屏蔽寄存器操作在在更详细地描述
下面的章节。
计数器或屏蔽寄存器的值可以被读回的
双向地址线通过激活MKRD或CNTRD ,
分别。
这些新功能包括为QuadPort DSE系列
包括:突发计数器内部地址值对回读
地址线,反掩码寄存器来控制计数器
环绕式,屏蔽寄存器值回读的地址
线,中断标志位消息传递, BIST , JTAG的
边界扫描和异步主复位。
顶级逻辑框图
端口1运行控制逻辑块
[2]
MRST
UB
P1
LB
P1
读/写
P1
OE
P1
CE
0P1
CE
1P1
CLK
P1
RESET
逻辑
Port-1
控制
逻辑
TMS
TCK
TDI
CLKBIST
JTAG
调节器
BIST
TDO
18
I / O
0P1
- I / O
17P1
CLK
P1
A
0P1
–A
15P1
MKLD
P1
CNTLD
P1
CNTINC
P1
CNTRD
P1
MKRD
P1
CNTRST
P1
INT
P1
CNTINT
P1
16
端口1
I / O
4端口逻辑块
[3]
端口1
计数器/
面膜注册/
地址
解码
端口1
端口4
64K × 18
QuadPort DSE
ARRAY
端口2
端口3
2端口逻辑块
[3]
端口3逻辑块
[3]
注意事项:
2.端口1控制逻辑块是第4页详细说明。
3.端口2 ,端口3和端口4个逻辑块类似于端口1逻辑块。
文件编号: 38-06027牧师* B
第37 3
CY7C0430BV
CY7C0430CV
端口1运行控制逻辑框图
(地址回读是独立的CE )
读/写
P1
W
UB
P1
CE
0P1
CE
1P1
LB
P1
OE
P1
I / O
9P1
-I / O
17P1
I / O
0P1
-I / O
8P1
9
9
Port-1
I / O
控制
地址。
端口1
READBACK
注册
MRST
A
0P1
–A
15P1
CNTRD
P1
MKRD
P1
MKLD
P1
CNTINC
P1
CNTLD
P1
CNTRST
P1
CLK
P1
MRST
CNTINT
P1
优先
决策
逻辑
16
t1
端口1
屏蔽寄存器
端口1
地址
解码
Po
rt
Po
r
4
端口1
计数器/
地址
注册
LB
P1
UB
P1
读/写
P1
CE
0P1
CE
1P1
OE
P1
CLK
P1
MRST
64K × 18
QuadPort
DSE阵列
端口1
打断
逻辑
INT
P1
文件编号: 38-06027牧师* B
第37 4
Po
r
t3
Po
2
rt
CY7C0430BV
CY7C0430CV
引脚配置
272球栅阵列(BGA )
顶视图
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
Y
LB
P1
2
I/O17
P2
3
I/O15
P2
4
I/O13
P2
5
I/O11
P2
6
I/O9
P2
7
I/O16
P1
8
I/O14
P1
9
I/O12
P1
10
I/O10
P1
11
I/O10
P4
12
I/O12
P4
13
I/O14
P4
14
I/O16
P4
15
I/O9
P3
16
I/O11
P3
17
I/O13
P3
18
I/O15
P3
19
I/O17
P3
20
LB
P4
VDD1
UB
P1
I/O16
P2
I/O14
P2
I/O12
P2
I/O10
P2
I/O17
P1
I/O13
P1
I/O11
P1
TMS
TDI
I/O11
P4
I/O13
P4
I/O17
P4
I/O10
P3
I/O12
P3
I/O14
P3
I/O16
P3
UB
P4
VDD1
A14
P1
A15
P1
CE1
P1
CE0
P1
读/写
P1
I/O15
P1
VSS2
VSS2
I/O9
P1
TCK
TDO
I/O9
P4
VSS2
VSS2
I/O15
P4
读/写
P4
CE0
P4
CE1
P4
A15
P4
A14
P4
VSS1
A12
P1
A13
P1
OE
P1
VDD2
VSS2
VSS2
VDD2
VDD
VSS
VSS
VDD
VDD2
VSS2
VSS2
VDD2
OE
P4
A13
P4
A12
P4
VSS1
A10
P1
A11
P1
MKRD
P1
CNTRD
P1
CNTRD
P4
MKRD
P4
A11
P4
A10
P4
A7
P1
A8
P1
A9
P1
CNTINT
P1
CNTINT
P4
A9
P4
A8
P4
A7
P4
VSS1
A5
P1
A6
P1
CNTINC
P1
CNTINC
P4
A6
P4
A5
P4
VSS1
A3
P1
A4
P1
MKLD
P1
CNTLD
P1
GND
[4]
GND
[4]
GND
[4]
GND
[4]
CNTLD
P4
MKLD
P4
A4
P4
A3
P4
VDD1
A1
P1
A2
P1
VDD
VDD
A2
P4
A1
P4
VDD1
A0
P1
INT
P1
CNTRST
P1
CLK
P1
GND
[4]
GND
[4]
GND
[4]
GND
[4]
CLK
P4
CNTRST
P4
INT
P4
A0
P4
A0
P2
INT
P2
CNTRST
P2
VSS
GND
[4]
GND
[4]
GND
[4]
GND
[4]
VSS
CNTRST
P3
INT
P3
A0
P3
VDD1
A1
P2
A2
P2
CLK
P2
GND
[4]
GND
[4]
GND
[4]
GND
[4]
CLK
P3
A2
P3
A1
P3
VDD1
A3
P2
A4
P2
MKLD
P2
CNTLD
P2
CNTLD
P3
MKLD
P3
A4
P3
A3
P3
VSS1
A5
P2
A6
P2
CNTINC
P2
CNTINC
P3
A6
P3
A5
P3
VSS1
A7
P2
A8
P2
A9
P2
CNTINT
P2
CNTINT
P3
A9
P3
A8
P3
A7
P3
A10
P2
A11
P2
MKRD
P2
CNTRD
P2
CNTRD
P3
MKRD
P3
A11
P3
A10
P3
VSS1
A12
P2
A13
P2
OE
P2
VDD2
VSS2
VSS2
VDD2
VDD
VSS
VSS
VDD
VDD2
VSS2
VSS2
VDD2
OE
P3
A13
P3
A12
P3
VSS1
A14
P2
A15
P2
CE1
P2
CE0
P2
读/写
P2
I/O6
P2
VSS2
VSS2
I/O0
P2
NC
NC
I/O0
P3
VSS2
VSS2
I/O6
P3
读/写
P3
CE0
P3
CE1
P3
A15
P3
A14
P3
VDD1
UB
P2
I/O7
P1
I/O5
P1
I/O3
P1
I/O1
P1
I/O8
P2
I/O4
P2
I/O2
P2
MRST
CLKBIST
I/O2
P3
I/O4
P3
I/O8
P3
I/O1
P4
I/O3
P4
I/O5
P4
I/O7
P4
UB
P3
VDD1
LB
P2
I/O8
P1
I/O6
P1
I/O4
P1
I/O2
P1
I/O0
P1
1/O7
P2
I/O5
P2
I/O3
P2
I/O1
P2
I/O1
P3
I/O3
P3
I/O5
P3
I/O7
P3
I/O0
P4
I/O2
P4
I/O4
P4
I/O6
P4
I/O8
P4
LB
P3
注意:
4.中央信息仅用于散热。它们被连接到设备V
SS
.
文件编号: 38-06027牧师* B
第37 5
CY7C0430BV
CY7C0430CV
10 Gb / s的3.3V QuadPort DSE系列
特点
QuadPort 数据通路开关元件( DSE )系列
允许访问四个数据通道独立的端口
管理和切换
高带宽的数据吞吐量高达10 Gb / s的
133 MHz的
[1]
端口速率×18位宽接口× 4端口
高速时钟的数据访问4.2毫微秒(最大)
同步流水线设备
- 1 MB ( 64K × 18 )开关阵列
0.25微米CMOS的最佳速度/功耗
IEEE 1149.1 JTAG边界扫描
宽度和深度的扩展能力
BIST (内建自测试)控制器
双芯片使上,便于深度扩展的所有端口
所有独立的高字节和低字节控制
端口
简单的阵列分区
- 内部屏蔽寄存器控制计数器环绕式
- 反中断标志位来表示回绕
- 计数器和屏蔽寄存器回读的地址
272球BGA封装( 27毫米× 27毫米× 1.27毫米的球
间距)
商业和工业温度范围
3.3V低工作功耗
- 主动= 750 mA(最大值)
- 待机= 15 mA(最大值
QuadPort DSE系列应用
端口1
端口3
端口2
端口4
BUFFERED开关
端口2
端口1
端口3
端口4
冗余数据MIRROR
注意:
1. f
MAX2
用于商业是135 MHz和工业是133兆赫。
赛普拉斯半导体公司
文件编号: 38-06027牧师* B
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年5月23日
CY7C0430BV
CY7C0430CV
端口1
端口2
端口4
端口3
数据路径AGGREGATOR
处理器1
处理前的数据路径
QuadPort
DSE系列
处理后的数据路径
处理器2
数据路径经理
并行分组处理
队列# 1
端口1
端口3
队列# 2
端口2
端口4
数据分类引擎
功能说明
该Quadport数据通道开关元件( DSE )系列报价
可主频为独立的频率四个端口
从彼此。每个端口都可以读取或写入高达133 MHz的
[1]
,
给设备到数据吞吐量的10Gb / s的。该装置
在密度1 MB ( 64K × 18 ) 。同时读取被允许
对于访问到相同的地址位置;但是,请同时
neous读写到相同的地址是不允许的。
任何端口都可以写在一定的位置,而其他端口
同时读出该位置,如果端口的定时规范
到端口延时(T
CCS
)被满足。写入到相同的结果
由一个以上的端口位置在同一时间是不确定的。
数据登记减少周期时间。时钟到数据有效
t
CD2
= 4.2纳秒。每个端口包含在输入了一阵柜台
文件编号: 38-06027牧师* B
地址寄存器。经过外部装载计数器,具有
初始地址计数器将自动递增地址间
应受(更多详情后) 。内部写脉冲宽度是
独立的R / W输入信号的持续时间。该
内部写脉冲是自定时的,以允许尽可能短的
周期时间。
在CE-A高
0
或低电平CE
1
一个时钟周期的意志力
向下的内部电路,以降低静电力
消费。一个周期即可与芯片使断言
重新激活该输出。
该CY7C0430BV和CY7C0430CV ( 64K × 18的设备)
支持突发包含简单的阵列分区。计数器
提供使能输入到失速的地址的操作
输入和利用由内部生成的内部地址
计数器的快速交叉存取内存的应用程序。一个端口的突发
第37 2
CY7C0430BV
CY7C0430CV
计数器载入外部地址时,该端口的
计数器负载引脚( CNTLD )被置为低电平。当端口的
计数器递增引脚( CNTINC )后,可将地址
计数器将递增每个后续低到高
该端口的时钟信号的转换。这将读/写一个
字从/到每一个连续的地址位置,直到
CNTINC失效。该计数器可以针对整个
开关阵列和将循环回到开始。计数器复位
( CNTRST )用于复位脉冲串计数器。计数器面罩
寄存器用于控制计数器缠绕。柜台
屏蔽寄存器操作在在更详细地描述
下面的章节。
计数器或屏蔽寄存器的值可以被读回的
双向地址线通过激活MKRD或CNTRD ,
分别。
这些新功能包括为QuadPort DSE系列
包括:突发计数器内部地址值对回读
地址线,反掩码寄存器来控制计数器
环绕式,屏蔽寄存器值回读的地址
线,中断标志位消息传递, BIST , JTAG的
边界扫描和异步主复位。
顶级逻辑框图
端口1运行控制逻辑块
[2]
MRST
UB
P1
LB
P1
读/写
P1
OE
P1
CE
0P1
CE
1P1
CLK
P1
RESET
逻辑
Port-1
控制
逻辑
TMS
TCK
TDI
CLKBIST
JTAG
调节器
BIST
TDO
18
I / O
0P1
- I / O
17P1
CLK
P1
A
0P1
–A
15P1
MKLD
P1
CNTLD
P1
CNTINC
P1
CNTRD
P1
MKRD
P1
CNTRST
P1
INT
P1
CNTINT
P1
16
端口1
I / O
4端口逻辑块
[3]
端口1
计数器/
面膜注册/
地址
解码
端口1
端口4
64K × 18
QuadPort DSE
ARRAY
端口2
端口3
2端口逻辑块
[3]
端口3逻辑块
[3]
注意事项:
2.端口1控制逻辑块是第4页详细说明。
3.端口2 ,端口3和端口4个逻辑块类似于端口1逻辑块。
文件编号: 38-06027牧师* B
第37 3
CY7C0430BV
CY7C0430CV
端口1运行控制逻辑框图
(地址回读是独立的CE )
读/写
P1
W
UB
P1
CE
0P1
CE
1P1
LB
P1
OE
P1
I / O
9P1
-I / O
17P1
I / O
0P1
-I / O
8P1
9
9
Port-1
I / O
控制
地址。
端口1
READBACK
注册
MRST
A
0P1
–A
15P1
CNTRD
P1
MKRD
P1
MKLD
P1
CNTINC
P1
CNTLD
P1
CNTRST
P1
CLK
P1
MRST
CNTINT
P1
优先
决策
逻辑
16
t1
端口1
屏蔽寄存器
端口1
地址
解码
Po
rt
Po
r
4
端口1
计数器/
地址
注册
LB
P1
UB
P1
读/写
P1
CE
0P1
CE
1P1
OE
P1
CLK
P1
MRST
64K × 18
QuadPort
DSE阵列
端口1
打断
逻辑
INT
P1
文件编号: 38-06027牧师* B
第37 4
Po
r
t3
Po
2
rt
CY7C0430BV
CY7C0430CV
引脚配置
272球栅阵列(BGA )
顶视图
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
Y
LB
P1
2
I/O17
P2
3
I/O15
P2
4
I/O13
P2
5
I/O11
P2
6
I/O9
P2
7
I/O16
P1
8
I/O14
P1
9
I/O12
P1
10
I/O10
P1
11
I/O10
P4
12
I/O12
P4
13
I/O14
P4
14
I/O16
P4
15
I/O9
P3
16
I/O11
P3
17
I/O13
P3
18
I/O15
P3
19
I/O17
P3
20
LB
P4
VDD1
UB
P1
I/O16
P2
I/O14
P2
I/O12
P2
I/O10
P2
I/O17
P1
I/O13
P1
I/O11
P1
TMS
TDI
I/O11
P4
I/O13
P4
I/O17
P4
I/O10
P3
I/O12
P3
I/O14
P3
I/O16
P3
UB
P4
VDD1
A14
P1
A15
P1
CE1
P1
CE0
P1
读/写
P1
I/O15
P1
VSS2
VSS2
I/O9
P1
TCK
TDO
I/O9
P4
VSS2
VSS2
I/O15
P4
读/写
P4
CE0
P4
CE1
P4
A15
P4
A14
P4
VSS1
A12
P1
A13
P1
OE
P1
VDD2
VSS2
VSS2
VDD2
VDD
VSS
VSS
VDD
VDD2
VSS2
VSS2
VDD2
OE
P4
A13
P4
A12
P4
VSS1
A10
P1
A11
P1
MKRD
P1
CNTRD
P1
CNTRD
P4
MKRD
P4
A11
P4
A10
P4
A7
P1
A8
P1
A9
P1
CNTINT
P1
CNTINT
P4
A9
P4
A8
P4
A7
P4
VSS1
A5
P1
A6
P1
CNTINC
P1
CNTINC
P4
A6
P4
A5
P4
VSS1
A3
P1
A4
P1
MKLD
P1
CNTLD
P1
GND
[4]
GND
[4]
GND
[4]
GND
[4]
CNTLD
P4
MKLD
P4
A4
P4
A3
P4
VDD1
A1
P1
A2
P1
VDD
VDD
A2
P4
A1
P4
VDD1
A0
P1
INT
P1
CNTRST
P1
CLK
P1
GND
[4]
GND
[4]
GND
[4]
GND
[4]
CLK
P4
CNTRST
P4
INT
P4
A0
P4
A0
P2
INT
P2
CNTRST
P2
VSS
GND
[4]
GND
[4]
GND
[4]
GND
[4]
VSS
CNTRST
P3
INT
P3
A0
P3
VDD1
A1
P2
A2
P2
CLK
P2
GND
[4]
GND
[4]
GND
[4]
GND
[4]
CLK
P3
A2
P3
A1
P3
VDD1
A3
P2
A4
P2
MKLD
P2
CNTLD
P2
CNTLD
P3
MKLD
P3
A4
P3
A3
P3
VSS1
A5
P2
A6
P2
CNTINC
P2
CNTINC
P3
A6
P3
A5
P3
VSS1
A7
P2
A8
P2
A9
P2
CNTINT
P2
CNTINT
P3
A9
P3
A8
P3
A7
P3
A10
P2
A11
P2
MKRD
P2
CNTRD
P2
CNTRD
P3
MKRD
P3
A11
P3
A10
P3
VSS1
A12
P2
A13
P2
OE
P2
VDD2
VSS2
VSS2
VDD2
VDD
VSS
VSS
VDD
VDD2
VSS2
VSS2
VDD2
OE
P3
A13
P3
A12
P3
VSS1
A14
P2
A15
P2
CE1
P2
CE0
P2
读/写
P2
I/O6
P2
VSS2
VSS2
I/O0
P2
NC
NC
I/O0
P3
VSS2
VSS2
I/O6
P3
读/写
P3
CE0
P3
CE1
P3
A15
P3
A14
P3
VDD1
UB
P2
I/O7
P1
I/O5
P1
I/O3
P1
I/O1
P1
I/O8
P2
I/O4
P2
I/O2
P2
MRST
CLKBIST
I/O2
P3
I/O4
P3
I/O8
P3
I/O1
P4
I/O3
P4
I/O5
P4
I/O7
P4
UB
P3
VDD1
LB
P2
I/O8
P1
I/O6
P1
I/O4
P1
I/O2
P1
I/O0
P1
1/O7
P2
I/O5
P2
I/O3
P2
I/O1
P2
I/O1
P3
I/O3
P3
I/O5
P3
I/O7
P3
I/O0
P4
I/O2
P4
I/O4
P4
I/O6
P4
I/O8
P4
LB
P3
注意:
4.中央信息仅用于散热。它们被连接到设备V
SS
.
文件编号: 38-06027牧师* B
第37 5
查看更多CY7C0430CVPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C0430CV
    -
    -
    -
    -
    终端采购配单精选

查询更多CY7C0430CV供应信息

深圳市碧威特网络技术有限公司
 复制成功!