CY7C026A
CY7C036A16K X 16/18双端口静态RAM
CY7C026A
CY7C036A
16K X 16/18双端口静态RAM
特点
真正的双端口存储器单元允许同时
相同的内存位置的访问
16K ×16的组织( CY7C026A )
16K ×18的组织( CY7C036A )
0.35微米CMOS工艺,以获得最佳速度/功耗
高速访问:
12
[1]
/15/20
ns
低功耗运行
- 活动:我
CC
= 180 mA(典型值)
- 待机:我
SB3
α= 0.05 mA(典型值)
完全异步操作
自动断电
可扩展数据总线32/36位以上使用
使用多个时,主/从芯片选择
设备
片上仲裁逻辑
包括信号灯,允许软件握手
端口之间
INT标志的端口到端口的通信
独立的高字节和低字节控制
引脚选择主机或从机
商业和工业温度范围
提供100引脚TQFP
无铅封装
逻辑框图
读/写
L
UB
L
读/写
R
UB
R
CE
L
LB
L
OE
L
8/9
8/9
8/9
CE
R
LB
R
OE
R
[2]
I / O
8/9L
-I / O
15/17L
[3]
I / O
0L
-I / O
7/8L
I / O
控制
I / O
控制
8/9
I / O
8/9L
-I / O
15/17R
I / O
0L
-I / O
7/8R
[3]
[2]
14
A
0L
–A
13L
地址
解码
14
真正的双端口
RAM阵列
地址
解码
14
14
A
0R
–A
13R
A
0L
–A
13L
CE
L
OE
L
读/写
L
SEM
L
忙
L
INT
L
UB
L
LB
L
打断
SEMAPHORE
仲裁
[4]
[4]
A
0R
–A
13R
CE
R
OE
R
读/写
R
SEM
R
忙
R
INT
R
UB
R
LB
R
M / S
注意事项:
1.请参见第6页的负荷的情况。
2. I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备。
3. I / O
0
-I / O
7
对于x16设备; I / O
0
-I / O
8
对于X18设备。
4. BUSY是在主模式下的输出和输入从机模式。
赛普拉斯半导体公司
文件编号: 38-06046牧师* C
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2005年9月6日
CY7C026A
CY7C036A
销刀豆网络gurations
100引脚TQFP (顶视图)
SEM
L
读/写
L
I / O
9L
I / O
8L
I / O
7L
I / O
6L
I / O
5L
I / O
4L
I / O
3L
I / O
2L
I / O
1L
I / O
0L
GND
VCC
A
13L
A
12L
A
10L
A
11L
OE
L
CE
L
UB
L
LB
L
A
9L
A
8L
A
7L
75
74
73
72
71
70
69
68
67
66
65
64
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
NC
NC
NC
NC
I / O
10L
I / O
11L
I / O
12L
I / O
13L
GND
I / O
14L
I / O
15L
VCC
GND
I / O
0R
I / O
1R
I / O
2R
VCC
I / O
3R
I / O
4R
I / O
5R
I / O
6R
NC
NC
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
NC
NC
NC
A
6L
A
5L
A
4L
A
3L
A
2L
A
1L
A
0L
INT
L
忙
L
GND
M / S
忙
R
INT
R
A
0R
A
1R
A
2R
A
3R
A
4R
A
5R
NC
NC
NC
CY7C026A ( 16K ×16 )
63
62
61
60
59
58
57
56
55
54
53
52
51
OE
R
读/写
R
SEM
R
CE
R
UB
R
I / O
7R
I / O
8R
I / O
9R
LB
R
A
9R
A
8R
A
7R
I / O
10R
I / O
12R
I / O
13R
I / O
14R
I / O
15R
A
13R
A
12R
I / O
11R
GND
文件编号: 38-06046牧师* C
GND
A
10R
A
11R
A
6R
第18页2
CY7C026A
CY7C036A
销刀豆网络gurations
(续)
100引脚TQFP
顶视图
I / O
10L
I / O
9L
I / O
7L
I / O
6L
I / O
5L
I / O
4L
I / O
3L
I / O
2L
GND
I / O
1L
I / O
0L
读/写
L
SEM
L
OE
L
LB
L
A
12L
UB
L
A
10L
V
CC
CE
L
A
11L
A
9L
A
8L
A
7L
A
6L
75
NC
NC
I / O
8L
I / O
17L
I / O
11L
I / O
12L
I / O
13L
I / O
14L
GND
I / O
15L
I / O
16L
V
CC
GND
I / O
0R
I / O
1R
I / O
2R
V
CC
I / O
3R
I / O
4R
I / O
5R
I / O
6R
I / O
8R
I / O
17R
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
NC
NC
NC
A
13L
A
5L
A
4L
A
3L
A
2L
A
1L
A
0L
INT
L
忙
L
GND
M / S
忙
R
INT
R
A
0R
A
1R
A
2R
A
3R
A
4R
A
13R
NC
NC
NC
CY7C036A ( 16K ×18 )
OE
R
读/写
R
GND
SEM
R
CE
R
UB
R
I / O
7R
I / O
9R
LB
R
A
9R
A
8R
A
7R
A
6R
I / O
10R
I / O
12R
I / O
13R
I / O
14R
I / O
15R
I / O
16R
A
12R
I / O
11R
选购指南
CY7C026A
CY7C036A
-12
[1]
最大访问时间
典型工作电流
典型待机电流为我
SB1
(两个端口TTL电平)
典型待机电流为我
SB3
(这两个端口CMOS电平)
12
195
55
0.05
CY7C026A
CY7C036A
-15
15
190
50
0.05
CY7C026A
CY7C036A
-20
20
180
45
0.05
单位
ns
mA
mA
mA
文件编号: 38-06046牧师* C
GND
A
10R
A
11R
A
5R
第18页3
CY7C026A
CY7C036A
引脚德网络nitions
左侧端口
CE
L
读/写
L
OE
L
A
0L
–A
13L
I / O
0L
-I / O
17L
SEM
L
UB
L
LB
L
INT
L
忙
L
M / S
V
CC
GND
NC
CE
R
读/写
R
OE
R
A
0R
–A
13R
I / O
0R
-I / O
17R
SEM
R
UB
R
LB
R
INT
R
忙
R
正确的端口
芯片使能
读/写使能
OUTPUT ENABLE
地址
数据总线输入/输出
信号灯启用
高字节选择( I / O
8
-I / O
15
对于x16设备; I / O
9
-I / O
17
对于X18设备)
低字节选择( I / O
0
-I / O
7
对于x16设备; I / O
0
-I / O
8
对于X18设备)
中断标志
忙标志
主机或从机选择
动力
地
无连接
指邮件箱。通过这些信号被用来传递一个标志,
或标记,从一个端口到另一个时,表示一个共享
资源在使用中。旗语逻辑由八个
共享锁。只有一侧可控制锁存器
(信号量)在任何时间。信号量的控制指示
该共享资源在使用中。自动断电
功能由芯片独立地控制每一个端口上
使能引脚。
该CY7C026A和CY7C036A是100引脚薄型可用
四塑料扁平封装( TQFP )封装。
写操作
数据必须被设置为T的时间
SD
上升沿之前
读/写的,以保证有效的写入。写操作
不论是由R / W引脚控制(见写周期第1号
波形)或CE引脚(见写周期第2波) 。
对于非竞争业务需要输入summa-
聘在
表1中。
如果一个位置被一个端口,另一写入
试图读取该位置端口,一个端口到端口的流出液
延迟必须发生之前的数据被读出到输出;
否则数据读取不确定性。数据将是有效
在油口T
DDD
后的数据被呈现在其他端口上。
读操作
当读取装置,用户必须断言二者在OE
和CE引脚。数据将用T
ACE
CE或T后
美国能源部
后
OE断言。如果用户希望访问一个信号标志
然后扫描电镜引脚必须置位,代替CE引脚,并
OE也必须置位。
中断
上面的两个存储单元可以用于讯息
路过。最高的存储器位置( 3FFF )是邮箱
为正确的端口和第二高的存储器位置
( 3FFE )是邮箱为左端口。当一个端口写入
其他端口的邮箱,会产生一个中断给业主。
描述
架构
该CY7C026A和CY7C036A包括16K阵列的
16字和18位的每个双端口RAM单元,I / O和
地址线和控制信号(CE, OE , R / W) 。这些
控制引脚允许独立访问读取或写入
在内存中的任何位置。为了处理同时写入/读取
到相同的位置,一个BUSY脚被设置在每个端口上。两
中断( INT )引脚可用于端口到端口的通信
阳离子。两个信号量( SEM )控制引脚用于
分配的共享资源。通过M / S引脚,这些设备可以
功能作为主( BUSY引脚输出) ,或作为奴隶
( BUSY引脚输入) 。该器件还具有自动
掉电功能,通过CE控制。设置每个端口
与自己的输出使能控制(OE ),它允许数据以
从设备中读取。
功能说明
该CY7C026A和CY7C036A是低功耗CMOS 16K X
16/18双口静态RAM 。各仲裁方案是
包括在这些设备的多个时处理情况
处理器访问同一块数据。两个端口
规定,允许独立的异步访问
读取和写入到任意位置在存储器中。该设备可以
可以用作独立的一十八分之十六位双端口静态RAM或
多个设备可以以用作结合
三十六分之三十二位或更宽的主/从双口静态RAM 。的M / S的
销被设置用于实现36分之32位或更宽存储器
而不需要单独的主机和从机的应用
设备或额外的分立逻辑。应用领域包括:
处理器间/多处理器设计,通信
状态缓冲和双端口视频/图形内存。
每个端口都有独立的控制引脚:芯片使能( CE ) ,
读或写使能(R / W)和输出使能( OE ) 。两
提供了每个端口( BUSY和INT)的标志。忙
信号,该端口正在尝试访问相同的位置
目前正由其他端口进行访问。中断标志
( INT ),允许通过的端口或系统之间的通信
文件编号: 38-06046牧师* C
第18页4