CY7C006A
CY7C007A
CY7C017A32K / 16K ×8 , 32K ×9
双口静态RAM
CY7C006A/CY7C007A
CY7C016A/CY7C017A
32K / 16K ×8 , 32K / 16K X9
双口静态RAM
特点
真正的双端口存储器单元允许
相同的存储器位置的同时访问
16K ×8的组织( CY7C006A )
32K ×8的组织( CY7C007A )
16K ×9的组织( CY7C016A )
32K ×9的组织( CY7C017A )
0.35微米CMOS工艺,以获得最佳速度/功耗
高速访问: 12
[1]
/ 15/20纳秒
低功耗运行
- 活动:我
CC
= 180 mA(典型值)
- 待机:我
SB3
α= 0.05 mA(典型值)
完全异步操作
自动断电
可扩展数据总线16/18位以上使用
使用多个时,主/从芯片选择
设备
片上仲裁逻辑
包括信号灯,允许软件握手
端口之间
INT标志的端口到端口的通信
引脚选择主机或从机
商业温度范围
提供68引脚PLCC ( CY7C006A , CY7C007A和
CY7C017A ) , 64引脚TQFP ( CY7C006A ) ,并在80引脚
TQFP ( CY7C007A和CY7C016A )
逻辑框图
读/写
L
CE
L
OE
L
读/写
R
CE
R
OE
R
I / O
0L
-I / O
7/8L
[2]
8/9
8/9
[2]
I / O
控制
I / O
控制
I / O
0R
-I / O
7/8R
[4]
A
0L
–A
13/14L
14/15
地址
解码
14/15
真正的双端口
RAM阵列
地址
解码
14/15
14/15
A
0R
–A
13/14R
[4]
[4]
A
0L
–A
13/14L
CE
L
OE
L
读/写
L
SEM
L
忙
L
INT
L
打断
SEMAPHORE
仲裁
[3]
A
0R
–A
13/14R
CE
R
OE
R
读/写
R
SEM
R
[3]
[4]
忙
R
INT
R
有关最新信息,请访问赛普拉斯网站www.cypress.com
注意事项:
1.请参阅第7页的负荷的情况。
2. I / O
0
-I / O
7
对于X8设备; I / O
0
-I / O
8
为X9设备。
忙碌的是在主模式下的输出和输入从机模式。
4. A
0
–A
13
为16K ;一
0
–A
14
对于32K器件。
M / S
赛普拉斯半导体公司
文件编号: 38-06045牧师* C
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2005年4月11日
CY7C006A/CY7C007A
CY7C016A/CY7C017A
引脚德网络nitions
左侧端口
CE
L
读/写
L
OE
L
A
0L
–A
14L
I / O
0L
-I / O
8L
SEM
L
INT
L
忙
L
M / S
V
CC
GND
NC
CE
R
读/写
R
OE
R
A
0R
–A
14R
I / O
0R
-I / O
8R
SEM
R
INT
R
忙
R
正确的端口
芯片使能
读/写使能
OUTPUT ENABLE
地址
数据总线输入/输出( I / O
0
-I / O
7
为X8设备和I / O
0
-I / O
8
对于X9 )
信号灯启用
中断标志
忙标志
主机或从机选择
动力
地
无连接
指邮件箱。通过这些信号被用来传递一个标志,
或标记,从一个端口到另一个时,表示一个共享
资源在使用中。旗语逻辑由八个
共享锁。只有一侧可控制锁存器
(信号量)在任何时间。信号量的控制指示
该共享资源在使用中。自动断电
功能是通过一个芯片独立地控制每一个端口上
选择( CE)引脚。
该CY7C006A , CY7C007A和CY7C017A都可用
68引脚PLCC封装, CY7C006A同时有
64引脚TQFP封装,以及CY7C007A和CY7C016A也
提供80引脚TQFP封装。
写操作
数据必须被设置为T的时间
SD
上升沿之前
读/写的,以保证有效的写入。写操作
不论是由R / W引脚控制(见写周期第1号
波形)或CE引脚(见写周期第2波) 。
对于非竞争业务需要输入summa-
聘在
表1中。
如果一个位置被一个端口,另一写入
试图读取该位置端口,一个端口到端口的流出液
延迟必须发生之前的数据被读出到输出;
否则数据读取不确定性。数据将是有效
在油口T
DDD
后的数据被呈现在其他端口上。
读操作
当读取装置,用户必须断言二者在OE
和CE引脚。数据将用T
ACE
CE或T后
美国能源部
后
OE断言。如果用户希望访问一个信号标志
然后扫描电镜引脚必须置位,代替CE引脚,并
OE也必须置位。
中断
上面的两个存储单元可以用于讯息
路过。最高的存储器位置( 7FFF )是邮箱
为正确的端口和第二高的存储器位置
( 7FFE )是邮箱为左端口。当一个端口写入
第20页4
描述
架构
该CY7C006A , CY7C007A , CY7C016A和CY7C017A
包括8位和32K字32K / 16K字的阵列的
9比特的每个双端口RAM单元,I / O线和地址线,
和控制信号(CE, OE , R / W) 。这些控制引脚允许
独立的访问为读或写操作的任何位置在存储器中。对
处理同时写入/读取到相同的位置,一个BUSY引脚
设置每个端口上。两个中断(INT )引脚可被用于
端口到端口的通信。两个信号量( SEM )控制引脚
用于分配的共享资源。通过M / S引脚,所述装置
可以作为一个主( BUSY引脚输出) ,或作为奴隶
( BUSY引脚输入) 。该器件还具有自动
掉电功能,通过CE控制。每个端口上设置有其
自己的输出使能控制(OE ),它允许数据从读
该设备。
功能说明
该CY7C006A , CY7C007A , CY7C016A和CY7C017A是
低功耗CMOS 32K X 8/9和16K X 8/9双端口静态
的RAM 。不同的仲裁方案被包含在
设备处理的情况时,多个处理器访问
同一块数据。提供两个端口,允许
自主,异步访问读取和写入
在内存中的任何位置。该装置可被用作
独立的8/9位双端口静态RAM或多个设备
可以充当,16/ 18位或者更宽的组合
主/从双口静态RAM 。在M / S引脚提供了一种用于
实施无十八分之一十六位或更宽的内存应用
需要单独的主设备和从设备或附加
离散逻辑。应用领域包括处理器间/多
处理器设计,通讯状态缓冲,
双端口视频/图形内存。
每个端口都有独立的控制引脚:芯片使能( CE ) ,
读或写使能(R / W)和输出使能( OE ) 。两
提供了每个端口( BUSY和INT)的标志。忙
信号,该端口正在尝试访问相同的位置
目前正由其他端口进行访问。中断标志
( INT ),允许通过的端口或系统之间的通信
文件编号: 38-06045牧师* C
CY7C006A/CY7C007A
CY7C016A/CY7C017A
其他端口的邮箱,会产生一个中断给业主。
中断复位时,主人读取的内容
邮箱。该消息是用户定义的。
每个端口可以读取其他端口的邮箱无需重新设定
该中断。忙碌信号的有效状态(一个端口)
阻止端口中断设置为获胜端口。
此外,活跃繁忙的一个端口阻止该端口从阅读
它自己的邮箱,并且因此,复位中断它。
如果应用程序不需要消息传递,不
连接中断引脚连接到处理器的中断请求
输入引脚。的中断和其相互作用的操作
与忙碌中总结
表2中。
忙
该CY7C006A , CY7C007A , CY7C016A和CY7C017A
提供片上仲裁来解决同时内存
位置访问(争) 。如果两个端口“ CE都断言
和地址匹配时T内
PS
相互的,忙碌
逻辑将决定哪个端口访问。如果T
PS
被侵犯,
一个端口必定会获得许可的位置,但它是
无法预测哪个端口将获得许可。 BUSY意志
可以断言吨
BLA
在地址匹配后或T
BLC
经过CE是
采取低。
主/从
AM / S插头,以便通过扩大的字宽度设置
配置设备为主机或从机。在BUSY
主输出连接到的忙音输入
奴隶。这将允许该设备接口到一个主设备
无需外部元件。写从器件必须
推迟到以后的BUSY输入已解决(T
BLC
或T
BLA
),
否则,从器件芯片可在一开始写周期
争的局面。当为高电平时, M / S引脚允许
装置被用来作为一个主,因此,占线线
是输出。然后,BUSY可以用于发送仲裁
结果到一个奴隶。
信号量操作
该CY7C006A , CY7C007A , CY7C016A和CY7C017A
提供8旗语锁存器,它是独立于
双端口存储器位置。信号量是用来储备
这是在两个端口之间共享的资源。状态
信号量指示的资源在使用中。为
例如,如果左端口想要请求一个给定的资源,它
通过写入一个零到一个信号位置设置一个闩锁。左
端口然后验证它在通过阅读它设置锁定成功。
写信号后,扫描电镜或OE必须
拉高对于T
SOP
之前试图读取信号。
信号量的值将用T
SWRD
+ t
美国能源部
后
信号灯写的上升沿。如果左侧端口是
成功(读取一个零) ,它假设的共享控制
资源,否则(读一)它假设正确的端口有
控制和持续轮询信号。当右
方已经放弃了对信号量的控制(通过写
1 )中,左侧将获得的控制成功
信号量。如果左侧的不再需要的信号量,
一个被写入取消其请求。
信号灯被认定SEM LOW访问。扫描电镜
引脚作为片选信号锁存器( CE
必须保持在SEM低高) 。一
0–2
代表
信号量地址。 OE和R / W在相同的使用
方式为正常存储器存取。当读或写
信号量,其他地址引脚没有任何效果。
当写入信号,只有I / O
0
被使用。如果一个零是
写入到一个可用信号的左端口,一期一会
出现在正确的端口上的同一个信号地址。那
信号量现在只能通过侧面显示为零修改
(在这种情况下,左端口)。如果左边的端口现在放弃
通过写一个信号量控制,信号会
被设置为一对两侧。然而,如果有合适的端口有
请求信号(写了一个零),而左边的端口
有控制的,正确的端口将立即拥有
一旦离开端口释放它信号量。
表3
节目
采样信号操作。
当读取一个信号,所有的数据线输出
信号量的值。读值锁定在输出
注册,以防止信号的过程中改变状态
一个从其他端口写入。如果两个端口尝试访问
T内信号量
SPS
对方,该信号将
绝对由一方或另一方来获得,但目前还没有
保证哪一方将控制信号。
文件编号: 38-06045牧师* C
第20页5
CY7C006A
CY7C007A
CY7C017A32K / 16K ×8 , 32K ×9
双口静态RAM
CY7C006A/CY7C007A
CY7C016A/CY7C017A
32K / 16K ×8 , 32K / 16K X9
双口静态RAM
特点
真正的双端口存储器单元允许
相同的存储器位置的同时访问
16K ×8的组织( CY7C006A )
32K ×8的组织( CY7C007A )
16K ×9的组织( CY7C016A )
32K ×9的组织( CY7C017A )
0.35微米CMOS工艺,以获得最佳速度/功耗
高速访问: 12
[1]
/ 15/20纳秒
低功耗运行
- 活动:我
CC
= 180 mA(典型值)
- 待机:我
SB3
α= 0.05 mA(典型值)
完全异步操作
自动断电
可扩展数据总线16/18位以上使用
使用多个时,主/从芯片选择
设备
片上仲裁逻辑
包括信号灯,允许软件握手
端口之间
INT标志的端口到端口的通信
引脚选择主机或从机
商业温度范围
提供68引脚PLCC ( CY7C006A , CY7C007A和
CY7C017A ) , 64引脚TQFP ( CY7C006A ) ,并在80引脚
TQFP ( CY7C007A和CY7C016A )
逻辑框图
读/写
L
CE
L
OE
L
读/写
R
CE
R
OE
R
I / O
0L
-I / O
7/8L
[2]
8/9
8/9
[2]
I / O
控制
I / O
控制
I / O
0R
-I / O
7/8R
[4]
A
0L
–A
13/14L
14/15
地址
解码
14/15
真正的双端口
RAM阵列
地址
解码
14/15
14/15
A
0R
–A
13/14R
[4]
[4]
A
0L
–A
13/14L
CE
L
OE
L
读/写
L
SEM
L
忙
L
INT
L
打断
SEMAPHORE
仲裁
[3]
A
0R
–A
13/14R
CE
R
OE
R
读/写
R
SEM
R
[3]
[4]
忙
R
INT
R
有关最新信息,请访问赛普拉斯网站www.cypress.com
注意事项:
1.请参阅第7页的负荷的情况。
2. I / O
0
-I / O
7
对于X8设备; I / O
0
-I / O
8
为X9设备。
忙碌的是在主模式下的输出和输入从机模式。
4. A
0
–A
13
为16K ;一
0
–A
14
对于32K器件。
M / S
赛普拉斯半导体公司
文件编号: 38-06045牧师* C
3901北一街
圣荷西
CA 95134 408-943-2600
修订后的2005年4月11日
CY7C006A/CY7C007A
CY7C016A/CY7C017A
引脚德网络nitions
左侧端口
CE
L
读/写
L
OE
L
A
0L
–A
14L
I / O
0L
-I / O
8L
SEM
L
INT
L
忙
L
M / S
V
CC
GND
NC
CE
R
读/写
R
OE
R
A
0R
–A
14R
I / O
0R
-I / O
8R
SEM
R
INT
R
忙
R
正确的端口
芯片使能
读/写使能
OUTPUT ENABLE
地址
数据总线输入/输出( I / O
0
-I / O
7
为X8设备和I / O
0
-I / O
8
对于X9 )
信号灯启用
中断标志
忙标志
主机或从机选择
动力
地
无连接
指邮件箱。通过这些信号被用来传递一个标志,
或标记,从一个端口到另一个时,表示一个共享
资源在使用中。旗语逻辑由八个
共享锁。只有一侧可控制锁存器
(信号量)在任何时间。信号量的控制指示
该共享资源在使用中。自动断电
功能是通过一个芯片独立地控制每一个端口上
选择( CE)引脚。
该CY7C006A , CY7C007A和CY7C017A都可用
68引脚PLCC封装, CY7C006A同时有
64引脚TQFP封装,以及CY7C007A和CY7C016A也
提供80引脚TQFP封装。
写操作
数据必须被设置为T的时间
SD
上升沿之前
读/写的,以保证有效的写入。写操作
不论是由R / W引脚控制(见写周期第1号
波形)或CE引脚(见写周期第2波) 。
对于非竞争业务需要输入summa-
聘在
表1中。
如果一个位置被一个端口,另一写入
试图读取该位置端口,一个端口到端口的流出液
延迟必须发生之前的数据被读出到输出;
否则数据读取不确定性。数据将是有效
在油口T
DDD
后的数据被呈现在其他端口上。
读操作
当读取装置,用户必须断言二者在OE
和CE引脚。数据将用T
ACE
CE或T后
美国能源部
后
OE断言。如果用户希望访问一个信号标志
然后扫描电镜引脚必须置位,代替CE引脚,并
OE也必须置位。
中断
上面的两个存储单元可以用于讯息
路过。最高的存储器位置( 7FFF )是邮箱
为正确的端口和第二高的存储器位置
( 7FFE )是邮箱为左端口。当一个端口写入
第20页4
描述
架构
该CY7C006A , CY7C007A , CY7C016A和CY7C017A
包括8位和32K字32K / 16K字的阵列的
9比特的每个双端口RAM单元,I / O线和地址线,
和控制信号(CE, OE , R / W) 。这些控制引脚允许
独立的访问为读或写操作的任何位置在存储器中。对
处理同时写入/读取到相同的位置,一个BUSY引脚
设置每个端口上。两个中断(INT )引脚可被用于
端口到端口的通信。两个信号量( SEM )控制引脚
用于分配的共享资源。通过M / S引脚,所述装置
可以作为一个主( BUSY引脚输出) ,或作为奴隶
( BUSY引脚输入) 。该器件还具有自动
掉电功能,通过CE控制。每个端口上设置有其
自己的输出使能控制(OE ),它允许数据从读
该设备。
功能说明
该CY7C006A , CY7C007A , CY7C016A和CY7C017A是
低功耗CMOS 32K X 8/9和16K X 8/9双端口静态
的RAM 。不同的仲裁方案被包含在
设备处理的情况时,多个处理器访问
同一块数据。提供两个端口,允许
自主,异步访问读取和写入
在内存中的任何位置。该装置可被用作
独立的8/9位双端口静态RAM或多个设备
可以充当,16/ 18位或者更宽的组合
主/从双口静态RAM 。在M / S引脚提供了一种用于
实施无十八分之一十六位或更宽的内存应用
需要单独的主设备和从设备或附加
离散逻辑。应用领域包括处理器间/多
处理器设计,通讯状态缓冲,
双端口视频/图形内存。
每个端口都有独立的控制引脚:芯片使能( CE ) ,
读或写使能(R / W)和输出使能( OE ) 。两
提供了每个端口( BUSY和INT)的标志。忙
信号,该端口正在尝试访问相同的位置
目前正由其他端口进行访问。中断标志
( INT ),允许通过的端口或系统之间的通信
文件编号: 38-06045牧师* C
CY7C006A/CY7C007A
CY7C016A/CY7C017A
其他端口的邮箱,会产生一个中断给业主。
中断复位时,主人读取的内容
邮箱。该消息是用户定义的。
每个端口可以读取其他端口的邮箱无需重新设定
该中断。忙碌信号的有效状态(一个端口)
阻止端口中断设置为获胜端口。
此外,活跃繁忙的一个端口阻止该端口从阅读
它自己的邮箱,并且因此,复位中断它。
如果应用程序不需要消息传递,不
连接中断引脚连接到处理器的中断请求
输入引脚。的中断和其相互作用的操作
与忙碌中总结
表2中。
忙
该CY7C006A , CY7C007A , CY7C016A和CY7C017A
提供片上仲裁来解决同时内存
位置访问(争) 。如果两个端口“ CE都断言
和地址匹配时T内
PS
相互的,忙碌
逻辑将决定哪个端口访问。如果T
PS
被侵犯,
一个端口必定会获得许可的位置,但它是
无法预测哪个端口将获得许可。 BUSY意志
可以断言吨
BLA
在地址匹配后或T
BLC
经过CE是
采取低。
主/从
AM / S插头,以便通过扩大的字宽度设置
配置设备为主机或从机。在BUSY
主输出连接到的忙音输入
奴隶。这将允许该设备接口到一个主设备
无需外部元件。写从器件必须
推迟到以后的BUSY输入已解决(T
BLC
或T
BLA
),
否则,从器件芯片可在一开始写周期
争的局面。当为高电平时, M / S引脚允许
装置被用来作为一个主,因此,占线线
是输出。然后,BUSY可以用于发送仲裁
结果到一个奴隶。
信号量操作
该CY7C006A , CY7C007A , CY7C016A和CY7C017A
提供8旗语锁存器,它是独立于
双端口存储器位置。信号量是用来储备
这是在两个端口之间共享的资源。状态
信号量指示的资源在使用中。为
例如,如果左端口想要请求一个给定的资源,它
通过写入一个零到一个信号位置设置一个闩锁。左
端口然后验证它在通过阅读它设置锁定成功。
写信号后,扫描电镜或OE必须
拉高对于T
SOP
之前试图读取信号。
信号量的值将用T
SWRD
+ t
美国能源部
后
信号灯写的上升沿。如果左侧端口是
成功(读取一个零) ,它假设的共享控制
资源,否则(读一)它假设正确的端口有
控制和持续轮询信号。当右
方已经放弃了对信号量的控制(通过写
1 )中,左侧将获得的控制成功
信号量。如果左侧的不再需要的信号量,
一个被写入取消其请求。
信号灯被认定SEM LOW访问。扫描电镜
引脚作为片选信号锁存器( CE
必须保持在SEM低高) 。一
0–2
代表
信号量地址。 OE和R / W在相同的使用
方式为正常存储器存取。当读或写
信号量,其他地址引脚没有任何效果。
当写入信号,只有I / O
0
被使用。如果一个零是
写入到一个可用信号的左端口,一期一会
出现在正确的端口上的同一个信号地址。那
信号量现在只能通过侧面显示为零修改
(在这种情况下,左端口)。如果左边的端口现在放弃
通过写一个信号量控制,信号会
被设置为一对两侧。然而,如果有合适的端口有
请求信号(写了一个零),而左边的端口
有控制的,正确的端口将立即拥有
一旦离开端口释放它信号量。
表3
节目
采样信号操作。
当读取一个信号,所有的数据线输出
信号量的值。读值锁定在输出
注册,以防止信号的过程中改变状态
一个从其他端口写入。如果两个端口尝试访问
T内信号量
SPS
对方,该信号将
绝对由一方或另一方来获得,但目前还没有
保证哪一方将控制信号。
文件编号: 38-06045牧师* C
第20页5