初步
CY2XP22
水晶LVPECL时钟发生器
特点
■
■
■
■
■
■
一个LVPECL输出对
可选的倍频: X2.5或X5
外部晶振频率: 25.0 MHz的
输出频率: 62.5 MHz或125 MHz的
低RMS相位抖动频率为125 MHz ,采用25 MHz晶振
( 1.875 MHz至20 MHz的) : PS 0.4 (典型值)
相位噪声在125 MHz时:
OFFSET
1千赫
10千赫
100千赫
1兆赫
噪声功率
-117 dBc的/赫兹
-126 dBc的/赫兹
-131 dBc的/赫兹
-131 dBc的/赫兹
■
■
■
无铅8引脚TSSOP封装
电源电压: 3.3V或2.5V
商用和工业温度范围
功能说明
该CY2XP22是一个PLL(锁相环)基于高
使用外部基准性能时钟发生器
水晶。它是专门为光纤通道和千兆针对性
以太网应用。它生成一个可选的输出频率
这是2.5倍或5倍的晶振频率。一个25 MHz的晶振,
用户可以选择使用62.5 MHz或125 MHz的输出。它使用
赛普拉斯的低噪声VCO技术,实现小于1皮秒
典型RMS相位抖动。该CY2XP22具有晶体振荡器
输入接口和一个LVPECL输出对。
逻辑框图
XIN
外
水晶
XOUT
水晶
振荡器
低-N OISE
PLL
产量
分频器
CLK
CLK #
F _SEL
引脚配置
图1.引脚图 - 8引脚TSSOP
VDD
VSS
XOUT
XIN
表1.引脚定义 - 8引脚TSSOP
引脚数
1, 8
2
3, 4
5
6,7
引脚名称
VDD
VSS
XOUT , XIN
F_SEL
CLK # , CLK
动力
动力
I / O类型
1
2
3
4
8
7
6
5
VDD
CLK
CLK #
F_SEL
描述
3.3V或2.5V电源
地
并联谐振晶体界面
频率选择:看频率表
差分时钟输出
XTAL输出和输入
CMOS输入
LVPECL输出
赛普拉斯半导体公司
文件编号: 001-10229修订版* C
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2009年6月15日
[+ ]反馈
初步
CY2XP22
频率表
输入
晶体频率(MHz )
25
F_SEL
0
1
PLL倍频值
5
2.5
输出频率( MHz)的
125
62.5
绝对最大条件
参数
V
DD
V
IN[1]
T
S
T
J
ESD
HBM
UL–94
Θ
JA[2]
电源电压
输入电压, DC
温度,贮藏
温度,结
ESD保护,人体模型
可燃性等级
热阻,结到环境
JEDEC STD 22 - A114 -B
在1/8 。
0米/ s气流
为1m / s气流
2.5米/ s气流
2000
V–0
100
91
87
° C / W
相对于V
SS
非工作
描述
条件
民
–0.5
–0.5
–65
最大
4.4
V
DD
+ 0.5
150
135
单位
V
V
°C
°C
V
工作条件
参数
V
DD
T
A
T
PU
3.3V电源电压
2.5V电源电压
环境温度,商业
环境温度,工业
上电时所有V
DD
达到指定的最低电压(确保电源坡道
是单调)
描述
民
3.135
2.375
0
–40
0.05
最大
3.465
2.625
70
85
500
单位
V
V
°C
°C
ms
DC电气特性
参数
I
DD[3]
描述
工作电源电流
输出端接
测试条件
V
DD
= 3.465V ,女
OUT
= 125兆赫,
输出端接
V
DD
= 2.625V ,女
OUT
= 125兆赫,
输出端接
V
OH
V
OL
V
OD1
V
OD2
LVPECL输出高电压
LVPECL输出低电压
LVPECL峰 - 峰值输出
电压摆幅
LVPECL输出电压摆幅
(V
OH
- V
OL
)
民
–
–
典型值
–
–
–
–
–
–
最大
150
145
V
DD
–0.75
V
DD
–1.625
1000
1000
单位
mA
mA
V
V
mV
mV
V
DD
= 3.3V或2.5V ,R
TERM
= 50Ω到V
DD
–1.15
V
DD
– 2.0V
V
DD
= 3.3V或2.5V ,R
TERM
= 50Ω至
V
DD
– 2.0V
V
DD
= 3.3V或2.5V ,R
TERM
= 50Ω至
V
DD
– 2.0V
V
DD
= 2.5V ,R
TERM
= 50Ω到V
DD
–
1.5V
V
DD
–2.0
600
500
笔记
1.任何输入或IO引脚上的电压不能超过上电时的电源引脚。
2.使用Apache哨兵TI软件模拟。该板是从JEDEC标准多层导出。它可以测量76× 114 ×1.6毫米,拥有4层
铜( 2/1/1/2盎司) 。内部层为100%的铜平面,而顶层和底层有50%金属化。没有通孔被包括在模型中。
3. I
DD
包括约24毫安电流,在输出端接电阻外部消散。
文件编号: 001-10229修订版* C
第2页8
[+ ]反馈
CY2XP22
水晶LVPECL时钟发生器
特点
■
■
■
■
■
■
■
■
■
无铅8引脚TSSOP封装
电源电压: 3.3 V或2.5 V
商用和工业温度范围
一个LVPECL输出对
可选的倍频: X2.5或X5
外部晶振频率: 25.0 MHz的
输出频率: 62.5 MHz或125 MHz的
低RMS相位抖动频率为125 MHz ,采用25 MHz晶振
( 1.875 MHz至20 MHz的) : PS 0.4 (典型值)
在125 MHz的相位噪声(典型值) :
OFFSET
1千赫
10千赫
100千赫
1兆赫
噪声功率
-117 dBc的/赫兹
-126 dBc的/赫兹
-131 dBc的/赫兹
-131 dBc的/赫兹
功能说明
该CY2XP22是一个PLL(锁相环)基于高
使用外部基准性能时钟发生器
水晶。它是专门为光纤通道和千兆针对性
以太网应用。它生成一个可选的输出频率
这是2.5倍或5倍的晶振频率。一个25 MHz的晶振,
用户可以选择使用62.5 MHz或125 MHz的输出。它使用
赛普拉斯的低噪声VCO技术,实现小于1皮秒
典型RMS相位抖动。该CY2XP22具有晶体振荡器
输入接口和一个LVPECL输出对。
逻辑框图
XIN
外
水晶
XOUT
水晶
振荡器
低-NOISE
PLL
产量
分频器
CLK
CLK #
F _SEL
引脚配置
图1.引脚图 - 8引脚TSSOP
VDD
VSS
XOUT
XIN
表1.引脚定义 - 8引脚TSSOP
引脚数
1, 8
2
3, 4
5
6,7
引脚名称
VDD
VSS
XOUT , XIN
F_SEL
CLK # , CLK
动力
动力
I / O类型
1
2
3
4
8
7
6
5
VDD
CLK
CLK #
F_SEL
描述
3.3 V或2.5 V电源供电
地
并联谐振晶体界面
频率选择:看频率表
差分时钟输出
XTAL输出和输入
CMOS输入
LVPECL输出
赛普拉斯半导体公司
文件编号: 001-10229修订版* F
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2011年4月11日
[+ ]反馈
CY2XP22
频率表
输入
晶体频率(MHz )
25
F_SEL
0
1
PLL倍频值
5
2.5
输出频率( MHz)的
125
62.5
绝对最大条件
参数
V
DD
V
IN[1]
T
S
T
J
ESD
HBM
UL–94
Θ
JA[2]
电源电压
输入电压, DC
温度,贮藏
温度,结
ESD保护,人体模型
可燃性等级
热阻,结到环境
JEDEC STD 22 - A114 -B
在1/8 。
0米/ s气流
为1m / s气流
2.5米/ s气流
相对于V
SS
非工作
描述
条件
民
–0.5
–0.5
–65
–
2000
V–0
100
91
87
° C / W
最大
4.4
V
DD
+ 0.5
150
135
–
单位
V
V
°C
°C
V
工作条件
参数
V
DD
T
A
T
PU
3.3 V电源电压
2.5 V电源电压
环境温度,商业
环境温度,工业
上电时所有V
DD
达到指定的最低电压(确保电源坡道
是单调)
描述
民
3.135
2.375
0
–40
0.05
最大
3.465
2.625
70
85
500
单位
V
V
°C
°C
ms
DC电气特性
参数
I
DD
描述
工作电源电流
输出未结束
测试条件
V
DD
= 3.465 V,F
OUT
= 125兆赫,
输出未结束
V
DD
= 2.625 V,F
OUT
= 125兆赫,
输出未结束
I
DDT
工作电源电流
输出端接
V
DD
= 3.465 V,F
OUT
= 125兆赫,
输出端接
V
DD
= 2.625 V,F
OUT
= 125兆赫,
输出端接
V
OH
V
OL
LVPECL输出高电压
LVPECL输出低电压
民
–
–
–
–
典型值
–
–
–
–
–
–
最大
125
120
150
145
V
DD
–0.75
V
DD
–1.625
单位
mA
mA
mA
mA
V
V
V
DD
= 3.3 V或2.5 V ,R
TERM
= 50Ω到V
DD
–1.15
V
DD
– 2.0 V
V
DD
= 3.3 V或2.5 V ,R
TERM
= 50Ω至
V
DD
– 2.0 V
V
DD
–2.0
笔记
1.任何输入或IO引脚上的电压不能超过上电时的电源引脚。
2.使用Apache哨兵TI软件模拟。该板是从JEDEC标准多层导出。它可以测量76× 114 ×1.6毫米,拥有4层
铜( 2/1/1/2盎司) 。内部层为100%的铜平面,而顶层和底层有50%金属化。没有通孔被包括在模型中。
文件编号: 001-10229修订版* F
第10 2
[+ ]反馈