CY2HH8110
引脚说明
[1]
针
6
IN
30, 27, 26, 23, 22, 19, 18, Q(1:10)
15, 14, 11
4
OE
名字
I
O
我, PD
I / O
TYPE
HSTL
HSTL
LVCMOS
描述
HSTL参考时钟输入
HSTL时钟输出
输出使能/禁止输入。
当举行
低,输出使能。设置为高电平时,所有的
输出被禁止低。
1.5V电源
[2]
共同点
1 , 3 , 7 , 12 , 13 , 20 , 21 , 28 , VDD
29
2, 5, 8, 9, 10, 16, 17, 24,
25, 31, 32
GND
供应
供应
VDD
地
注意事项:
1, PD =内部上拉下来。
2. 0.1 uF的旁路电容应放置在尽可能靠近每个电源正极引脚( < 0.2“ ) 。如果这些旁路电容不能靠近引脚的
高频滤波特性将被跟踪的引线电感被取消。
文件编号: 38-07556牧师**
第2 7
CY2HH8110
绝对最大条件
参数
V
DD
V
DD
V
IN
V
OUT
V
TT
LU
R
PS
T
S
T
A
T
J
JC
JA
ESD
H
FIT
描述
直流电源电压
直流工作电压
直流输入电压
直流输出电压
输出端接电压
闭锁抗扰度
电源的纹波
温度,贮藏
温度,工作环境
温度,结
耗散,结到外壳
耗散,结到环境
ESD保护(人体
模型)
故障时间
生产测试
实用
纹波频率< 100千赫
非官能
实用
实用
实用
实用
1600
10
–65
0
200
150
+150
+85
+150
42
105
实用
相对于V
SS
与或V
DD
应用的
相对于V
SS
条件
分钟。
–0.5
1.35
-0.5
–0.5
马克斯。
2.5
1.65
V
DD
+ 0.5
V
DD
+ 0.5
V
DD
÷
2
单位
V
V
V
V
V
mA
MVP -P
°C
°C
°C
° C / W
° C / W
V
PPM
多个电源:
对任何输入或I / O引脚上的电压不能超过电期间的电源引脚。电源排序不是必需的。
DC电气规格
(V
DD
= 1.5V ± 8 % ,T
A
= 0°C至+ 85°C )
参数
V
IL
V
IH
V
IL
V
IH
V
OL
V
OH
I
IL
I
IH
I
DDQ
I
DD
C
IN
C
OUT
Z
OUT
描述
输入电压,低
输入电压,高
输入电压,低
输入电压,高
输出电压,低
[3]
输出电压,高
[3]
输入电流,低
输入电流,
[4]
条件
HSTL输入,V
REF
= 0.75V
OE #输入
I
OL
= 16毫安
I
OH
= -16毫安
V
IL
= V
SS
V
IH
= V
DD
V
IN
= 0V ,输出禁用
输出负载@ 62.5兆赫
分钟。
–0.30
0.85
-0.30
0.7 * V
DD
-0.3
1.0
–
–
–
–
–
–
–
典型值。
–
–
–
–
–
–
–
–
–
215
–
4.5
25
马克斯。
0.65
1.80
0.3 * V
DD
V
DD
+ 0.3
0.4
V
DD
+ 0.3
–10
100
1
250
6
6
–
单位
V
V
V
V
V
V
A
A
mA
mA
pF
pF
高
[4]
静态电源电流
动态电源电流
输入引脚电容
输出引脚电容
输出阻抗
AC电气规格
(V
DD
= 1.5V ± 8 % ,T
A
= 0°C至+ 85°C )
[5]
参数
f
in
V
IL
(AC)的
V
IH
(AC)的
t
r
, t
f
DC
描述
输入频率
交流输入高电压
AC输入低电压
输出上升/下降时间
[6]
输出占空比
V
REF
=V
DD
/ 2 ,内部电压
参考
20 %至80%
FOUT < 100兆赫
FOUT > 100兆赫
条件
分钟。
–
0.95
–
0.3
48
45
典型值。
–
–
–
–
–
–
0.55
1.5
52
55
马克斯。
150
单位
兆赫
V
V
ns
%
注意事项:
3.驱动50Ω串联端接或对称的双并行端接传输线V的终止电压
TT
.
4.输入上拉下拉电阻影响输入电流。
5. AC特性适用于串联或并联输出端接至V
TT
。参数是通过表征保证,不是100 %测试。
6. TR / TF时间更快并行端接负载。
文件编号: 38-07556牧师**
第3页7