CY2DL1510
1:10差分LVDS扇出缓冲器
特点
■
■
■
■
■
■
■
■
■
■
功能说明
该CY2DL1510是一款超低噪声,低偏移,
低传播延迟1时10分差分LVDS扇出缓冲器
有针对性地满足高速时钟的要求
分发应用。片内100 Ω输入端接
电阻减小了电路板元件数量,而同步
时钟使能功能可确保无干扰的输出转换
在启用和禁用时间。该设备具有充分
被优化以实现差分内部构架
低附加抖动,低偏移的最高工作频率
1.5 GHz的。
低电压差分信号( LVDS)输入,带有片上100 Ω
输入端接电阻
十大输出差分LVDS
40 ps的最大输出至输出偏斜
600 - ps的最大传播延迟
0.11 ps的最大附加RMS在156.25 MHz的相位抖动
(12千赫至20兆赫的偏移)
高达1.5GHz的操作
同步时钟使能功能
32引脚薄型四方扁平封装( TQFP )封装
2.5 V或3.3 V工作电压
[1]
商用和工业温度范围
逻辑框图
Q0
Q0#
Q1
Q1#
V
DD
V
SS
Q2
Q2#
Q3
Q3#
IN
IN#
100
Q4
Q4#
Q5
Q5#
V
DD
100k
Q
D
CLK_EN
Q6
Q6#
Q7
Q7#
V
BB
Q8
Q8#
Q9
Q9#
记
1.输入交流耦合电容所需要的电压转换应用。
赛普拉斯半导体公司
文件编号: 001-54863修订版* H
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2011年2月25日
[+ ]反馈
CY2DL1510
目录
引脚分配................................................. ............................. 3
绝对最大额定值............................................ 4
工作条件................................................ 4 .......
DC电气规格............................................ 5
AC电气规格............................................ 6
订购信息................................................ ...... 10
订购代码定义........................................... 10
包装尺寸................................................ ........ 11
与缩略语................................................. ....................... 12
文档约定................................................ 12
文档历史记录页............................................... .. 13
销售,解决方案和法律信息...................... 15
全球销售和设计支持....................... 15
产品................................................. ................... 15
的PSoC解决方案................................................ ......... 15
文件编号: 001-54863修订版* H
分页: 15 2
[+ ]反馈
CY2DL1510
引脚配置
图1.引脚图 - CY2DL1510
Q3#
Q5#
Q4#
Q6
18
Q6#
17
16
15
14
V
DD
Q7
Q7#
Q8
Q8#
Q9
Q9#
V
DD
13
12
11
10
9
1
2
CLK_EN
3
4
5
6
7
8
V
SS
Q3
Q4
Q5
20
24
V
DD
Q2#
Q2
Q1#
Q1
Q0#
Q0
V
DD
25
26
27
28
29
30
31
32
23
22
21
19
CY2DL1510
表1.引脚定义
PIN号
引脚名称
PIN TYPE
描述
1, 9, 16, 25, 32
2
V
DD
CLK_EN
动力
输入
V
DD
电源
同步时钟使能。低电压的互补金属氧化物
半导体( LVCMOS ) /低压晶体管 - 晶体管逻辑( LVTTL ) 。
当CLK_EN =低,Q ( 0 : 9 )输出保持低电平, Q( 0 : 9 ) #输出
举高
无连接
LVDS的参考电压输出
LVDS输入时钟
LVDS互补的输入时钟
地
LVDS互补输出时钟
LVDS输出时钟
3, 4
5
6
7
8
NC
V
BB
IN
IN#
V
SS
产量
输入
输入
动力
产量
产量
10,12,14,17,19,21, Q(0:9)#
23,26,28,30
11,13,15,18,20,22, Q(0:9)
24,27,29,31
文件编号: 001-54863修订版* H
IN#
NC
NC
V
BB
IN
第15 3
[+ ]反馈
CY2DL1510
绝对最大额定值
参数
描述
条件
民
最大
单位
V
DD
V
IN[2]
V
OUT[2]
T
S
ESD
HBM
L
U
UL–94
MSL
电源电压
输入电压,相到V
SS
直流输出或I / O电压,相对于V
SS
储存温度
静电放电( ESD)保护
(人体模型)
闭锁
可燃性等级
湿度敏感度等级
无功能
无功能
无功能
无功能
JEDEC STD 22 - A114 -B
–0.5
–0.5
–0.5
–55
2000
4.6
较小的4.0
或V
DD
+ 0.4
较小的4.0
或V
DD
+ 0.4
V
V
V
°C
V
150
–
达到或超过JEDEC规格
JESD78B IC闩锁测试
在1/8 。
V–0
3
工作条件
参数
描述
条件
民
最大
单位
V
DD
T
A
t
PU
电源电压
工作环境温度
电源斜坡时间
2.5 V电源
3.3 V电源
广告
产业
电时间为V
DD
到达
最小额定电压(电源
坡道必须是单调的。 )
2.375
3.135
0
–40
0.05
2.625
3.465
70
85
500
V
V
°C
°C
ms
记
2.任何I / O引脚上的电压不能超过电期间的电源引脚。不需要电源排序。
文件编号: 001-54863修订版* H
第15 4
[+ ]反馈
CY2DL1510
DC电气规格
(V
DD
= 3.3V ±5%或2.5 V ±5% ;牛逼
A
= 0 ° C至70 ° C(商业)或-40 ° C至85°C (工业级) )
参数
描述
条件
民
最大
单位
I
DD
V
IH1
V
IL1
V
IH2
V
IL2
V
IH3
V
IL3
V
ID[5]
V
ICM
I
IH
I
IL
V
PP
Δ
V
OCM
工作电源电流
输入高电压, LVDS输入时钟,
IN和IN#
输入低电压, LVDS输入时钟,
IN和IN#
输入高电压, CLK_EN
输入低电压, CLK_EN
输入高电压, CLK_EN
输入低电压, CLK_EN
输入差分幅度
输入共模电压
输入大电流,所有输入
低输入电流,所有输入
LVDS差分输出电压峰
高峰,单端
所有的LVDS输出终止了与100
Ω
负载
[3, 4]
–
–
–0.3
125
V
DD
+ 0.3
–
V
DD
+ 0.3
0.8
V
DD
+ 0.3
0.7
0.8
V
DD
– 0.2
150
–
470
50
1.375
120
140
3
mA
V
V
V
V
V
V
V
V
μ
A
μ
A
V
DD
= 3.3 V
V
DD
= 3.3 V
V
DD
= 2.5 V
V
DD
= 2.5 V
SEE
科幻gure 3
第7页
SEE
科幻gure 3
第7页
输入= V
DD[6]
输入= V
SS[6]
V
DD
= 3.3 V或2.5 V ,
R
TERM
= 100
Ω
Q和Q #对之间
[3, 7]
2.0
–0.3
1.7
–0.3
0.4
0.5
–
–150
250
–
1.125
80
mV
mV
V
Ω
改变V
OCM
互补V之间
DD
= 3.3 V或2.5 V ,
输出国家
R
TERM
= 100
Ω
Q和Q #对之间
[3, 7]
输出参考电压
片上差分输入端接
电阻器
内部上拉电阻,
LVCMOS逻辑输入
输入电容
CLK_EN销
测量每针10兆赫
0至150
μ
A输出电流
V
BB
R
TERM
R
P
C
IN
60
–
k
Ω
pF
笔记
3.参考
图2
第7页。
4. I
DD
包括在输出端接电阻外部电流消耗。
5. V
ID
最低400 mV的要求,以满足所有输出AC电气规格。该设备的功能与V
ID
最小值大于200毫伏。
6.正向电流流入输入引脚,负电流流出输入引脚。
7.请参阅
图4
第7页。
文件编号: 001-54863修订版* H
第15个5
[+ ]反馈