添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第861页 > CY29352_07
CY29352
2.5V或3.3V , 200兆赫, 11路输出
零延迟缓冲器
特点
输出频率范围: 16.67 MHz至200 MHz的
输入频率范围: 16.67 MHz至200 MHz的
2.5V或3.3V操作
拆分2.5V / 3.3V输出
± 2 %最大输出占空比变化
11时钟输出:驱动多达22个时钟线
LVCMOS的参考时钟输入
125 ps的最大输出输出扭曲
PLL旁路模式
流传意识到
输出使能/禁用
引脚MPC9352和MPC952兼容
工业温度范围: -40 ° C至+ 85°C
32引脚1.0毫米TQFP封装
描述
该CY29352是一款低电压高性能的200 MHz的
基于PLL的设计用于高速时钟的零延迟缓冲器
分发应用。
该CY29352设有LVCMOS的参考时钟输入,并
提供了在3银行5 ,4和2 11输出分配
输出。 A银行通过4或6 ,而银行把VCO输出
B 4分和2组C除以2和4%
SEL ( A:C )的设置,请参见
表2中, “功能表”,第2页。
这些分频器允许输出到3输入比率:1,2 :1,3 :2,1 :1,
2: 3,1: 2和1:3 。每个LVCMOS兼容输出驱动50Ω
串联或并联端接的传输线。对于系列
端接的传输线,每个输出驱动一个或两个
跟踪给该装置的1点22的有效的扇出。
PLL被确保稳定,如果VCO的被配置为运行
在200兆赫到500兆赫。这允许一个宽范围的
输出频率从16.67兆赫至200兆赫。对于正常
操作时,外部反馈输入, FB_IN ,被连接到
一个输出。内部VCO以倍数运行
输入的参考时钟由反馈分频器设定,见
表1中, “频率表”,第2页。
当PLL_EN #是高电平时, PLL被旁路和参考
时钟直接提供输出分频器。这个模式是完全静态的
和最小的输入时钟频率指定不
适用。
框图
PLL_EN #
REFCLK
FB_IN
LPF
÷4 /
÷6
引脚配置
探测器
VCO
200-500MHz
÷2
QA0
QA1
QA2
QA3
QA4
32
31
30
29
28
27
26
25
VCO_SEL
SELC
SELB
拉美经济体系
MR / OE #
REFCLK
AVSS
FB_IN
1
2
3
4
5
6
7
8
24
23
22
21
20
19
18
17
VDDQC
QC1
QC0
VSS
VSS
QB3
QB2
VDDQB
VCO_SEL
拉美经济体系
÷4 /
÷2
CY29352
QB0
QB1
SELB
VSS
QB1
QB0
VDDQB
VDDQA
QA4
QA3
VSS
QB3
PLL_EN #
AVDD
VDD
QA0
VSS
QA1
QA2
VDDQA
÷2 /
÷4
QC0
QC1
SELC
MR / OE #
赛普拉斯半导体公司
文件编号: 38-07476修订版**
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2007年1月26日
[+ ]反馈
9
10
11
12
13
14
15
16
QB2
CY29352
引脚说明
[1]
6
22, 23, 26, 27
30, 31
8
名字
REFCLK
QB (0 :3)的
QC(0,1)
FB_IN
O
O
O
我, PD
I / O
我, PD
TYPE
LVCMOS
LVCMOS
LVCMOS
LVCMOS
LVCMOS
参考时钟输入。
时钟输出组A.
时钟输出的银行B.
时钟输出的银行C.
反馈时钟输入。
连接到用于正常操作的输出。
该输入应该在相同的电压轨作为输入参考
时钟。看
表1中。
VCO分频器选择输入。
SEE
表2中。
主复位/输出启用/禁用输入。
SEE
表2中。
PLL使能/禁止输入。
SEE
表2中。
频率选择输入,银行( A:C ) 。
SEE
表2中。
2.5V或3.3V电源对银行A输出时钟。
[2,3]
2.5V或3.3V电源对银行B输出时钟。
[2,3]
2.5V或3.3V电源对银行C的输出时钟。
[2,3]
2.5V或3.3V PLL电源。
[2,3]
2.5V或3.3V电源的核心和投入。
[2,3]
模拟地。
共同点。
描述
12 ,14,15 ,18,19的QA (0: 4)
1
5
9
2, 3, 4
16, 20
21, 25
32
10
11
7
VCO_SEL
MR / OE #
PLL_EN #
SEL ( A:C )
V
DDQA
V
DDQB
V
DDQC
AV
DD
V
DD
AV
SS
我, PD
我, PD
我, PD
我, PD
供应
供应
供应
供应
供应
供应
供应
LVCMOS
LVCMOS
LVCMOS
LVCMOS
V
DD
V
DD
V
DD
V
DD
V
DD
13, 17, 24, 28, 29 V
SS
表1.频率表
VCO_SEL
0
0
0
1
1
1
表2.功能表
控制
VCO_SEL
PLL_EN #
MR / OE #
拉美经济体系
SELB
SELC
默认
0
0
0
0
0
0
反馈输出
分频器
÷2
÷4
÷6
÷2
÷4
÷6
VCO
输入时钟* 2
输入时钟* 4
输入时钟* 6
输入时钟* 4
输入时钟* 8
输入时钟* 12
输入频率范围
( AVDD = 3.3V )
100兆赫到200兆赫
50兆赫至125兆赫
33.33 MHz至83.33 MHz的
50兆赫至125兆赫
25 MHz至62.5 MHz的
16.67 MHz至41.67 MHz的
输入频率范围
( AVDD = 2.5V )
100兆赫到200兆赫
50兆赫至100兆赫
33.33 MHz至66.67 MHz的
50兆赫至100兆赫
25 MHz到50 MHz的
16.67 MHz至33.33 MHz的
0
VCO
VCO
÷
2
1
使能PLL 。 VCO的输出连接Bypass模式下, PLL禁用。输入时钟
到输出分频器
连接到输出分频器
输出启用
QA = VCO
÷
4
QB = VCO
÷
4
QC = VCO
÷
2
输出禁用(三态) ,在运行VCO
它的最小频率
QA = VCO
÷
6
QB = VCO
÷
2
QC = VCO
÷
4
笔记
1, PD =内部上拉下来。
2.一个0.1μF的旁路电容应放置在尽可能靠近每个电源正极引脚( < 0.2“ ) 。如果这些旁路电容不能靠近引脚的
高频滤波特性将通过迹线的引线电感被取消。
3. AV
DD
和V
DD
脚都必须连接到电源电平,其至少比Ⅴ的相等或更高
DDQA
, V
DDQB
和V
DDQC
电源引脚。
文件编号: 38-07476修订版**
第2 9
[+ ]反馈
CY29352
绝对最大条件
参数
描述
条件
最大
单位
V
DD
V
DD
V
IN
V
OUT
V
TT
LU
R
PS
T
S
T
A
T
J
JC
JA
ESD
H
FIT
直流电源电压
直流工作电压
直流输入电压
直流输出电压
输出端接电压
闭锁抗扰度
电源的纹波
温度,贮藏
温度,工作环境
温度,结
耗散,结到外壳
耗散,结到环境
ESD保护(人体模型)
故障时间
生产测试
实用
纹波频率< 100千赫
非功能性
实用
实用
实用
实用
实用
相对于V
SS
相对于V
SS
–0.3
2.375
–0.3
–0.3
200
5.5
3.465
V
DD
+ 0.3
V
DD
+ 0.3
V
DD
÷
2
150
V
V
V
V
V
mA
MVP -P
°C
°C
°C
° C / W
° C / W
PPM
–65
–40
+150
+85
155
42
105
2000
10
DC参数
(V
DD
= 2.5V ±5% ,T
A
= -40 ° C至+ 85°C )
参数
V
IL
V
IH
V
OL
V
OH
I
IL
I
IH
I
DDA
I
DDQ
I
DD
C
IN
Z
OUT
描述
输入电压,低
输入电压,高
输出电压,低
[4]
输出电压,
[4]
输入电流,低
输入电流,高
[5]
PLL电源电流
静态电源电流
动态电源电流
输入引脚电容
输出阻抗
LVCMOS
LVCMOS
I
OL
= 15毫安
I
OH
= -15毫安
V
IL
= V
SS
V
IL
= V
DD
AV
DD
所有V
DD
除了AV销
DD
5
3
170
4
17–20
1.8
–10
100
10
5
1.7
条件
典型值
最大
0.7
V
DD
+ 0.3
0.6
单位
V
V
V
V
μA
μA
mA
mA
mA
pF
Ω
笔记
4.驾驶一个并行端接50Ω传输线V的终止电压
TT
。另外,每路输出可驱动两个串联50Ω端接
传输线。
5.输入上拉下拉电阻影响的输入电流。
文件编号: 38-07476修订版**
第3 9
[+ ]反馈
CY29352
DC参数
(V
DD
= 3.3V ±5% ,T
A
= -40 ° C至+ 85°C )
参数
描述
条件
典型值
最大
单位
V
IL
V
IH
V
OL
V
OH
I
IL
I
IH
I
DDA
I
DDQ
I
DD
C
IN
Z
OUT
输入电压,低
输入电压,高
输出电压,低
[4]
输出电压,
[4]
LVCMOS
LVCMOS
I
OL
= 24毫安
I
OL
= 12毫安
I
OH
= -24毫安
V
IL
= V
SS
V
IL
= V
DD
AV
DD
所有V
DD
除了AV销
DD
5
3
240
4
14–17
2.4
2.0
0.8
V
DD
+ 0.3
0.55
0.30
V
V
V
V
输入电流,低
输入电流,高
[5]
PLL电源电流
静态电源电流
动态电源电流
输入引脚电容
输出阻抗
–10
100
10
5
μA
μA
mA
mA
mA
pF
Ω
AC参数
[6]
(V
DD
= 2.5V ±5% ,T
A
= -40 ° C至+ 85°C )
参数
f
VCO
f
in
描述
VCO频率
输入频率
÷2
反馈
÷4
反馈
÷6
反馈
÷8
反馈
÷12
反馈
旁路模式( PLL_EN # = 1 )
f
refDC
t
r
, t
f
f
最大
输入占空比
TCLK输入上升/下降时间
最大输出频率
0.7V至1.7V
÷2
产量
÷4
产量
÷6
产量
÷8
产量
÷12
产量
DC
t
r
, t
f
t
(φ)
t
SK ( O)
输出占空比
输出上升/下降时间
传播延迟(静态相
偏移量)
输出至输出扭曲
f
最大
< 100兆赫
f
最大
> 100兆赫
0.6V至1.8V
TCLK到FB_IN ,同样的V
DD
,
不包括抖动
内银歪斜
100
50
33.33
25
16.67
47
44
0.1
-100
条件
200
100
50
33.33
25
16.67
0
25
典型值
最大
400
200
100
66.67
50
33.33
200
75
1.0
200
100
66.67
50
33.33
53
56
1.0
100
125
ns
ps
ps
%
%
ns
兆赫
单位
兆赫
兆赫
6. AC特点,适用于50Ω到V并行输出端接
TT
。输出是在相同的电源电压,除非另有说明。参数
通过特性保证,不是100 %测试。
文件编号: 38-07476修订版**
第4页第9
[+ ]反馈
CY29352
AC参数
[6]
(V
DD
= 2.5V ±5% ,T
A
= -40 ° C至+ 85°C )
参数
t
SK ( B)
描述
银行对银行斜
条件
银行在相同的电压,相同
频率
银行在相同的电压,
不同的频率
t
PLZ , HZ
t
PZL ,ZH
BW
输出禁止时间
输出使能时间
PLL的闭环带宽
( -3分贝)
÷2
反馈
÷4
反馈
÷6
反馈
÷8
反馈
÷12
反馈
t
JIT ( CC )
t
JIT ( PER )
t
JIT ( φ )
t
LOCK
周期到周期抖动
周期抖动
I / O的相位抖动
最大PLL锁定时间
同频
多频
同频
多频
VCO < 300兆赫
VCO > 300兆赫
150
100
1
ms
2
1 - 1.5
0.6
0.75
0.5
100
300
100
150
ps
ps
ps
典型值
最大
175
225
8
10
ns
ns
兆赫
单位
ps
AC参数
[6]
(V
DD
= 3.3V ±5% ,T
A
= -40 ° C至+ 85°C )
参数
f
VCO
f
in
描述
VCO频率
输入频率
÷2
反馈
÷4
反馈
÷6
反馈
÷8
反馈
÷12
反馈
旁路模式( PLL_EN # = 1 )
f
refDC
t
r
, t
f
f
最大
输入占空比
TCLK输入上升/下降时间
最大输出频率
0.8V至2.0V
÷2
产量
÷4
产量
÷6
产量
÷8
产量
÷12
产量
DC
t
r
, t
f
t
(φ)
t
SK ( O)
输出占空比
输出上升/下降时间
传播延迟(静态相
偏移量)
输出至输出扭曲
f
最大
< 100兆赫
f
最大
> 100兆赫
0.55V至2.4V
TCLK到FB_IN ,同样的V
DD
,
不包括抖动
每一个银行内部歪斜
100
50
33.33
25
16.67
48
44
0.1
–100
条件
200
100
50
33.33
25
16.67
0
25
典型值
最大
500
200
125
83.33
62.5
41.67
200
75
1.0
200
125
83.33
62.5
41.67
52
56
1.0
200
125
ns
ps
ps
第5 9
%
%
ns
兆赫
单位
兆赫
兆赫
文件编号: 38-07476修订版**
[+ ]反馈
查看更多CY29352_07PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY29352_07
    -
    -
    -
    -
    终端采购配单精选

查询更多CY29352_07供应信息

深圳市碧威特网络技术有限公司
 复制成功!