添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第166页 > CY28419ZCT
CY28419
时钟合成器与差分SRC和
CPU输出
特点
CK409B-compliant
支持Intel奔腾
4型处理器
可选的CPU频率
3.3V电源
十份PCI时钟
两个副本48 MHz的时钟
3V66的五人副本与一个可选VCH
四个差分CPU时钟对
一个差分SRC时钟
I
2
支持C具有回读功能
最大的理想利盟扩频资料
电磁干扰(EMI)的减少
56 -pin SSOP封装
中央处理器
x4
SRC
x1
3V66
x5
PCI
x 10
REF
x2
48M
x2
框图
XIN
XOUT
引脚配置
VDD_REF
REF0 : 1
VDD_CPU
CPUT (0 :3), CPUC (0 :3)的
VDD_SRC
SRCT , SRCC
[1]
XTAL
OSC
PLL 1
PLL的参考频率
分频器
FS_ ( A:B )
VTT_PWRGD #
IREF
VDD_3V66
3V66_(0:3)
PLL2
2
VDD_PCI
PCIF (0 :2)的
PCI ( 0:6 )
3V66_4/VCH
PD #
VDD_48MHz
DOT_48
USB_48
SDATA
SCLK
I
2
C
逻辑
REF_0
REF_1
VDD_REF
XIN
XOUT
VSS_REF
PCIF0
PCIF1
PCIF2
VDD_PCI
VSS_PCI
PCI0
PCI1
PCI2
PCI3
VDD_PCI
VSS_PCI
PCI4
PCI5
PCI6
PD #
3V66_0
3V66_1
VDD_3V66
VSS_3V66
3V66_2
3V66_3
SCLK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
FS_B
VDD_A
VSS_A
VSS_IREF
IREF
FS_A
CPUT3
CPUC3
VDD_CPU
CPUT2
CPUC2
VSS_CPU
CPUT1
CPUC1
VDD_CPU
CPUT0
CPUC0
VSS_SRC
SRCT
SRCC
VDD_SRC
VTT_PWRGD #
VDD_48
VSS_48
DOT_48
USB_48
SDATA
3V66_4/VCH
SSOP-56
CY28419
注意:
标有1信号[ * ]和[ ** ]具有内部上拉和下拉电阻,分别。
赛普拉斯半导体公司
文件编号: 38-07444牧师* D
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年2月5日
CY28419
引脚说明
PIN号
1,2
4
引脚名称
REF (0: 1)
XIN
PIN TYPE
O, SE
I
引脚说明
参考时钟。
3.3V 14.318 -的Mz时钟输出。
晶体连接或外部参考频率输入。
该引脚具有双重
功能。它可以被用作一个外部14.318 MHz的晶体振荡器连接,或作为
外部参考频率输入。
水晶连接。
连接外部14.318 MHz的晶振输出。
CPU时钟输出。
微分CPU时钟输出。看
表1
频率config-
uration 。
CPU时钟输出。
微分CPU时钟输出。看
表1
频率config-
uration 。
差分串行参考时钟。
66 MHz的时钟输出。
3.3V 66 MHz的时钟从内部VCO 。
48- / 66 - MHz的时钟输出。
通过SMBus的3.3V可选择的是66或48兆赫。
自由运行PCI输出。
33 MHz的时钟从3V66分频。
PCI时钟输出。
33 MHz的时钟从3V66分频。
固定的48 - MHz时钟输出。
固定的48 - MHz时钟输出。
3.3V LVTTL输入CPU的频率选择。
目前的参考。
精密电阻连接到该引脚连接到
内部电流基准。
3.3V LVTTL输入掉电#低电平有效。
3.3V的LVTTL输入是用于锁存FS0输入一个电平敏感频闪
(活动
低) 。
SMBus兼容SDATA 。
SMBus兼容SCLOCK 。
地面为参考电流。
3.3V电源的PLL 。
地面PLL 。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
5
41,44,47,50
40,43,46,49
38, 37
22,23,26,27
29
7,8,9
XOUT
CPUT (0 :3)的
CPUC (0 :3)的
SRCT , SRCC
3V66(3:0)
3V66_4VCH
PCIF (0 :2)的
O, SE
O, DIF
O, DIF
O, DIF
O, SE
O, SE
O, SE
O, SE
O, SE
O, SE
I
I
我, PU
I
I / O
I
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
12,13,14,15 ,PCI ( 0:6 )
18,19,20
31,
32
51,56
52
21
35
30
28
53
55
54
42,48
45
36
39
34
33
10,16
11,17
24
25
3
6
USB_48
DOT_48
FS_A , FS_B
IREF
PD #
VTT_PWRGD #
SDATA
SCLK
VSS_IREF
VDD_A
VSS_A
VDD_CPU
VSS_CPU
VDD_SRC
VSS_SRC
VDD_48
VSS_48
VDD_PCI
VSS_PCI
VDD_3V66
VSS_3V66
VDD_REF
VSS_REF
文件编号: 38-07444牧师* D
第16页2
CY28419
频率选择引脚( FS_A , FS_B )
主时钟频率的选择是通过将所获得的
适当的逻辑电平,以FS_A和FS_B输入之前
VTT_PWRGD #断言(所看到的时钟合成器) 。
当VTT_PWRGD #被采样低的时钟芯片
(表示处理器VTT电压是稳定的) ,时钟芯片
样品的FS_A和FS_B输入值。对于所有的逻辑电平
FS_A和FS_B除了MID的, VTT_PWRGD #采用
在这一次的有效低一次性功能
表1.频率选择表( FS_A FS_B )
FS_A
0
0
0
1
1
1
FS_B
0
MID
1
0
1
MID
中央处理器
100兆赫
REF / N
200兆赫
133兆赫
166兆赫
高阻
SRC
100/200 MHz的
REF / N
100/200 MHz的
100/200 MHz的
100/200 MHz的
高阻
3V66
66兆赫
REF / N
66兆赫
66兆赫
66兆赫
高阻
PCIF / PCI
33兆赫
REF / N
33兆赫
33兆赫
33兆赫
高阻
REF0
14.3兆赫
REF / N
14.3兆赫
14.3兆赫
14.3兆赫
高阻
REF1
14.31 MHz的
REF / N
14.31 MHz的
14.31 MHz的
14.31 MHz的
高阻
USB / DOT
48兆赫
REF / N
48兆赫
48兆赫
48兆赫
高阻
VTT_PWRGD #采样为低,所有进一步的
VTT_PWRGD # , FS_A和FS_B变化将被忽略。在
其中, FS_B处于中等水平时, VTT_PWRGD #是这样的
采样为低电平时,时钟芯片将采用“测试时钟模式” 。
一旦“测试时钟模式”已被调用,所有进一步的FS_B
转换将被忽略, FS_A将异步
为Hi-Z和REF / N模式之间进行选择。退出测试模式
通过循环功率与FS_B在高或低来实现
状态。
表2.频率选择表( FS_A FS_B )的SMBus位字节5 6 = 1
FS_A
0
0
1
1
FS_B
0
1
0
1
中央处理器
200兆赫
400兆赫
266兆赫
333兆赫
SRC
100/200 MHz的
100/200 MHz的
100/200 MHz的
100/200 MHz的
3V66
66兆赫
66兆赫
66兆赫
66兆赫
PCIF / PCI
33兆赫
33兆赫
33兆赫
33兆赫
REF0
14.3兆赫
14.3兆赫
14.3兆赫
14.3兆赫
REF1
14.31 MHz的
14.31 MHz的
14.31 MHz的
14.31 MHz的
USB / DOT
48兆赫
48兆赫
48兆赫
48兆赫
串行数据接口
以提高的时钟合成器的灵活性和功能,
提供了一种双信号的串行接口。通过串口
数据接口,各种设备的功能,如个人
时钟输出缓冲器,可以单独启用或禁用。
与串行数据接口相关的寄存器
初始化为它们的默认设置上电时,并且因此
使用此接口是可选的。时钟器件的寄存器变化
在系统初始化时,通常制成,如果有的话是
所需。接口不能被系统中使用
操作的功率管理功能。
第一个)与停止后的任何完整的字节的能力,已经
传输。对于字节写和字节读操作时,系
统控制器可以访问单独的索引字节。在场外
集的索引的字节被编码在命令代码,如
在描述
表3中。
块写入和块读协议中概述
表4
表5
概述了相应的字节写和字节
读协议。从机接收地址为11010010 ( D2H ) 。
表3.命令代码定义
7
(6:0)
描述
0 =块读取或块写操作, 1 =字节
读或字节写操作
字节偏移字节读取或字节写操作。
块读或块写操作,这些位
应为' 0000000 '
数据协议
时钟驱动器的串行协议接收字节写,读字节,
块写入和块从控制器读取操作。为
块的读/写操作时,字节必须在SE-访问
quential为了从最低到最高位(最显著位
表4块读取和块写入协议
块写入协议
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
' 00000000 '代表块操作
描述
块读协议
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
' 00000000 '代表块操作
描述
文件编号: 38-07444牧师* D
第16页3
CY28419
表4块读取和块写入协议
(续)
块写入协议
19
20:27
28
29:36
37
38:45
46
....
....
....
....
....
....
感谢来自SLAVE
字节数 - 8位
感谢来自SLAVE
数据字节1 - 8位
感谢来自SLAVE
数据字节2 - 8位
感谢来自SLAVE
......................
数据字节( N-1) -8位
感谢来自SLAVE
数据字节n -8位
感谢来自SLAVE
停止
19
20
21:27
28
29
30:37
38
39:46
47
48:55
56
....
....
....
表5.字节读和字节写入协议
字节写入协议
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
“ 100XXXXX ”代表字节操作,位[ 6 : 0 ]的
该字节到命令码表示的偏移量
访问
感谢来自SLAVE
从主数据字节 - 8位
感谢来自SLAVE
停止
描述
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
“ 100XXXXX ”代表字节操作,位[ 6 :0]
的命令代码表示的偏移量
要访问的字节
感谢来自SLAVE
重复启动
从地址 - 7位
阅读= 1
感谢来自SLAVE
从机的数据字节 - 8位
感谢来自主
停止
字节读协议
描述
块读协议
感谢来自SLAVE
重复启动
从地址 - 7位
阅读= 1
感谢来自SLAVE
从奴隶字节数 - 8位
感谢来自主
从机的数据字节 - 8位
感谢来自主
从机的数据字节 - 8位
感谢来自主
从机的数据字节N - 8位
感谢来自主
停止
19
20:27
28
29
19
20
21:27
28
29
30:37
38
39
文件编号: 38-07444牧师* D
第16页4
CY28419
字节0 :控制寄存器0
7
6
5
4
3
2
1
0
@Pup
0
1
0
0
1
1
EXTERNALLY
EXTERNALLY
名字
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
FS_B
FS_A
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
FS_B反映FS_B销采样上电时的值。
0 = FS_B低在上电时
FS_A反映FS_A销采样上电时的值。
0 = FS_A低在上电时
描述
字节1 :控制寄存器1
7
6
5
4
3
2
1
0
@Pup
0
1
1
1
1
1
1
1
名字
SRCT , SRCC
SRCT , SRCC
版权所有
版权所有
版权所有
CPUT2 , CPUC2
CPUT1 , CPUC1
CPUT0 , CPUC0
描述
允许SRCT / C控制的PCI_STP #断言
0 =自由运行, 1 =停止与PCI_STP #
SRCT / C输出使能
0 =禁用(三态) , 1 =启用
版权所有
版权所有
版权所有
CPUT / C2输出使能
0 =禁用(三态) , 1 =启用
CPUT / C1输出使能,
0 =禁用(三态) , 1 =启用
CPUT / C0输出使能
0 =禁用(三态) , 1 =启用
字节2 :控制寄存器2
7
6
5
4
3
2
1
0
@Pup
0
0
0
0
0
0
0
0
名字
SRCT , SRCC
SRCT , SRCC
CPUT2 , CPUC2
CPUT1 , CPUC1
CPUT0 , CPUC0
版权所有
版权所有
版权所有
描述
SRCT / C PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
SRCT / C停止驱动模式
0 =驱动PCI_STP , 1 =三态掉电
CPUT / C2 PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
CPUT / C1 PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
CPUT / C0 PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
版权所有
版权所有
版权所有
文件编号: 38-07444牧师* D
第16页5
CY28419
时钟合成器与差分SRC和CPU输出
特点
CK409B兼容
支持Intel奔腾4 CPU的类型
可选的CPU频率
3.3V电源
十份PCI时钟
两份48 MHz时钟
3V66的五份与一个可选VCH
中央处理器
x4
SRC
x1
3V66
x5
PCI
x 10
REF
x2
48M
x2
四个差分CPU时钟对
一个差分时钟的SRC
I
2
支持C具有回读功能
最大理想利盟扩频资料
电磁干扰(EMI)的减少
56 -pin SSOP封装
框图
XIN
XOUT
引脚配置
VDD_REF
REF0 : 1
[1]
XTAL
OSC
PLL 1
PLL的参考频率
分频器
VDD_CPU
CPUT (0 :3), CPUC (0 :3)的
VDD_SRC
SRCT , SRCC
FS_ ( A:B )
VTT_PWRGD #
IREF
VDD_3V66
3V66_(0:3)
PLL2
2
VDD_PCI
PCIF (0 :2)的
PCI ( 0:6 )
3V66_4/VCH
VDD_48MHz
DOT_48
USB_48
PD #
SDATA
SCLK
I
2
C
逻辑
REF_0
REF_1
VDD_REF
XIN
XOUT
VSS_REF
PCIF0
PCIF1
PCIF2
VDD_PCI
VSS_PCI
PCI0
PCI1
PCI2
PCI3
VDD_PCI
VSS_PCI
PCI4
PCI5
PCI6
PD #
3V66_0
3V66_1
VDD_3V66
VSS_3V66
3V66_2
3V66_3
SCLK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
FS_B
VDD_A
VSS_A
VSS_IREF
IREF
FS_A
CPUT3
CPUC3
VDD_CPU
CPUT2
CPUC2
VSS_CPU
CPUT1
CPUC1
VDD_CPU
CPUT0
CPUC0
VSS_SRC
SRCT
SRCC
VDD_SRC
VTT_PWRGD #
VDD_48
VSS_48
DOT_48
USB_48
SDATA
3V66_4/VCH
SSOP-56
CY28419
注意:
标有1信号[ * ]和[ ** ]具有内部上拉和下拉电阻,分别。
1.0版, 2006年11月22日
2200 LAURELWOOD路,圣克拉拉, CA 95054
联系电话: ( 408 ) 855-0555
传真: ( 408 ) 855-0550
分页: 15 1
www.SpectraLinear.com
CY28419
引脚说明
PIN号
1,2
4
引脚名称
REF (0: 1)
XIN
PIN TYPE
O, SE
I
引脚说明
参考时钟。
3.3V 14.318 -的Mz时钟输出。
晶体连接或外部参考频率输入。
该引脚具有双重
功能。它可以被用作一个外部14.318 MHz的晶体振荡器连接,或作为
外部参考频率输入。
水晶连接。
连接外部14.318 MHz的晶振输出。
CPU时钟输出。
微分CPU时钟输出。看
表1
频率config-
uration 。
CPU时钟输出。
微分CPU时钟输出。看
表1
频率config-
uration 。
差分串行参考时钟。
66 MHz的时钟输出。
3.3V 66 MHz的时钟从内部VCO 。
48/66 MHz的时钟输出。
通过SMBus的3.3V可选择的是66或48兆赫。
自由运行PCI输出。
33 MHz的时钟从3V66分频。
PCI时钟输出。
33 MHz的时钟从3V66分频。
固定的48 MHz的时钟输出。
固定的48 MHz的时钟输出。
3.3V LVTTL输入CPU的频率选择。
目前的参考。
精密电阻连接到该引脚连接到
内部电流基准。
3.3V LVTTL输入掉电#低电平有效。
3.3V的LVTTL输入是用于锁存FS0输入一个电平敏感频闪
(活动
低) 。
SMBus兼容SDATA 。
SMBus兼容SCLOCK 。
地面为参考电流。
3.3V电源的PLL 。
地面PLL 。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
5
41,44,47,50
40,43,46,49
38, 37
22,23,26,27
29
7,8,9
XOUT
CPUT (0 :3)的
CPUC (0 :3)的
SRCT , SRCC
3V66(3:0)
3V66_4VCH
PCIF (0 :2)的
O, SE
O, DIF
O, DIF
O, DIF
O, SE
O, SE
O, SE
O, SE
O, SE
O, SE
I
I
我, PU
I
I / O
I
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
12,13,14,15 ,PCI ( 0:6 )
18,19,20
31,
32
51,56
52
21
35
30
28
53
55
54
42,48
45
36
39
34
33
10,16
11,17
24
25
3
6
USB_48
DOT_48
FS_A , FS_B
IREF
PD #
VTT_PWRGD #
SDATA
SCLK
VSS_IREF
VDD_A
VSS_A
VDD_CPU
VSS_CPU
VDD_SRC
VSS_SRC
VDD_48
VSS_48
VDD_PCI
VSS_PCI
VDD_3V66
VSS_3V66
VDD_REF
VSS_REF
1.0版, 2006年11月22日
分页: 15 2
CY28419
频率选择引脚( FS_A , FS_B )
主时钟频率的选择是通过将所获得的
适当的逻辑电平,以FS_A和FS_B输入之前
VTT_PWRGD #断言(所看到的时钟合成器) 。
当VTT_PWRGD #被采样低的时钟芯片
(表示处理器VTT电压是稳定的) ,时钟芯片
样品的FS_A和FS_B输入值。对于所有的逻辑电平
FS_A和FS_B除了MID的, VTT_PWRGD #采用
在这一次的有效低一次性功能
表1.频率选择表( FS_A FS_B )
FS_A
0
0
0
1
1
1
FS_B
0
MID
1
0
1
MID
中央处理器
100兆赫
REF / N
200兆赫
133兆赫
166兆赫
高阻
SRC
100/200 MHz的
REF / N
100/200 MHz的
100/200 MHz的
100/200 MHz的
高阻
3V66
66兆赫
REF / N
66兆赫
66兆赫
66兆赫
高阻
PCIF / PCI
33兆赫
REF / N
33兆赫
33兆赫
33兆赫
高阻
REF0
14.3兆赫
REF / N
14.3兆赫
14.3兆赫
14.3兆赫
高阻
REF1
14.31 MHz的
REF / N
14.31 MHz的
14.31 MHz的
14.31 MHz的
高阻
USB / DOT
48兆赫
REF / N
48兆赫
48兆赫
48兆赫
高阻
VTT_PWRGD #采样为低,所有进一步的
VTT_PWRGD # , FS_A和FS_B变化将被忽略。在
其中, FS_B处于中等水平时, VTT_PWRGD #是这样的
采样为低电平时,时钟芯片将采用“测试时钟模式” 。
一旦“测试时钟模式”已被调用,所有进一步的FS_B
转换将被忽略, FS_A将异步
为Hi-Z和REF / N模式之间进行选择。退出测试模式
通过循环功率与FS_B在高或低来实现
状态。
表2.频率选择表( FS_A FS_B )的SMBus位字节5 6 = 1
FS_A
0
0
1
1
FS_B
0
1
0
1
中央处理器
200兆赫
400兆赫
266兆赫
333兆赫
SRC
100/200 MHz的
100/200 MHz的
100/200 MHz的
100/200 MHz的
3V66
66兆赫
66兆赫
66兆赫
66兆赫
PCIF / PCI
33兆赫
33兆赫
33兆赫
33兆赫
REF0
14.3兆赫
14.3兆赫
14.3兆赫
14.3兆赫
REF1
14.31 MHz的
14.31 MHz的
14.31 MHz的
14.31 MHz的
USB / DOT
48兆赫
48兆赫
48兆赫
48兆赫
串行数据接口
以提高的时钟合成器的灵活性和功能,
提供了一种双信号的串行接口。通过串口
数据接口,各种设备的功能,如个人
时钟输出缓冲器,可以单独启用或禁用。
与串行数据接口相关的寄存器
初始化为它们的默认设置上电时,并且因此
使用此接口是可选的。时钟器件的寄存器变化
在系统初始化时,通常制成,如果有的话是
所需。接口不能被系统中使用
操作的功率管理功能。
第一个)与停止后的任何完整的字节的能力,已经
传输。对于字节写和字节读操作时,系
统控制器可以访问单独的索引字节。在场外
集的索引的字节被编码在命令代码,如
在描述
表3中。
块写入和块读协议中概述
表4
表5
概述了相应的字节写和字节
读协议。从机接收地址为11010010 ( D2H ) 。
表3.命令代码定义
7
(6:0)
描述
0 =块读取或块写操作, 1 =字节
读或字节写操作
字节偏移字节读取或字节写操作。
块读或块写操作,这些位
应为' 0000000 '
数据协议
时钟驱动器的串行协议接收字节写,读字节,
块写入和块从控制器读取操作。为
块的读/写操作时,字节必须在SE-访问
quential为了从最低到最高位(最显著位
表4块读取和块写入协议
块写入协议
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
' 00000000 '代表块操作
描述
块读协议
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
' 00000000 '代表块操作
描述
1.0版, 2006年11月22日
第15 3
CY28419
表4块读取和块写入协议
(续)
块写入协议
19
20:27
28
29:36
37
38:45
46
....
....
....
....
....
....
感谢来自SLAVE
字节数 - 8位
感谢来自SLAVE
数据字节1 - 8位
感谢来自SLAVE
数据字节2 - 8位
感谢来自SLAVE
......................
数据字节( N-1) -8位
感谢来自SLAVE
数据字节n -8位
感谢来自SLAVE
停止
19
20
21:27
28
29
30:37
38
39:46
47
48:55
56
....
....
....
表5.字节读和字节写入协议
字节写入协议
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
“ 100XXXXX ”代表字节操作,位[ 6 : 0 ]的
该字节到命令码表示的偏移量
访问
感谢来自SLAVE
从主数据字节 - 8位
感谢来自SLAVE
停止
描述
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
“ 100XXXXX ”代表字节操作,位[ 6 :0]
的命令代码表示的偏移量
要访问的字节
感谢来自SLAVE
重复启动
从地址 - 7位
阅读= 1
感谢来自SLAVE
从机的数据字节 - 8位
感谢来自主
停止
字节读协议
描述
块读协议
感谢来自SLAVE
重复启动
从地址 - 7位
阅读= 1
感谢来自SLAVE
从奴隶字节数 - 8位
感谢来自主
从机的数据字节 - 8位
感谢来自主
从机的数据字节 - 8位
感谢来自主
从机的数据字节N - 8位
感谢来自主
停止
19
20:27
28
29
19
20
21:27
28
29
30:37
38
39
1.0版, 2006年11月22日
第15 4
CY28419
字节0 :控制寄存器0
7
6
5
4
3
2
1
0
@Pup
0
1
0
0
1
1
EXTERNALLY
EXTERNALLY
名字
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
FS_B
FS_A
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
FS_B反映FS_B销采样上电时的值。
0 = FS_B低在上电时
FS_A反映FS_A销采样上电时的值。
0 = FS_A低在上电时
描述
字节1 :控制寄存器1
7
6
5
4
3
2
1
0
@Pup
0
1
1
1
1
1
1
1
名字
SRCT , SRCC
SRCT , SRCC
版权所有
版权所有
版权所有
CPUT2 , CPUC2
CPUT1 , CPUC1
CPUT0 , CPUC0
描述
允许SRCT / C控制的PCI_STP #断言
0 =自由运行, 1 =停止与PCI_STP #
SRCT / C输出使能
0 =禁用(三态) , 1 =启用
版权所有
版权所有
版权所有
CPUT / C2输出使能
0 =禁用(三态) , 1 =启用
CPUT / C1输出使能,
0 =禁用(三态) , 1 =启用
CPUT / C0输出使能
0 =禁用(三态) , 1 =启用
字节2 :控制寄存器2
7
6
5
4
3
2
1
0
@Pup
0
0
0
0
0
0
0
0
名字
SRCT , SRCC
SRCT , SRCC
CPUT2 , CPUC2
CPUT1 , CPUC1
CPUT0 , CPUC0
版权所有
版权所有
版权所有
描述
SRCT / C PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
SRCT / C停止驱动模式
0 =驱动PCI_STP , 1 =三态掉电
CPUT / C2 PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
CPUT / C1 PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
CPUT / C0 PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
版权所有
版权所有
版权所有
1.0版, 2006年11月22日
第15个5
CY28419
时钟合成器与差分SRC和
CPU输出
特点
CK409B-compliant
支持Intel奔腾
4型处理器
可选的CPU频率
3.3V电源
十份PCI时钟
两个副本48 MHz的时钟
3V66的五人副本与一个可选VCH
四个差分CPU时钟对
一个差分SRC时钟
I
2
支持C具有回读功能
最大的理想利盟扩频资料
电磁干扰(EMI)的减少
56 -pin SSOP封装
中央处理器
x4
SRC
x1
3V66
x5
PCI
x 10
REF
x2
48M
x2
框图
XIN
XOUT
引脚配置
VDD_REF
REF0 : 1
VDD_CPU
CPUT (0 :3), CPUC (0 :3)的
VDD_SRC
SRCT , SRCC
[1]
XTAL
OSC
PLL 1
PLL的参考频率
分频器
FS_ ( A:B )
VTT_PWRGD #
IREF
VDD_3V66
3V66_(0:3)
PLL2
2
VDD_PCI
PCIF (0 :2)的
PCI ( 0:6 )
3V66_4/VCH
PD #
VDD_48MHz
DOT_48
USB_48
SDATA
SCLK
I
2
C
逻辑
REF_0
REF_1
VDD_REF
XIN
XOUT
VSS_REF
PCIF0
PCIF1
PCIF2
VDD_PCI
VSS_PCI
PCI0
PCI1
PCI2
PCI3
VDD_PCI
VSS_PCI
PCI4
PCI5
PCI6
PD #
3V66_0
3V66_1
VDD_3V66
VSS_3V66
3V66_2
3V66_3
SCLK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
FS_B
VDD_A
VSS_A
VSS_IREF
IREF
FS_A
CPUT3
CPUC3
VDD_CPU
CPUT2
CPUC2
VSS_CPU
CPUT1
CPUC1
VDD_CPU
CPUT0
CPUC0
VSS_SRC
SRCT
SRCC
VDD_SRC
VTT_PWRGD #
VDD_48
VSS_48
DOT_48
USB_48
SDATA
3V66_4/VCH
SSOP-56
CY28419
注意:
标有1信号[ * ]和[ ** ]具有内部上拉和下拉电阻,分别。
赛普拉斯半导体公司
文件编号: 38-07444牧师* D
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年2月5日
CY28419
引脚说明
PIN号
1,2
4
引脚名称
REF (0: 1)
XIN
PIN TYPE
O, SE
I
引脚说明
参考时钟。
3.3V 14.318 -的Mz时钟输出。
晶体连接或外部参考频率输入。
该引脚具有双重
功能。它可以被用作一个外部14.318 MHz的晶体振荡器连接,或作为
外部参考频率输入。
水晶连接。
连接外部14.318 MHz的晶振输出。
CPU时钟输出。
微分CPU时钟输出。看
表1
频率config-
uration 。
CPU时钟输出。
微分CPU时钟输出。看
表1
频率config-
uration 。
差分串行参考时钟。
66 MHz的时钟输出。
3.3V 66 MHz的时钟从内部VCO 。
48- / 66 - MHz的时钟输出。
通过SMBus的3.3V可选择的是66或48兆赫。
自由运行PCI输出。
33 MHz的时钟从3V66分频。
PCI时钟输出。
33 MHz的时钟从3V66分频。
固定的48 - MHz时钟输出。
固定的48 - MHz时钟输出。
3.3V LVTTL输入CPU的频率选择。
目前的参考。
精密电阻连接到该引脚连接到
内部电流基准。
3.3V LVTTL输入掉电#低电平有效。
3.3V的LVTTL输入是用于锁存FS0输入一个电平敏感频闪
(活动
低) 。
SMBus兼容SDATA 。
SMBus兼容SCLOCK 。
地面为参考电流。
3.3V电源的PLL 。
地面PLL 。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
3.3V电源的输出。
地用于输出。
5
41,44,47,50
40,43,46,49
38, 37
22,23,26,27
29
7,8,9
XOUT
CPUT (0 :3)的
CPUC (0 :3)的
SRCT , SRCC
3V66(3:0)
3V66_4VCH
PCIF (0 :2)的
O, SE
O, DIF
O, DIF
O, DIF
O, SE
O, SE
O, SE
O, SE
O, SE
O, SE
I
I
我, PU
I
I / O
I
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
PWR
GND
12,13,14,15 ,PCI ( 0:6 )
18,19,20
31,
32
51,56
52
21
35
30
28
53
55
54
42,48
45
36
39
34
33
10,16
11,17
24
25
3
6
USB_48
DOT_48
FS_A , FS_B
IREF
PD #
VTT_PWRGD #
SDATA
SCLK
VSS_IREF
VDD_A
VSS_A
VDD_CPU
VSS_CPU
VDD_SRC
VSS_SRC
VDD_48
VSS_48
VDD_PCI
VSS_PCI
VDD_3V66
VSS_3V66
VDD_REF
VSS_REF
文件编号: 38-07444牧师* D
第16页2
CY28419
频率选择引脚( FS_A , FS_B )
主时钟频率的选择是通过将所获得的
适当的逻辑电平,以FS_A和FS_B输入之前
VTT_PWRGD #断言(所看到的时钟合成器) 。
当VTT_PWRGD #被采样低的时钟芯片
(表示处理器VTT电压是稳定的) ,时钟芯片
样品的FS_A和FS_B输入值。对于所有的逻辑电平
FS_A和FS_B除了MID的, VTT_PWRGD #采用
在这一次的有效低一次性功能
表1.频率选择表( FS_A FS_B )
FS_A
0
0
0
1
1
1
FS_B
0
MID
1
0
1
MID
中央处理器
100兆赫
REF / N
200兆赫
133兆赫
166兆赫
高阻
SRC
100/200 MHz的
REF / N
100/200 MHz的
100/200 MHz的
100/200 MHz的
高阻
3V66
66兆赫
REF / N
66兆赫
66兆赫
66兆赫
高阻
PCIF / PCI
33兆赫
REF / N
33兆赫
33兆赫
33兆赫
高阻
REF0
14.3兆赫
REF / N
14.3兆赫
14.3兆赫
14.3兆赫
高阻
REF1
14.31 MHz的
REF / N
14.31 MHz的
14.31 MHz的
14.31 MHz的
高阻
USB / DOT
48兆赫
REF / N
48兆赫
48兆赫
48兆赫
高阻
VTT_PWRGD #采样为低,所有进一步的
VTT_PWRGD # , FS_A和FS_B变化将被忽略。在
其中, FS_B处于中等水平时, VTT_PWRGD #是这样的
采样为低电平时,时钟芯片将采用“测试时钟模式” 。
一旦“测试时钟模式”已被调用,所有进一步的FS_B
转换将被忽略, FS_A将异步
为Hi-Z和REF / N模式之间进行选择。退出测试模式
通过循环功率与FS_B在高或低来实现
状态。
表2.频率选择表( FS_A FS_B )的SMBus位字节5 6 = 1
FS_A
0
0
1
1
FS_B
0
1
0
1
中央处理器
200兆赫
400兆赫
266兆赫
333兆赫
SRC
100/200 MHz的
100/200 MHz的
100/200 MHz的
100/200 MHz的
3V66
66兆赫
66兆赫
66兆赫
66兆赫
PCIF / PCI
33兆赫
33兆赫
33兆赫
33兆赫
REF0
14.3兆赫
14.3兆赫
14.3兆赫
14.3兆赫
REF1
14.31 MHz的
14.31 MHz的
14.31 MHz的
14.31 MHz的
USB / DOT
48兆赫
48兆赫
48兆赫
48兆赫
串行数据接口
以提高的时钟合成器的灵活性和功能,
提供了一种双信号的串行接口。通过串口
数据接口,各种设备的功能,如个人
时钟输出缓冲器,可以单独启用或禁用。
与串行数据接口相关的寄存器
初始化为它们的默认设置上电时,并且因此
使用此接口是可选的。时钟器件的寄存器变化
在系统初始化时,通常制成,如果有的话是
所需。接口不能被系统中使用
操作的功率管理功能。
第一个)与停止后的任何完整的字节的能力,已经
传输。对于字节写和字节读操作时,系
统控制器可以访问单独的索引字节。在场外
集的索引的字节被编码在命令代码,如
在描述
表3中。
块写入和块读协议中概述
表4
表5
概述了相应的字节写和字节
读协议。从机接收地址为11010010 ( D2H ) 。
表3.命令代码定义
7
(6:0)
描述
0 =块读取或块写操作, 1 =字节
读或字节写操作
字节偏移字节读取或字节写操作。
块读或块写操作,这些位
应为' 0000000 '
数据协议
时钟驱动器的串行协议接收字节写,读字节,
块写入和块从控制器读取操作。为
块的读/写操作时,字节必须在SE-访问
quential为了从最低到最高位(最显著位
表4块读取和块写入协议
块写入协议
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
' 00000000 '代表块操作
描述
块读协议
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
' 00000000 '代表块操作
描述
文件编号: 38-07444牧师* D
第16页3
CY28419
表4块读取和块写入协议
(续)
块写入协议
19
20:27
28
29:36
37
38:45
46
....
....
....
....
....
....
感谢来自SLAVE
字节数 - 8位
感谢来自SLAVE
数据字节1 - 8位
感谢来自SLAVE
数据字节2 - 8位
感谢来自SLAVE
......................
数据字节( N-1) -8位
感谢来自SLAVE
数据字节n -8位
感谢来自SLAVE
停止
19
20
21:27
28
29
30:37
38
39:46
47
48:55
56
....
....
....
表5.字节读和字节写入协议
字节写入协议
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
“ 100XXXXX ”代表字节操作,位[ 6 : 0 ]的
该字节到命令码表示的偏移量
访问
感谢来自SLAVE
从主数据字节 - 8位
感谢来自SLAVE
停止
描述
1
2:8
9
10
11:18
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
“ 100XXXXX ”代表字节操作,位[ 6 :0]
的命令代码表示的偏移量
要访问的字节
感谢来自SLAVE
重复启动
从地址 - 7位
阅读= 1
感谢来自SLAVE
从机的数据字节 - 8位
感谢来自主
停止
字节读协议
描述
块读协议
感谢来自SLAVE
重复启动
从地址 - 7位
阅读= 1
感谢来自SLAVE
从奴隶字节数 - 8位
感谢来自主
从机的数据字节 - 8位
感谢来自主
从机的数据字节 - 8位
感谢来自主
从机的数据字节N - 8位
感谢来自主
停止
19
20:27
28
29
19
20
21:27
28
29
30:37
38
39
文件编号: 38-07444牧师* D
第16页4
CY28419
字节0 :控制寄存器0
7
6
5
4
3
2
1
0
@Pup
0
1
0
0
1
1
EXTERNALLY
EXTERNALLY
名字
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
FS_B
FS_A
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
FS_B反映FS_B销采样上电时的值。
0 = FS_B低在上电时
FS_A反映FS_A销采样上电时的值。
0 = FS_A低在上电时
描述
字节1 :控制寄存器1
7
6
5
4
3
2
1
0
@Pup
0
1
1
1
1
1
1
1
名字
SRCT , SRCC
SRCT , SRCC
版权所有
版权所有
版权所有
CPUT2 , CPUC2
CPUT1 , CPUC1
CPUT0 , CPUC0
描述
允许SRCT / C控制的PCI_STP #断言
0 =自由运行, 1 =停止与PCI_STP #
SRCT / C输出使能
0 =禁用(三态) , 1 =启用
版权所有
版权所有
版权所有
CPUT / C2输出使能
0 =禁用(三态) , 1 =启用
CPUT / C1输出使能,
0 =禁用(三态) , 1 =启用
CPUT / C0输出使能
0 =禁用(三态) , 1 =启用
字节2 :控制寄存器2
7
6
5
4
3
2
1
0
@Pup
0
0
0
0
0
0
0
0
名字
SRCT , SRCC
SRCT , SRCC
CPUT2 , CPUC2
CPUT1 , CPUC1
CPUT0 , CPUC0
版权所有
版权所有
版权所有
描述
SRCT / C PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
SRCT / C停止驱动模式
0 =驱动PCI_STP , 1 =三态掉电
CPUT / C2 PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
CPUT / C1 PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
CPUT / C0 PWRDWN驱动模式
0 =驱动掉电, 1 =三态掉电
版权所有
版权所有
版权所有
文件编号: 38-07444牧师* D
第16页5
查看更多CY28419ZCTPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY28419ZCT
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CY28419ZCT
CYPRESS
2425+
11280
TSSOP56
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
CY28419ZCT
CYPRESS/赛普拉斯
24+
9634
TSOP
全新原装现货,原厂代理。
QQ: 点击这里给我发消息 QQ:280773285 复制 点击这里给我发消息 QQ:2748708193 复制
电话:0755-83015506-23947236
联系人:朱先生
地址:广东省深圳市福田区华强北路上步工业区101栋518室
CY28419ZCT
CYPRESS
24+
9850
TSOP
100%原装正品,可长期订货
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
CY28419ZCT
CYPRESS/赛普拉斯
04+
23000
TSOP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
CY28419ZCT
CYPRESS/赛普拉斯
21+
11362
TSOP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:2881689482 复制 点击这里给我发消息 QQ:2881689480 复制

电话:0755-8322-5385 8277-7362
联系人:李先生
地址:深圳市福田区华富街道上步工业区501栋8楼808室
CY28419ZCT
CY
1905+
35000
TSOP
原装联系13691912091进口现货
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CY28419ZCT
√ 欧美㊣品
▲10/11+
8577
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
CY28419ZCT
√ 欧美㊣品
▲10/11+
10037
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:892174007 复制 点击这里给我发消息 QQ:2300949663 复制 点击这里给我发消息 QQ:2719079875 复制

电话:15821228847 // 13764057178 // 15026993318
联系人:销售部
地址:门市:上海市黄浦区北京东路668号科技京城电子市场K室//科技京城电子市场T房
CY28419ZCT
CYPRESS/赛普拉斯
2024
16880
TSOP
原装现货上海库存,欢迎咨询
查询更多CY28419ZCT供应信息

深圳市碧威特网络技术有限公司
 复制成功!