CY26121
PacketClock 扩频时钟
发电机
特点
■
■
■
■
■
■
好处
■
■
■
■
■
集成锁相环(PLL)的
低抖动,高精度的输出
3.3V操作
25 MHz的输入频率
66.66 - MHz或33.33 MHz的可选输出频率(原,
-3,-11,-31)
33.33 - MHz或25 MHz的可选输出频率( -2 , -21 )
高性能PLL专为扩频应用程序
阳离子
会见在复杂系统设计的关键时序要求
使应用程序的兼容性
可与常用的晶体或参考驱动
Downspread扩频与30kHz的名义
调制频率
表1.频率表CLKA -D
产品型号
CY26121
CY26121-2
CY26121-3
CY26121-11
CY26121-21
CY26121-31
CLKSEL=0
66.66 MHz的
33.33 MHz的
66.66 MHz的
66.66 MHz的
33.33 MHz的
66.66 MHz的
CLKSEL=1
33.33
25.00
33.33
33.33
25.00
33.33
流传%
–2.8%
–2.8%
–1.4%
–2.8%
–2.8%
–1.4%
平行晶体负载
6 pF的
6 pF的
6 pF的
15 pF的
15 pF的
15 pF的
逻辑框图
VDDL
25 MHz的XIN
XOUT
OSC 。
PLL
同
调制控制
CLKA
CLKB
CLKC
SSON
闪存配置
产量
多路复用器
和
分频器
CLKD
VSSL
CLKSEL
REF
VDD
AVDD AVSS
VSS
赛普拉斯半导体公司
文件编号: 38-07350修订版**
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2008年5月22日
[+ ]反馈
CY26121
引脚配置
图1. CY26121 ,采用16引脚TSSOP
XIN
VDD
AVDD
CLKSEL
AVSS
VSSL
CLKA
CLKB
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
XOUT
NC
REF
VSS
CLKD
VDDL
SSON
CLKC
表2.引脚定义
名字
XIN
VDD
AVDD
CLKSEL
CLKSEL
AVSS
VSSL
CLK ( A:D )
SSON
VDDL
VSS
REF
NC
XOUT
[1]
1
2
3
4 (原稿, -11 , -3 , -31 )
4 (-2, -21)
5
6
7,8,9,12
10
11
13
14
15
16
引脚数
参考输入或晶体输入
3.3V电源电压
3.3V模拟电压
0 = 66.66MHz出来, 1 = 33.33 MHz的输出。弱上拉了起来。
0 = 33.33MHz出来, 1 = 25 MHz的输出。弱上拉了起来。
模拟地
CLK地
时钟输出在V
DDL
水平
扩频使能引脚0 = SS掉; 1 = SS上。弱上拉了起来。
时钟3.3V电源电压
地
参考输出在V
DD
水平
无连接
晶振输出
描述
文件编号: 38-07350修订版**
第2 7
[+ ]反馈
CY26121
最大额定值
超出最大额定值可能损害的使用寿命
装置。这些用户指导未经测试。
电源电压(V
DD
, AV
DD
, V
DDL
) ................... -0.5 + 7.0V
直流输入电压......................................- 0.5V至V
DD
+ 0.5
储存温度
(无冷凝) ....................................... -55°C至+ 125°C
结温................................ -40 ° C至+ 125°C
数据保留在TJ = 125°C ................................ > 10年
封装功耗...................................... 350毫瓦
静电放电电压.......................................... > 2000V
(每MIL -STD -883方法3015 )
推荐工作条件
参数
V
DD,
AV
DD
V
DDL
T
A
T
A
C
负载
F
REF
电源电压
电源电压为CLK (A -D )
环境温度(商用温度等级)
环境温度(工业温度级)
马克斯。输出负载电容
参考频率
25
描述
民
3.135
3.135
0
-40
典型值。
3.30
3.30
最大
3.465
3.465
70
85
15
单位
V
V
°C
°C
pF
兆赫
水晶规格
[2]
参数
CR
负载
CR
负载
ESR
名字
晶体的负载电容(原始,-2,-3 )
晶体负载电容( -11 , -21 , -31 )
等效串联电阻
民
典型值
6
15
50
最大
单位
pF
pF
Ω
DC电气规格
参数
I
OH
I
OL
I
IH
I
IL
V
IH
V
IL
C
IN[3]
R
UP[3]
I
DD
描述
输出高电流
输出低电流
输入高电流
输入低电平电流
输入高电压
输入低电压
输入电容
上拉电阻的输入引脚
电源电流
条件
V
OH
= V
DD
– 0.5, V
DD
/V
DDL
=3.3V
V
OL
= 0.5, V
DD
/V
DDL
= 3.3V
V
IH
= V
DD
V
IL
= 0V
CMOS电平
CMOS电平
输入引脚XIN除外
V
DD
= 3.14到3.47V ,在V测
IN
=
0V
AV
DD
/V
DD
/V
DDL
电流。
80
100
42
0.7
0.3
7
150
60
民
12
12
典型值。
24
24
5
10
50
最大
单位
mA
mA
μA
μA
V
DD
V
DD
pF
kΩ
mA
笔记
1.浮动XOUT XIN如果是外部驱动。
2.基本的并联谐振晶体,必须使用
文件编号: 38-07350修订版**
第3页7
[+ ]反馈