CY24204
MediaClock
DTV , STB时钟发生器
特点
集成的锁相环( PLL )
低抖动,高精度输出
VCXO模拟调整
3.3V工作电压
产品型号
CY24204-3
CY24204-4
输出
4
4
输入频率
27 MHz的晶振输入
27 MHz的晶振输入
好处
内部PLL高达400 MHz的内部运作
符合复杂系统的关键时序要求
设计
大± 150 ppm范围内,更好的线性度
使应用程序兼容性
输出频率范围
两份27 - MHz参考时钟输出,两个副本
27 / 27.027 / 74.250 / 74.17582418兆赫(频率可选)
两份27 - MHz参考时钟输出,两个副本
27 / 27.027 / 74.250 / 74.17582418兆赫(频率可选,
增加VCXO牵引范围)
两份27 - MHz参考时钟输出,两个副本
27 / 27.027 / 74.250 / 74.17582418兆赫(频率可选,
增加输出驱动强度)
CY24204-5
4
27 MHz的晶振输入
框图
XIN
XOUT
VCXO
P
Q
Φ
VCO
产量
多路复用器
和
分频器
CLK1
CLK2
REFCLK1
REFCLK2
(-3,-4,-5)
销刀豆网络gurations
16引脚TSSOP
OSC 。
XIN
VDD
AVDD
VCXO
AVSS
VSSL
REFCLK2
REFCLK1
1
2
3
4
5
6
7
8
16
15
XOUT
OE
FS1
VSS
CLK1
VDDL
FS0
CLK2
PLL
24204-,3,4,5
14
13
12
11
10
9
FS0
FS1
OE
VDDL
VDD
AVDD
AVSS
VSS
VSSL
赛普拉斯半导体公司
文件编号: 38-07450牧师* C
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2005年1月19日
CY24204
频率选择选项
OE
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
CLK1/CLK2
[1]
关闭
关闭
关闭
关闭
27
27.027
74.250
74.17582418
REFCLK 1/2
27
27
27
27
27
27
27
27
单位
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
引脚说明
名字
XIN
V
DD
AV
DD
VCXO
AV
SS
V
SSL
REFCLK2
REFCLK1
CLK1
FS0
V
DDL
CLK2
V
SS
FS1
OE
XOUT
注意:
1. “关” =输出被驱动为高电平。
引脚数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
参考晶振输入。
电源电压。
模拟电源电压。
输入的模拟控制VCXO 。
模拟地。
CLK地面。
参考时钟输出。
参考时钟输出。
描述
27 / 27.027 / 74.250 / 74.17582418 - MHz时钟输出(频率可选) 。
频率选择0 ,内部弱上拉了起来。
CLK电源。
27 / 27.027 / 74.250 / 74.17582418 - MHz时钟输出(频率可选) 。
地面上。
频率选择1 ,
内部弱上拉了起来。
输出使能,
内部弱上拉了起来。
参考晶振输出。
文件编号: 38-07450牧师* C
第2 6
CY24204
绝对最大条件
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
电源电压(V
DD
, AV
DDL
, V
DDL
) ..................- 0.5 + 7.0V
直流输入电压...................................... -0.5V至V
DD
+ 0.5
储存温度(无冷凝) .... -55 ° C至+ 125°C
结温................................. -40 ° C至+ 125°C
数据保留@ TJ = 125°C .................................. > 10年
封装功耗...................................... 350毫瓦
ESD(人体模型) MIL - STD- 883 .................... 2000V
可牵引水晶规格
参数
F
喃
C
LNOM
R
1
R
3
/R
1
DL
F
3SEPHI
F
3SEPLO
C
0
C
0
/C
1
C
1
描述
标称晶振频率
额定负载电容
等效串联电阻(ESR )
第三泛音模式的ESR比
基本模式ESR
晶振驱动电平
基本模式
由于采用典型的R值
1
值
比最大规格的要少得多
任何外部串联电阻假设
评论
并联谐振,基本模式,AT
切
分钟。
–
–
–
3
–
300
–
–
180
14.4
–
0.5
–
–
–
–
18
典型值。
27.0
14
马克斯。
–
–
25
–
2
–
–150
7
250
21.6
fF
mW
PPM
PPM
pF
单位
兆赫
pF
从3 * F三次泛音分离
喃
HIGH SIDE
从3 * F三次泛音分离
喃
LOW SIDE
水晶并联电容
分流比为动态电容
水晶动态电容
推荐工作条件
参数
V
DD
/ AV
DDL
/V
DDL
T
A
C
负载
t
PU
工作电压
环境温度
马克斯。负载电容
上电时间为所有V
DD
指定s到到达最低
电压(功率坡道必须是单调)
描述
分钟。
3.135
0
–
0.05
典型值。
3.3
–
–
–
马克斯。
3.465
70
15
500
单位
V
°C
pF
ms
DC电气规格
参数
[2]
I
OH1
I
OL1
I
OH2
I
OL2
V
IH
V
IL
I
VDD
I
VDDL
C
IN
f
ΔXO
f
ΔXO
V
VCXO
R
UP
名字
高输出电流为
-3,-4,
低输出电流为
-3,-4
描述
V
OH
= V
DD
– 0.5, V
DD
/V
DDL
= 3.3V
V
OL
= 0.5, V
DD
/V
DDL
= 3.3V
分钟。
12
12
18
18
0.7
–
–
–
–
标称pullability为-1 ,-2,-3 ,-5,-6
扩展pullability为-4
±150
–
0
–
典型值。
24
24
26
26
–
–
–
–
–
–
±200
–
100
马克斯。
–
–
–
–
–
0.3
25
20
7
–
–
V
DD
150
单位
mA
mA
mA
mA
V
DD
V
DD
mA
mA
pF
PPM
PPM
V
k
高输出电流为-5 V
OH
= V
DD
– 0.5, V
DD
/V
DDL
= 3.3V
低输出电流为-5 V
OL
= 0.5, V
DD
/V
DDL
= 3.3V
输入高电压
输入低电压
电源电流
电源电流
输入电容
V
CXO
Pullability范围
V
CXO
Pullability范围
V
CXO
输入范围
上拉电阻的输入V
DD
= 3.14到3.47V ,在V测
IN
= 0V
CMOS电平,V 70%
DD
CMOS电平,V 30%
DD
AV
DD
/V
DD
当前
V
DDL
电流(V
DDL
= 3.47V)
注意:
2.不100 %测试。
文件编号: 38-07450牧师* C
第3页6
CY24204
AC电气规格
参数
[2]
DC
ER
1
EF
1
ER
2
EF
2
t
9
t
10
名字
输出占空比
描述
占空比被定义
图1 ;
的t1 / t2时的V 50%
DD
分钟。
45
0.8
0.8
1.0
1.0
–
–
典型值。
50
1.4
1.4
1.8
1.8
120
–
马克斯。
55
–
–
–
–
–
3
单位
%
V / ns的
V / ns的
V / ns的
V / ns的
ps
ms
上升沿速率为-3 , -4输出时钟边沿速率,测量从20%到
80 %的V
DD
, C
负载
= 15 pF的见
图2中。
下降沿率
-3,-4
上升沿率-5
下降沿率-5
时钟抖动
PLL锁定时间
输出时钟边沿速率,测量从80%到
Ⅴ的20%的
DD
, C
负载
= 15 pF的见
图2中。
输出时钟边沿速率,测量从20%到
80 %的V
DD
, C
负载
= 15 pF的见
图2中。
输出时钟边沿速率,测量从80%到
Ⅴ的20%的
DD
, C
负载
= 15 pF的见
图2中。
CLK1 , CLK2峰峰值周期抖动
测试和测量设置
V
DDS
0.1
F
DUT
输出
C
负载
GND
电压和时序定义
t
1
t
2
V
DD
Ⅴ的50%的
DD
时钟
产量
0V
图1.占空比的定义
t
3
t
4
V
DD
80 %的V
DD
时钟
产量
Ⅴ的20%的
DD
0V
图2. ER = ( 0.6× V
DD
) / T3 , EF = ( 0.6× V
DD
) /t4
文件编号: 38-07450牧师* C
第4 6
CY24204
订购信息
订购代码
标准
CY24204ZC-3
CY24204ZC-3T
CY24204ZC-4
CY24204ZC-4T
CY24204ZC-5
CY24204ZC-5T
LEAD -FREE
CY24204ZXC-3
CY24204ZXC-3T
CY24204ZXC-4
CY24204ZXC-4T
CY24204ZXC-5
CY24204ZXC-5T
Z16
Z16
Z16
Z16
Z16
Z16
16引脚TSSOP
16引脚TSSOP
16引脚TSSOP
16引脚TSSOP
16引脚TSSOP
16引脚TSSOP
广告
广告
广告
广告
广告
广告
3.3V
3.3V
3.3V
3.3V
3.3V
3.3V
Z16
Z16
Z16
Z16
Z16
Z16
16引脚TSSOP
16引脚TSSOP
16引脚TSSOP
16引脚TSSOP
16引脚TSSOP
16引脚TSSOP
广告
广告
广告
广告
广告
广告
3.3V
3.3V
3.3V
3.3V
3.3V
3.3V
包名称
套餐类型
工作范围
工作电压
封装图纸和尺寸
16引脚TSSOP 4.40毫米的机身Z16.173
引脚1号
1
尺寸(mm) [英寸] MIN 。
马克斯。
参考JEDEC MO- 153
6.25[0.246]
6.50[0.256]
4.30[0.169]
4.50[0.177]
包装重量0.05gms
16
0.65[0.025]
BSC 。
0.19[0.007]
0.30[0.012]
1.10 [ 0.043 ] MAX 。
0.25[0.010]
BSC
规
飞机
0°-8°
0.076[0.003]
0.85[0.033]
0.95[0.037]
4.90[0.193]
5.10[0.200]
0.05[0.002]
0.15[0.006]
座位
飞机
0.50[0.020]
0.70[0.027]
0.09[[0.003]
0.20[0.008]
51-85091-*A
MediaClock是赛普拉斯半导体公司的商标。本文档中提及的所有产品和公司名称
可能是其各自所有者的商标。
文件编号: 38-07450牧师* C
分页: 5 6
赛普拉斯半导体公司,是2005年。本文所含信息如有更改,恕不另行通知。赛普拉斯半导体公司对使用任何责任
比电路体现在赛普拉斯产品以外的任何电路。它也没有传达或暗示根据专利或其他权利的任何许可。赛普拉斯产品不保证,也不打算成为
用于医疗,生命支持,救生,关键控制或安全应用程序,除非根据与赛普拉斯签订明确的书面协议。此外,赛普拉斯不授权将其
产品用作生命支持系统故障或故障可合理地预期会导致显著的伤害到用户的关键组成部分。赛普拉斯的
产品用于生命支持系统中,则表示制造商应承担因使用的所有风险,并赔偿赛普拉斯由此产生的一切费用。